• 제목/요약/키워드: D flip-flop

검색결과 65건 처리시간 0.025초

Deadlock Points of Fuzzy Flip-Flops

  • Yoshida, Shin-ichi;Kaoru Hirota
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국퍼지및지능시스템학회 2003년도 ISIS 2003
    • /
    • pp.668-671
    • /
    • 2003
  • A concept of deadlock point of fuzzy sequential circuit is proposed. There are six cases of fuzzy sequential circuits of 1 state and 1 input variables with deadlock points. Examples of each case are shown both in a form of characteristic equation and in a graphical illustration. As fuzzy sequential circuit with 1 state and 1 input variables, D and T fuzzy flip-Hops are also characterized using the proposed concept. Thus one of the four types of D fuzzy Hip-Hops and T fuzzy Hip-flop have a deadlock point 1/2.

  • PDF

CMOS Image Sensor에 사용 가능한 아날로그/디지탈 변환 (Analog to Digital Converter for CMOS Image Sensor)

  • 노주영;윤진한;장철상;손상희
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.137-140
    • /
    • 2002
  • This paper is proposed a 8-bit anolog to digital converter for CMOS image sensor. A anolog to digital converter for CMOS image sensor is required function to control gain. Proposed anolog to digital converter is used frequency divider to control gain. At 3.3 Volt power supply, total static power dissipation is 8mW and programmable gain control range is 30dB. The gain control range can be easily increased with insertion of additional flip-flop at divided-by-N frequency divider circuit.

  • PDF

저전력, 고속데이터 의존 프리차지 억제 DFF (Low power and high speed Data-dependent Precharge Suppression DFF)

  • 채관엽;기훈재;황인철;김수원
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.240-243
    • /
    • 1999
  • This paper presents a data-dependent precharge suppression(DPS) D-flip-flop(DFF) with precharge suppression scheme according to data-transition probability The main feature of the DPS DFF is that precharge is suppressed when there is no data transition. The proposed DPS DFF consumes less power than the conventional Yuan-Svensson's true single phase clocking(TSPC) DFF when the data-transition probability is low. The simulation result shows that the power consumption is reduced by 42.2 % when the data-transition probability is 30%.

  • PDF

위상동기시간을 개선한 Dual PFD 설계 (Design of Dual PFD with Improved Phase Locking Time)

  • 이준호;손주호;김선홍;김동용
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.275-278
    • /
    • 1999
  • In this paper, Dual PFD(Phase Frequency Detector) with improved phase locking time is proposed. The proposed PFD consists of positive and negative edge triggered D flip-flop. In order to confirm the characteristics of proposed PFD, HSPICE simulations are performed using a 0.25${\mu}{\textrm}{m}$ CMOS process. As a result of simulations, the proposed PFD has a characteristic of fast phase locking time with dead zone free.

  • PDF

Planten제어방식 한글텔레아티프의 제어이론회로 (On the Control Logic Circuits for the Platen Controlled Korean Teletypewriter)

  • 김재균;송길호;안순신
    • 대한전자공학회논문지
    • /
    • 제12권4호
    • /
    • pp.1-6
    • /
    • 1975
  • 본 논문은 Platen동작제어에 의한 한글델레타이프외 세가지 제어논리회로를 설계검토하였다. 일반적인 논리회로 구성방법에 의한 설계결과, 상태, 상태변이함수 그리고 출력함수외 순서로 설계한 Pulse mode의 제어회로가 가장 간단하였다. 이때 필요한 기억소자는 D Flip-Flop 2회 뿐이었다.

  • PDF

CMOS 표준 Cell Library를 이용하는 수평 트랙 배선 시스템 (A channel Routing System using CMOS Standard Cell Library)

  • 정태성;경종민
    • 대한전자공학회논문지
    • /
    • 제22권1호
    • /
    • pp.68-74
    • /
    • 1985
  • 이 논문에서는 standard cell의 layout을 위한 doglegging을 하지 않는 channel 배선 시스템에 대하여 서술할 것이다. 이 시스템은 주어진 net list specification을 만족시키기 위하여, 각각 standard cell 의 직선 배열 결합인 두 row 사이의 구평 track에서 이층의 최종 배선 패턴을 만들어 준다. 이 논문에서 사용한 CMOS cell library는 9개의 기본 cell을 가지고 있으며, Mead-Cogway 방식에서의 A-2micron을 사용하여 CIF(Caltech Intermediate From) 형태로 표현되었다. Component library에는 각 cell 내의 pin들의 이름. 위치 및 layer type 등의 입출력 port 특성이 저장되어서, CROUT라는 channel routing program에서 입력 자료로 사용된다. 또 다른 program NETPLOT은 routing 결과를 개략적으로 도시하여 주며, NETCIF에서는 최종의 자세한 layout을 CIF file로 만들어 주고 있다. 기본 cell을 이온하여 set/reset이 있는 dynamic Raster-slave형 D flip-flop에 대한 channel routing의 경우 VAX l1/780 에서 4초의 CPU 시간이 소요되었다.

  • PDF

NoC 동기회로 설계를 위한 불안정상태 분석 (Analysis of Metastability for the Synchronizer of NoC)

  • ;김강철
    • 한국전자통신학회논문지
    • /
    • 제9권12호
    • /
    • pp.1345-1352
    • /
    • 2014
  • 최근에 SoC 버스구조의 대안으로 NoC가 대두되고 있으며, NoC에서 다중클럭이 사용되어 클럭의 주파수는 같지만 clock skew 등으로 인한 위상차이가 발생하므로 데이터 전송 시에 클럭에 대한 동기회로가 사용되고 있다. 본 논문에서는 NoC 클럭의 위상차가 발생하는 경우 데이터의 손실이 발생할 수 있는 불안정상태 (metastability)를 정의하고 분석한다. 180nm CMOS 공정 파라미터를 사용하여 래치와 플립플롭을 설계하고, 1GHz 클럭을 사용하여 모의실험을 수행하였다. 모의실험 결과에서 출력에 로직 1과 0이 아닌 중간 값을 가지는 불안정상태를 래치와 플립플롭에서 확인하였다. 그리고 불안정상태 값이 상당히 긴 시간 동안 존재하여 온도, 공정변수, 전원 크기 등의 주변 환경에 의하여 출력 값이 변할 수 있어 입력값을 손실할 수 있다는 것을 확인하였으며, 이러한 결과는 NoC에서 위상차 동기회로 설계 시에 유용하게 사용될 수 있을 것이다.

PLL을 이용한 고속 마이크로프로세서용 32MHz~1GHz 광대역 클럭발생회로 (A PLL Based 32MHz~1GHz Wide Band Clock Generator Circuit for High Speed Microprocessors)

  • 김상규;이재형;이수형;정강민
    • 한국정보처리학회논문지
    • /
    • 제7권1호
    • /
    • pp.235-244
    • /
    • 2000
  • 본 연구에서 PLL을 이용한 고속 마이크로프로세서용 클럭발생회로를 설계하였다. 이 회로는 32MHz${\sim}$1GHz 클럭을 발생시키며 마이크로프로세서내에 내장될 수 있다. 동적 차동래치를 사용하여 고속 D Flip-Flop을 설게하였고 이에 의거한 새로운 형태의 위상주파수 검출기를 제시하였다. 이 검출기는 위상민감도오차가 매우 적으며 이를 사용한 PLL은 위상오차가 적은 우수한 위상특성을 지닌다. 또한 전압제어발진기 VCO의 선형적 제어를 위하여 전압-전류 변환기가 구동하는 전류제어 발진기로 구성된 새로운 구조의 VCO를 제시하였다. 이러한 PLL에서 제어전압 범위를 1V${\sim}$5V로 넓히고 발생클럭의 주파수를 32 MHz${\sim}$1 GHz로 증가시킬 수 있었다. 클럭발생회로는 $0.65\;{\mu}m$ CMOS 기술을 이용하여 설계하였다. 이 회로는 $1.1\;{\mu}s$의 lock-in 시간과 20mW 이하의 전력소비를 갖는다.

  • PDF

저전력 Single-Slope ADC를 사용한 CMOS 이미지 센서의 설계 (Design of a CMOS Image Sensor Based on a Low Power Single-Slope ADC)

  • 권혁빈;김대윤;송민규
    • 대한전자공학회논문지SD
    • /
    • 제48권2호
    • /
    • pp.20-27
    • /
    • 2011
  • 모바일 기기에 장착되는 CMOS 이미지 센서(CIS) 칩은 배터리 용량의 한계로 인해 저전력 소모를 요구한다. 본 논문에서는 전력소모를 줄일 수 있는 데이터 플립플롭 회로와 새로운 저전력 구조의 Single-Slope A/D Converter(SS-ADC)를 사용한 이미지 센서를 설계하여 모바일 기기에 사용되는 CIS 칩의 전력 소모를 감소시켰다. 제안하는 CIS는 $2.25um{\times}2.25um$ 면적을 갖는 4-Tr Active Pixel Sensor 구조를 사용하여 QVGA($320{\times}240$)급 해상도를 갖도록 설계되었으며 0.13um CMOS 공정에서 설계되었다. 실험 결과, CIS 칩 내부의 SS-ADC 는 10-b 해상도를 가지며, 동작속도는 16 frame/s 를 만족하였고, 전원 전압 3.3V(아날로그)/1.8V(Digital)에서 25mW의 전력 소모를 보였다. 측정결과로부터 제안된 CIS 칩은 기존 CIS 칩에 비해 대기시간동안 약 22%, 동작시간동안 약 20%의 전력이 감소되었다.

온라인 시뮬레이션 기반 HW설계 학습에서 성찰일지 내용에 따른 성찰수준 분석 (The Analysis of Reflect Level according to Reflect Journal in HW Design Learning based on Online Simulation)

  • 김지선;류지영
    • 컴퓨터교육학회논문지
    • /
    • 제22권5호
    • /
    • pp.27-37
    • /
    • 2019
  • 본 연구는 고등학생 대상 온라인 시뮬레이션 기반 HW설계 학습에서 학습자들의 성찰수준을 분석하기 위해, 5차시 HW설계 학습을 실시하고, 차시별 5개 성찰내용에 따른 성찰수준을 분석하였다. 또한 HW설계 학습의 만족도와 필요성을 조사하였다. 차시별 성찰수준 차이 분석 결과, 3차시 D-Flip Flop 학습의 성찰 수준이 1.23점(2점 만점)으로 가장 높았다. 성찰내용 간의 상관관계를 분석한 결과, 학습내용과 과제 해결 방법에서 높은 정적 상관관계(r=.781, p<.01)를, 과제 해결 방법과 다른 해결 방법에서 부적 상관관계(r=-.615, p<.05)를 나타냈다. HW설계 학습 만족도 조사 결과는 4.2점(5점 만점)을 나타냈으며, 대부분의 학생들이 고등학생 대상 HW설계 학습이 필요하고, 현재의 학습내용은 다소 어렵다는 의견이 많았다. 이를 통해 향후 HW설계 학습은 기초-심화로 구성된 콘텐츠와 온 오프라인이 병행된 교육과정 구성이 필요함을 알 수 있었다.