• 제목/요약/키워드: Chip Waveform

검색결과 60건 처리시간 0.023초

비접촉 암호 분석용 루프 프로브 설계 및 전자파 신호 측정 (Loop Probe Design and Measurement of Electromagnetic Wave Signal for Contactless Cryptographic Analysis)

  • 최종균;김채영;박제훈;문상재
    • 한국전자파학회논문지
    • /
    • 제18권10호
    • /
    • pp.1117-1125
    • /
    • 2007
  • 본 논문은 스마트카드에서 방사되는 전자파를 이용한 암호 분석용 소형 루프 프로브 설계와 프로브에 유기된 전자파 신호의 분석에 관한 연구이다. 암호 분석용 프로브는 일반적인 전자장 측정용 프로브와는 다르다. 그 이유는 제시된 프로브의 목적은 암호 장비의 비밀 키 해독에 필요한 정보를 얻기 위함이기 때문이다. 스마트카드에서 발생된 파형을 분석하여서 전자파 공격을 시도하기 때문에 프로브에 유기된 전압의 파형과 IC 칩에서 발생된 파형은 가능한 한 서로 동일해야 한다. 그 목적을 위해서 전자파를 이용한 암호 분석, 신호원의 근사 모델링, 암호 분석용 프로브의 특징, 전자파 신호 측정 그리고 프로브의 교정에 대한 검토가 필요하다. 스마트카드 칩의 소비 전력 신호와 제안된 프로브를 이용한 전자파 신호를 측정하고 두 신호를 EMA의 관점에서 비교하였다. ARIA 알고리즘을 적용하여 제안된 비접촉 암호 분석용 프로브의 적합성 여부를 실험적으로 확인하였다.

역률 개선 제어용 집적회로의 설계 (An Integrated Circuit design for Power Factor Correction)

  • 이준성
    • 전자공학회논문지
    • /
    • 제51권5호
    • /
    • pp.219-225
    • /
    • 2014
  • 본 논문에서는 가정용 교류 전원을 DC 전원으로 변환하여 가전기기에 사용할 수 있는 역률 개선 회로를 설계하였다. 역률은 공급되는 교류 전원의 전압과 전압의 위상차 뿐만 아니라 특정구간에서 발생되는 급격한 전류 파형의 불균형 등과도 관련이 있다. 설계된 본 회로는 부하에 공급되는 교류전력의 전류 파형은 전압파형과 위상차가 적으면서 정현파에 가깝게 공급하는 기능을 제공한다. 자체 발진하는 10[kHz]~100[kHz] 내외의 주파수로 AC 전원에 연결된 코일을 스위칭 한 후 코일전류를 부하에 공급하는 기능을 위한 회로, AC 파형의 zero crossing 지점을 찾는 기능을 함께 수행하는 multiplier 회로, UVLO, OVP, BGR 등의 회로를 한 개의 IC에 집적할 수 있도록 설계하였다. 제작공정은 최소선폭 $0.5[{\mu}m]$, 내압 20[V], 2P_2M CMOS 공정을 사용하여 설계하였고 시뮬레이션을 통하여 전체 기능을 검증하였다.

5상 스테핑 모터의 마이크로스텝 구동을 위한 저가형 전용 칩 및 제어시스템 설계 (One-Chip and Control System Design of Low Cost for Micro-stepping Drive of 5-Phase Stepping Motor)

  • 김명현;김태엽;안호균;박승규
    • 전력전자학회논문지
    • /
    • 제9권1호
    • /
    • pp.88-95
    • /
    • 2004
  • 스테핑 모터의 위치 분해능을 향상하고 기계적 공진을 방지하기 위한 제어방법으로 마이크로 스텝 구동방식이 많이 이용되고 있다. 이론적인 마이크로 스텝 구동방식은 정현파를 기준신호로 사용하며, 마이크로프로세서 및 ROM을 사용함으로써 구동회로가 복잡하고, 가격이 증가하는 단점을 가지게 된다. 본 연구에서는 기준신호를 사다리꼴 파형으로 사용함으로써 제어회로를 간략화하고 저가의 제어장치로 마이크로 스테핑 구동방식을 구현하는 방법을 제안하고 있다. 제안한 방식을 검증하기 위하여 저가의 CPLD(EPM9320RC208-15)를 이용하여 구동장치를 구성하였으며, 실험을 통하여 기존의 방식과 성능을 비교하였다. 또한 CPLD 내부에 고속검출회로를 구현하여 고속 구동시 모터의 탈조를 방지하였다.

Verilog Modeling of Transmission Line for USB 2.0 High-Speed PHY Interface

  • Seong, Ki-Hwan;Lim, Ji-Hoon;Kim, Byungsub;Sim, Jae-Yoon;Park, Hong-June
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제14권4호
    • /
    • pp.463-470
    • /
    • 2014
  • A Verilog model is proposed for transmission lines to perform the all-Verilog simulation of high-speed chip-to-chip interface system, which reduces the simulation time by around 770 times compared to the mixed-mode simulation. The single-pulse response of transmission line in SPICE model is converted into that in Verilog model by converting the full-scale analog signal into an 11-bit digital code after uniform time sampling. The receiver waveform of transmission line is calculated by adding or subtracting the single-pulse response in Verilog model depending on the transmitting digital code values with appropriate time delay. The application of this work to a USB 2.0 high-speed PHY interface reduces the simulation time to less than three minutes with error less than 5% while the mixed-mode simulation takes more than two days for the same circuit.

온 칩 아이 오프닝 모니터링을 탑재한 10Gb/s 적응형 Decision Feedback Equalizer 설계 (Design of 10-Gb/s Adaptive Decision Feedback Equalizer with On-Chip Eye-Opening Monitoring)

  • 성창경;임진수;최우영
    • 대한전자공학회논문지SD
    • /
    • 제48권1호
    • /
    • pp.31-38
    • /
    • 2011
  • 고속 전송 시스템에 대한 수요가 증가함에 따라 채널의 제한된 대역폭을 극복하기 위한 적응형 등화기가 수신기에 널리 사용되고 있다. 수신기 칩의 테스트 비용을 절감하기 위하여 칩 내부에서 데이터의 아이 열림 정도를 측정할 수 있는 온 칩 eye-opening monitoring (EOM) 기술이 사용될 수 있다. 본 논문에서는 EOM 기능을 탑재한 10Gb/s 적응형 2탭 look-ahead decision feedback equalizer (DFE)를 제안한다. 제안된 EOM 회로는 기존의 방식과 달리 look-ahead DFE의 등화 신호를 모니터링 할 수 있다. 수신 신호의 아이로부터 포스트 커서의 크기를 측정한 후, 등화 계수가 제안된 알고리즘에 의하여 계산된다. 제안된 회로는 90nm CMOS 공정에 설계되었으며 알고리즘과 함께 post-layout 시뮬레이션을 통하여 동작을 검증하였다. DFE 코어논 $110{\times}95{\mu}m^2$의 면적을 가지고 1.2V의 전원에서 11mW를 소모한다.

이중 모드 ADC를 이용한 U-Health 시스템용 맥박수와 맥박파형 검출 회로 설계 (Design of a Readout Circuit of Pulse Rate and Pulse Waveform for a U-Health System Using a Dual-Mode ADC)

  • 신영산;위재경;송인채
    • 전자공학회논문지
    • /
    • 제50권9호
    • /
    • pp.68-73
    • /
    • 2013
  • 본 논문에서는 수면 중에 사용자의 건강상태를 모니터링 하기 위한 U-health 시스템으로 맥박 수와 맥박 파형 검출 회로를 제안하였다. 제안된 검출 회로의 출력은 배터리의 교체 없이 장시간 사용하기 위하여 건강 상태에 따라 맥박 수 또는 맥박 파형이 선택된다. 이러한 동작을 위해 제안된 신호 검출 회로는 ADC 모드 또는 카운트 모드로 동작하는 이중 모드 ADC와 간단한 디지털 로직으로 구성된 판별기를 사용하였다. 우선 초기에는 카운트 모드로 동작하는 이중 모드 ADC를 통해 4초 동안의 맥박 수를 검출한다. 검출된 맥박수는 판별기에서 1분간 누적한 뒤 건강 상태를 판별한다. 건강 이상 등으로 맥박 수가 설정된 정상 범위를 벗어난 경우 이중 모드 ADC는 ADC 모드로 동작하며 맥박 파형을 1kHz의 샘플링 주파수로 10bit의 디지털 데이터로 변환한다. 데이터는 버퍼에 저장하였다가 620kbps의 속도로 RF Tx를 통해 단말기로 전송한다. 이때 RF Tx는 모드에 따라 1분 혹은 1ms 간격으로 동작한다. 제안된 신호 검출 회로는 $0.11{\mu}m$ 공정으로 설계하였으며 $460{\times}800{\mu}m^2$의 면적을 차지한다. 측정결과 제안된 검출 회로는 1V의 동작 전압에서 카운트 모드에서는 $161.8{\mu}W$, ADC 모드에서는 $507.3{\mu}W$의 전력을 소모한다.

전류형 능동필터를 위한 델타변조제어기법의 디지탈 구현 (Digital Implementation of Delta Modulation Technique for Current-Fed Active Power Filters)

  • 강병희;황종규;고재석;목형수;최규하
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1994년도 하계학술대회 논문집 A
    • /
    • pp.400-402
    • /
    • 1994
  • This paper presents a digital implementation of delta modulation Technique for Active Power Filters. Delta modulated scheme is to control the harmonic-compensating current indirectly by adjusting the capacitor voltage to be sinusoidal. The overall control system has two feedback loops. One is the outer propotional feedback for loop regulating the dc current of active filters and the other is the inner feedback loop for maintaining the ac current waveform to be sinusoidal, and have zero power factor angle(i.e. unity power factor). The characteristics of the proposed is investigated by digital simulation using ACSL and experimental results are obtained by TMS370C756 Single-Chip Microprocessor relative to analog delta modulation technique.

  • PDF

클램프드-모드 직렬공진형(直列共振形) 인버터에 관한 연구(硏究) (A Study of Clamped-Mode Series Resonant Inverter)

  • 김복권;박재철;이현우;권순걸;서기영
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1992년도 하계학술대회 논문집 B
    • /
    • pp.1161-1164
    • /
    • 1992
  • In this paper demonstrates the possibiity of utilising clamped mode - series resonant converter technology in the high frequency link inverter configuration. Main circuit of the proposed inverter is analyzed through circuit analys and waveform simulation. In control circuit PLL circuit and 8 bit single chip microcontroller is adopted, therefore flexibility and accuracy of control circuit is increased.

  • PDF

Decomposition of EMG Signal Using MAMDF Filtering and Digital Signal Processor

  • Lee, Jin;Kim, Jong-Weon;Kim, Sung-Hwan
    • 대한의용생체공학회:의공학회지
    • /
    • 제15권3호
    • /
    • pp.281-288
    • /
    • 1994
  • In this paper, a new decomposition method of the interference EMG signal using MAMDF filtering and digital signal processor. The efficient software and hardware signal processing techniques are employed. The MAMDF filter is employed in order to estimate the presence and likely location of the respective templates which may include in the observed mixture, and high-resolution waveform alignment is employed in order to provide the optimal combination set and time delays of the selected templates. The TMS320C25 digital signal processor chip is employed in order to execute the intensive calculation part of the software. The method is verified through a simulation with real templates which are obtain ed from needle EMG. As a result, the proposed method provides an overall speed improvement of 32-40 times.

  • PDF

DSP칩을 이용한 스위칭 전력변환 시스템의 특성 개선 기법 (The Improvement Techniques of Characteristics using DSP Chip in Switching Power Converter System)

  • 강민수;김상욱;임동기;강호현;전희종
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2004년도 전력전자학술대회 논문집(2)
    • /
    • pp.670-672
    • /
    • 2004
  • In this paper, single phase boost converter with low current harmonic components and high power factor are proposed. A single-phase half-bridge rectifier based on a neutral point switch clamped scheme is proposed to draw a nearly unity power factor and regulate the DC link voltage. Three power switches are employed in the proposed rectifier. This rectifier is controlled to generate a bipolar or unipolar PWM voltage waveform on the AC side. The proposed converter is implemented by a digital signal processor.

  • PDF