• Title/Summary/Keyword: CVD graphene

Search Result 144, Processing Time 0.028 seconds

Morphology Control of Nanostructured Graphene on Dielectric Nanowires

  • Kim, Byeong-Seong;Lee, Jong-Un;Son, Gi-Seok;Choe, Min-Su;Lee, Dong-Jin;Heo, Geun;Nam, In-Cheol;Hwang, Seong-U;Hwang, Dong-Mok
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.08a
    • /
    • pp.375-375
    • /
    • 2012
  • Graphene is a sp2-hybridized carbon sheet with an atomic-level thickness and a wide range of graphene applications has been intensely investigated due to its unique electrical, optical, and mechanical properties. In particular, hybrid graphene structures combined with various nanomaterials have been studied in energy- and sensor-based applications due to the high conductivity, large surface area and enhanced reactivity of the nanostructures. Conventional metal-catalytic growth method, however, makes useful applications difficult since a transfer process, used to separate graphene from the metal substrate, should be required. Recently several papers have been published on direct graphene growth on the two dimensional planar substrates, but it is necessary to explore a direct growth of hierarchical nanostructures for the future graphene applications. In this study, uniform graphene layers were successfully synthesized on highly dense dielectric nanowires (NWs) without any external catalysts. We also demonstrated that the graphene morphology on NWs can be controlled by the growth parameters, such as temperature or partial pressure in chemical vapor deposition (CVD) system. This direct growth method can be readily applied to the fabrication of nanoscale graphene electrode with designed structures because a wide range of nanostructured template is available. In addition, we believe that the direct growth growth approach and morphological control of graphene are promising for the advanced graphene applications such as super capacitors or bio-sensors.

  • PDF

Study of CVD Growth Single-walled Carbon Nanotubes via Catalytic Layer Supported by Self-assembled Monolayer

  • Adhikari, Prashanta Dhoj;Kim, Sung-Hwan;Song, Woo-Seok;Lee, Su-Il;Park, Chong-Yun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.08a
    • /
    • pp.402-402
    • /
    • 2012
  • Bundles of single-walled carbon nanotube (SWCNTs) were grown using catalytic layer supported by self-assembled monolayers (SAMs). Amine-SAMs were introduced on SiO2/Si substrate (SAMs/Si) there then iron nanoclusters solution was dropped on it through spin-coating (Fe/SAMs/Si). This catalytic template was used to grow CNTs and the synthesized carbon material was confirmed the bundles of dense SWCNTs with incorporation of ca.1% nitrogen. The SAMs has played an active role to support catalytic layer and also acted as a source of N-dope onto SWCNTs in CVD.

  • PDF

Contact resistance of mos2 field effect transistor based on large area film grown using chemical vapor deposition compares to depend on 3-type electrodes

  • Kim, Sang-Jeong;Kim, Seong-Hyeon;Park, Seong-Jin;Park, Myeong-Uk;Yu, Gyeong-Hwa
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.277.1-277.1
    • /
    • 2016
  • We report on synthesis of large-area MoS2 using chemical vapor deposition (CVD). Relatively uniform MoS2 are obtained. To fabricate field-effect transistor (FET) devices, MoS2 films are transferred to another SiO2/Si substrate using polystyrene (PS) and patterned using oxygen plasma. In addition, to reduce contact resistance, synthesis of graphene used as channel. Device characteristics are presented and compared with the reported results.

  • PDF

Carrier density and mobility modification of CVD graphene by plasma treatments (플라즈마 처리에 따른 CVD 그래핀의 전하 농도 및 이동도 변화에 관한 연구)

  • Choe, Min-Seop;Mun, In-Yong;Im, Yeong-Dae;A, Seung-Hwan;Yu, Won-Jong
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2012.05a
    • /
    • pp.214-214
    • /
    • 2012
  • 화학기상증착법을 통해 대면적 합성이 가능해진 그래핀의 개발로 인해 그래핀에 관한 연구가 활발히 진행되었다. 특히, 플라즈마 처리에 관한 연구를 통해 그래핀의 도핑이 가능하다는 것이 밝혀졌고 이는 곧 그래핀 내의 전하 농도를 변화시킬 것으로 예상된다. 따라서 본 연구에서는 Van der Pauw 방법을 통해 플라즈마 처리에 따른 그래핀 내의 전하 농도와 면저항을 측정하고 이를 통해 이동도를 계산하는 실험을 진행하였다.

  • PDF

Higly pure graphene flake fabrication method by using RF thermal plasma (RF thermal plasma system 을 이용한 초고순도 그래핀 플레이크 제조에 관한 연구)

  • O, Jong-Sik;O, Ji-Su;Yeom, Geun-Yeong
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2014.11a
    • /
    • pp.13-13
    • /
    • 2014
  • 그래핀은 높은 열전도도, 이동도, 물리적 강도, 화학적 안정성을 갖는 물질로써 가장 활발하게 연구가 진행되고 있는 소재이다. 하지만, 높은 품질의 그래핀을 생산하기 위한 Chemical Vapor Deposition(CVD) 그래핀 제조 방법은 높은 공정단가와 낮은 수율 문제로 적용에 어려움을 겪고 있다. 본 연구에서는 초고순도 그래핀 플레이크를 RF thermal plasma를 이용하여 제조함으로써 이러한 문제점을 해결하고자 한다.

  • PDF

Growth of Two-Dimensional Nanostrcutured VO2 on Graphene Nanosheets (그래핀 나노 시트 위에 2차원 나노구조를 갖는 VO2의 성장)

  • Oh, Su-Ar;Kim, Ki-Chul
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.17 no.9
    • /
    • pp.502-507
    • /
    • 2016
  • Vanadium dioxide, $VO_2$, is a thermochromic material that exhibits a reversible metal-insulator phase transition at $68^{\circ}C$, which accompanies rapid changes in the optical and electronic properties. To decrease the transition temperature around room temperature, a number of studies have been performed. The phase transition temperature of 1D nanowire $VO_2$ with a 100 nm diameter was reported to be approximately $29^{\circ}C$. In this study, 1D or 2D nanostructured $VO_2$ was grown using the vapor transport method. Vanadium dioxide has a different morphology with the same growth conditions for different substrates. The 1D nanowires $VO_2$ were grown on a Si substrate ($Si{\setminus}SiO_2$(300 nm), whereas the 2D & 3D nanostructured $VO_2$ were grown on an exfoliated graphene nanosheet. The crystallographic properties of the 1D or 2D & 3D nanostructured $VO_2$, which were grown by thermal CVD, and exfoliated-transferred graphene nanosheets on a Si wafer which was used as substrate for the vanadium oxide nanostructures, were analyzed by Raman spectroscopy. The as-grown vanadium oxide nanostructures have a $VO_2$ phase, which are confirmed by Raman spectroscopy.

탄소나노튜브-그래핀 하이브리드 박막을 이용한 투명전극과 전계효과트랜지스터로의 응용

  • Kim, Seong-Ho;Song, U-Seok;Jeong, Min-Uk;Gang, Min-A;Lee, Seon-Suk;Im, Jong-Seon;Hwang, Jin-Ha;Myeong, Seong;An, Gi-Seok
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.177.1-177.1
    • /
    • 2014
  • 단일벽 탄소나노튜브(single-wall carbon nanotube)와 그래핀(graphene)과 같은 저차원 구조의 탄소물질은 우수한 기계적, 전기적, 열적 광학적 특성으로 인해 투명하고 유연한 차세대 전자소자로의 응용(투명전극, 투명트랜지스터, 투명센서 등)을 위한 연구가 활발히 진행되고 있다. 본 연구에서는 단일벽 탄소나노튜브와 단일층 그래핀을 이용한 하이브리드 박막을 제작하여 투명전극(transparent electrode)과 전계효과 트랜지스터(field effect transistors)로의 응용 가능성을 연구하였다. 하이브리드 박막의 제작은 간단한 방법으로 단일벽 탄소나노튜브가 스핀 코팅된 구리 호일 위에 열 화학기상증착법(thermal chemical vapor deposition)을 통해 제작 하였다. 제작 과정 중 탄소나노튜브의 스핀코팅 조건을 최적화하여 하이브리드 박막에서 탄소나노 튜브의 밀도와 정렬을 제어하였으며 하이브리드 박막 제작 후 스핀 코팅 방향에 따른 박막의 저항을 측정하여 단일벽 탄소나노튜브의 코팅 방향에 따라 박막의 저항이 달라지는 모습을 확인할 수 있었다. 하이브리드 박막의 투명전극 특성을 확인 한 결과 $300{\Omega}/sq$의 면저항에 96.4%의 우수한 투과도를 보이는 것을 확인 할 수 있었다. 또한 하이브리드 박막은 CVD 그래핀과 비교하여 향상된 와 on-state current를 보이는 것을 확인 할 수 있었다. 우리는 단일벽 탄소나노튜와 단일층 그래핀으로 이루어진 하이브리드 박막이 앞으로의 투명하고 유연한 소자제작 연구에 있어 새로운 투명 전극 및, 트랜지스터 제작 방법을 제시 할 수 있을 것이다.

  • PDF

Low-temperature synthesis of graphene structure using plasma-assisted chemical vapor deposition system

  • Lee, Byeong-Ju;Jeong, Gu-Hwan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.212-212
    • /
    • 2016
  • 2차원 탄소나노재료인 그래핀은 우수한 물성으로 인하여 광범위한 분야로 응용이 가능할 것으로 예상되어 많은 주목을 받아왔다. 이러한 그래핀의 응용가능성을 실현시키기 위해서는 보다 손쉽고 신뢰할 수 있는 합성방법의 개발이 필요한 실정이다. 그래핀의 합성 방법들로 흑연을 물리적 및 화학적으로 박리하거나, 특정 결정표면 위에 방향성 성장의 흑연화를 통한 합성, 그리고 열화학기상증착법(Thermal chemical vapor deposition; T-CVD) 등의 합성방법들이 제기되었다. 이중 T-CVD법은 대면적으로 두께의 균일성이 높은 그래핀을 합성하기 위한 가장 적합한 방법으로 알려져 있다. 그러나 일반적으로 T-CVD공정은 원료 가스인 탄화수소가스를 효율적으로 분해하기 위하여 $1000^{\circ}C$부근의 온공정이 요구되며, 이는 산업적인 응용의 측면에서 그래핀의 접근성을 제한한다. 따라서 대면적으로 고품질의 그래핀을 저온합성 할 수 있는 공정의 개발은 필수적이다. 본 연구에서는, 플라즈마를 이용하여 원료가스를 효율적으로 분해함으로써 그래핀의 저온합성을 도모하였다. 퀄츠 튜브로 구성된 수평형 합성장치는 플라즈마 방전영역과 T-CVD 영역으로 구분되며, 방전되는 유도결합 플라즈마는 원료가스를 효율적으로 분해하는 역할을 한다. 합성을 위한 기판과 원료가스로는 각각 전자빔 증착법을 통하여 300nm 두께의 니켈 박막이 증착된 실리콘 웨이퍼와 메탄가스를 이용하였다. 저온합성공정의 변수로는 인가전력과 합성시간으로 설정하였으며, 공정변수의 영향을 확인함으로써 그래핀의 저온합성 메커니즘을 고찰하였다. 연구결과, 인가전력이 증가되고 합성시간이 길어짐에 따라 원료가스의 분해효율과 공급되는 탄소원자의 반응시간이 보장되어 그래핀의 합성온도가 저하가능함을 확인하였으며, $400^{\circ}C$에서 다층 그래핀이 합성됨을 확인하였다. 또한 플라즈마 변수의 보다 정밀한 제어를 통해 합성온도의 저온화와 그래핀의 결정성 향상이 가능할 것으로 예상된다.

  • PDF

Controlling the Work Functions of Graphene by Functionalizing the Surface of $SiO_2$ Substrates with Self-assembled Monolayers

  • Jo, Ju-Mi;Kim, Yu-Seok;Cha, Myeong-Jun;Lee, Su-Il;Jeong, Sang-Hui;Song, U-Seok;Kim, Seong-Hwan;Jeon, Seung-Han;Park, Jong-Yun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.08a
    • /
    • pp.400-401
    • /
    • 2012
  • 그래핀(Graphene)은 열 전도도가 높고 전자 이동도(200 000 cm2V-1s-1)가 우수한 전기적 특성을 가지고 있어 전계 효과 트랜지스터(Field effect transistor; FET), 유기 전자 소자(Organic electronic device)와 광전자 소자(Optoelectronic device) 같은 반도체 소자에 응용 가능하다. 그러나 에너지 밴드 갭이 없기 때문에 소자의 전기적 특성이 제한되는 단점이 있다. 최근에는 아크 방출(Arc discharge method), 화학적 기상 증착법(Chemical vapor deposition; CVD), 이온-조사법(Ion-irradiation) 등을 이용한 이종원자(Hetero atom)도핑과 화학적 처리를 이용한 기능화(Functionalization) 등의 방법으로 그래핀을 도핑 후 에너지 밴드 갭을 형성시키는 연구 결과들이 보고된 바 있다. 그러나 이러한 방법들은 표면이 균일하지 않고, 그래핀에 많은 결함들이 발생한다는 단점이 있다. 이러한 단점을 극복하기 위해 자가조립 단층막(Self-assembled monolayers; SAMs)을 이용하여 이산화규소(Silicon oxide; SiO2) 기판을 기능화한 후 그 위에 그래핀을 전사하면 그래핀의 일함수를 쉽게 조절하여 소자의 전기적 특성을 최적화할 수 있다. SAMs는 그래핀과 SiO2 사이에 부착된 매우 얇고 안정적인 층으로 사용된 물질의 특성에 따라 운반자 농도나 도핑 유형, 디락 점(Dirac point)으로부터의 페르미 에너지 준위(Fermi energy level)를 조절할 수 있다[1-3]. 본 연구에서는 SAMs한 기판을 이용하여 그래핀의 도핑 효과를 확인하였다. CVD를 이용하여 균일한 그래핀을 합성하였고, 기판을 3-Aminopropyltriethoxysilane (APTES)와 Borane-Ammonia(Borazane)을 이용하여 각각 아민 기(Amine group; -NH2)와 보론 나이트라이드(Boron Nitride; BN)로 기능화한 후, 그 위에 합성한 그래핀을 전사하였다. 기판 위에 NH2와 BN이 SAMs 형태로 존재하는 것을 접촉각 측정(Contact angle measurement)을 통해 확인하였고, 그 결과 NH2와 BN에 의해 그래핀에 도핑 효과가 나타난 것을 라만 분광법(Raman spectroscopy)과 X-선 광전자 분광법(X-ray photoelectron spectroscopy: XPS)을 이용하여 확인하였다. 본 연구 결과는 안정적이면서 패턴이 가능하기 때문에 그래핀을 기반으로 하는 반도체 소자에 적용 가능할 것이라 예상된다.

  • PDF

Characterizationof Graphene Modified by Self-Assembled Monolayers on Polyethylene Terephthalate Film

  • Jo, Ju-Mi;Jeong, Dae-Seong;Kim, Yu-Seok;Song, U-Seok;Adhikari, Prashanta Dhoj;Cha, Myeong-Jun;Lee, Su-Il;Jeong, Sang-Hui;Park, Sang-Eun;Park, Jong-Yun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.02a
    • /
    • pp.616-616
    • /
    • 2013
  • 그래핀(Graphene)은 열전도도가 높고 전자 이동도(200,000 cm2V-1s-1)가 우수한 전기적 특성을 가지고 있어 전계 효과 트랜지스터(Field effect transistor; FET), 유기 전자 소자(Organic electronic device)와 광전자 소자(Optoelectronic device) 같은 반도체 소자에 응용 가능하다. 최근에는 아크 방출(Arc discharge method), 화학적 기상 증착법(Chemical vapor deposition; CVD), 이온-조사법(Ionirradiation)등을 이용한 이종원자(Hetero atom)도핑과 화학적 처리를 이용한 기능화(Functionalization)등의 방법으로 그래핀의 전도도를 향상시킬 수 있었다. 그러나 이러한 방법들은 기판의 표면을 거칠게 하며, 그래핀에 많은 결함들이 발생한다는 단점이 있다. 이러한 단점을 극복하기 위해 자가조립 단층막법(Self-assembled monolayers; SAMs)을 이용하여 기판을 기능화한 후 그 위에 그래핀을 전사하면, 자가조립 단층막의 기능기에 따라 그래핀의 일함수를 조절 가능하고 운반자 농도나 도핑 유형을 변화시켜 소자의 전기적 특성을 최적화 할 수 있다 [1-3]. 본 연구에서는 PET(polyethylene terephthalate) 기판에 SAMs를 이용하여 유연하고 투명한 그래핀 전극을 제작하였다. 산소 플라즈마와 3-Aminopropyltriethoxysilane (APTES)를 이용하여 PET 기판 표면 위에 하이드록실 기(Hydroxyl group; -OH)와 아민 기(Amine group; -NH2)를 순차적으로 기능화 하였고, 그 위에 화학적 기상 증착법을 이용하여 합성한 대면적의 균일한 그래핀을 전사하였다. PET 기판 위에 NH2 그룹이 존재하는 것을 접촉각 측정(Contact angle measurement)과 X-선 광전자 분광법(Xray photoelectron spectroscopy: XPS)을 통해 확인하였으며, NH2그룹에 의해 그래핀에 도핑 효과가 나타난 것을 라만 분광법(Raman spectroscopy)과 전류-전압 특성곡선(I-V characteristic curve)을 이용하여 확인하였다. 본 연구 결과는 유연하고 투명한 기판 위에 안정적이면서 패턴이 가능하기 때문에 그래핀을 기반으로 하는 반도체 소자에 적용 가능할 것이라 예상된다.

  • PDF