• 제목/요약/키워드: C-DAC

검색결과 80건 처리시간 0.023초

Analog Frond-End 내장형 전력선 통신용 CMOS SoC ASIC (Full CMOS PLC SoC ASIC with Integrated AFE)

  • 남철;부영건;박준성;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제46권10호
    • /
    • pp.31-39
    • /
    • 2009
  • 본 논문은 전력선 통신용(PLC) SoC ASIC으로 내장된 Analog Front-end(AFE)를 바탕으로 낮은 소비 전력과 저 가격을 달성할 수 있었으며, CMOS공정으로 구현된 AFE와, 1.8V동작의 Core Logic구동용 LDO, ADC, DAC와 IO pad를 구동하기 위한 LDO로 구성되어 있다. AFE는 Pre-amplifier, Programmable gain Amplifier와 10bit ADC의 수신 단으로 구성되며, 송신 단은 10bit differential DAC, Line Driver로 구성되어 있다. 본 ASIC은 0.18 um 1 Poly 5 Metal CMOS로 구현 되었으며, 동작전압은 3.3 V단일 전원만 사용하였고, 이때 소모 전력은 대기 시에 30mA이며, 동작 시 전력은 300mA으로 에코 디자인 요구를 만족하게 하였다. 본 칩의 Chip size는 $3.686\;{\times}\;2.633\;mm^2$ 이다.

고성능 저가형 ADuC84x의 구조 및 특성

  • 최명규
    • 전력전자학회지
    • /
    • 제9권3호
    • /
    • pp.23-27
    • /
    • 2004
  • ADuC84x는 OP-AMP 아날로그-디지털 컨버터(ADC), 디지털-아날로그 컨버터(DAC)로 유명한 ADI(아날로그 디바이스사)의 8비트 임베디드 마이크로콘트롤러인 마이크로컨버터이다. ADI의 마이크로컨버터 ADuC84x는 산업용 정밀제어 및 계측용 애플리케이션의 고성능 신호처리를 위해 설계된 프로그래머블 고속 임베디드 마이크로콘트롤러이다.(중략)

Design Methodology-고속 디지털 주파수합성기 설계기술

  • 유현규
    • IT SoC Magazine
    • /
    • 통권3호
    • /
    • pp.35-37
    • /
    • 2004
  • 본 연구팀이 Hynix 0.35um CMOS 4M 2P 공정을 사용하여 제작한 민수용 DDFS (DAC를 포함한 single chip)는 DC부터 100MHz 까지 사용할 수 있으며(BW=100MHz) frequency 변환속도 약 30nS, 주파수해상도 0.0745Hz, 그리고 소비 전력은 120MHz 클럭에서 약 200mW이다. 본고에서는 언급하지 않았지만, 본 연구팀이 별도의 설계로 진행된 군수용 DDFS의 경우, 출력주파수는 DC부터 320MHz 까지 가능하고 소비 전력은 800MHz 클럭에서 약 400mW이다. 이처럼 DDFS는 특성 자체의 우수성 뿐 아니라, 각종 멀티미디어 기기 및 통신시스템의 급격한 디지털화 추세로 인해 주파수합성기도 디지털화 함으로써 VLSI화가 용이하고, 이에 따라 S/W에 의한 다기능화 (programmability), 응용성의 극대화, 및 저가격화를 추구할 수 있다는 점에서 주목해야 할 분야이다. 특히 반도체기술의 발전으로 지금까지 DDFS 구현의 가장 큰 장애로 대두되던 DAC의 고속화가 부분적으로 가능해지면서 (TTL-to-ECL interface 부가회로가 별도로 필요없이 직접적인 연결), DDFS의 시장 전망을 더욱 밝게 하고 있다.

  • PDF

DDS(Direct Digital Synthesis)를 이용한 6채널DSB(Double-SideBand) 변조기 구현에 관한 연구 (A Study on Implementation of 6 Channel DSB Modulator using DDS)

  • 하재승
    • 한국컴퓨터산업학회논문지
    • /
    • 제2권8호
    • /
    • pp.1063-1068
    • /
    • 2001
  • 본 논문에서는 DDS 기법을 사용하여 광학음향효과 발생기의 고 정밀 6채널 DSB 변조기를 설계를 하였다. 또한 IEEE-488 인터페이스를 사용하여 다른 계측기와의 연동이 가능하도록 구성하였으며, DDS와 DAC의 제어를 위한 디바이스 드라이버를 80C51계열의 마이크로프로세서 어셈블러를 이용하여 작성하였다. 이러한 결과로 고 정밀 6채널 DSB 변조기는 기존의 변조기에 비해 주파수 가변 범위, 분해능, 스위칭 시간 등의 중요한 특성들이 개선되었으며, 이로 인해 정밀한 주파수 합성 시스템으로 사용이 가능할 것이라 예측된다.

  • PDF

FPGA Based Micro Step Motor Driver

  • Uk, Cho-Jung;Wook, Jeon-Jae
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2001년도 ICCAS
    • /
    • pp.111.3-111
    • /
    • 2001
  • Automative system and robot are operated by motor. Recently, automative system and robot need correct operation and control for precise task. Therefore they need precise motor control technology. In present, controller needs precise motor control technology in automative system and robot. Usual step motor driver that has 200 steps per revolution is not proper. So we need micro step motor driver that is more precise then usual step motor driver. In this paper, micro step motor driver is used for precise control of step motor. The goal is precise operation and location control. This micro step motor driver is A3972SB that is made in Alloegro Company. It has serial port that receives two 6-bits linear DAC value. Almost all systems generate DAC value with micro processer and ...

  • PDF

정진폭 다중 부호 이진 직교 변복조기의 FPGA 설계 및 SoC 구현 (FPGA Design and SoC Implementation of Constant-Amplitude Multicode Bi-Orthogonal Modulation)

  • 홍대기;김용성;김선희;조진웅;강성진
    • 한국통신학회논문지
    • /
    • 제32권11C호
    • /
    • pp.1102-1110
    • /
    • 2007
  • 본 논문에서는 기존의 정진폭 다중 부호 이진 직교 (CAMB: Constant-Amplitude Multi-code Biorthogonal) 변조 이론을 적용한 변복조기를 프로그래밍 가능한 게이트 배열 (FPGA: Field-Programmable Gate Array)을 사용하여 설계하고 시스템 온 칩 (SoC: System on Chip)으로 구현하였다. 이 변복조기는 FPGA을 이용하여 타겟팅 한 후 보드실험을 통해 설계에 대한 충분한 검증을 거쳐 주문형 반도체 (ASIC: Application Specific Integrated Circuit) 칩으로 제작되었다. 이러한 12Mbps급 모뎀의 SoC를 위하여 ARM (Advanced RISC Machine)7TDMI를 사용하였으며 64K바이트 정적 램 (SRAM: Static Random Access Memory)을 내장하였다. 16-비트 PCMCIA (Personal Computer Memory Card International Association), USB (Universal Serial Bus) 1.1, 16C550 Compatible UART (Universal Asynchronous Receiver/Transmitter) 등 다양한 통신 인터페이스를 지원할 뿐 아니라 ADC (Analog to Digital Converter)/DAC (Digital to Analog Converter)를 포함하고 있어 실제 현장에서 쉽게 활용될 수 있을 것으로 기대된다.

RFSoC의 양성자 시험 로직 개발 및 SEU 측정 평가 (Development of proton test logic of RFSoC and Evaluation of SEU measurement)

  • 윤승찬;이주영;김현철;유경덕
    • 한국인터넷방송통신학회논문지
    • /
    • 제24권1호
    • /
    • pp.97-101
    • /
    • 2024
  • 본 논문에서는 Xilinx 사의 RFSoC FPGA에 대해 양성자 빔 조사 시험 로직 구현과 시험 결과를 제시한다. RFSoC는 FPGA 기능 외에도 CPU, ADC, DAC가 집적화되어 있는 칩으로 소형경량화를 목적으로 둔 방위산업 및 우주 산업에서 주목받고 있는 칩이다. 이러한 칩을 우주 환경에서 사용하려면 방사선 영향에 대한 분석이 필요하며 방사선 경감 대책이 필요하게 되었다. 양성자 조사 시험을 통해 RFSoC의 방사선 영향을 측정할 수 있는 로직을 설계하였다. Memory에 저장된 값을 정상 값과 비교하는 로직을 구현하고 RFSoC에 양성자를 조사하여 Block memory 영역에서 발생하는 SEU를 측정하였다. 다른 영역에서의 SEU 발생을 완화하기 위해 TMR, SEM을 적용하여 설계하였다. 시험 결과를 통해 본 시험 구성에 대해 검증하고 향후 위성용 로직 설계를 검증할 수 있는 환경을 구축하고자 한다.

A Single-Chip CMOS Digitally Synthesized 0-35 MHz Agile Function Generator

  • Meenakarn, C.;Thanachayanont, A.
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -3
    • /
    • pp.1984-1987
    • /
    • 2002
  • This paper describes the design and implementation of a single-chip digitally synthesized 0-35MHz agile function generator. The chip comprises an integrated direct digital synthesizer (DDS) with a 10-bit on- chip digital-to-analog converter (DAC) using an n-well single-poly triple-metal 0.5-$\mu\textrm{m}$ CMOS technology. The main features of the chip include maximum clock frequency of 100 MHz at 3.3-V supply voltage, 32-bit frequency tuning word resolution, 12-bit phase tuning word resolution, and an on-chip 10-bit DAC. The chip provides sinusoidal, ramp, saw-tooth, and random waveforms with phase and frequency modulation, and power-down function. At 100-MHz clock frequency, the chip covers a bandwidth from dc to 35 MHz in 0.0233-Hz frequency steps with 190-ns frequency switching speed. The complete chip occupies 12-mm$^2$die area and dissipates 0.4 W at 100-MHz clock frequency.

  • PDF

High Pressure Vibrational Study of $C_{70}$ Using Diamond Anvil Cell

  • Ahn, Hang-Sun;Jeon, Seung-Joon
    • The Korean Journal of Ceramics
    • /
    • 제3권2호
    • /
    • pp.82-87
    • /
    • 1997
  • High pressure FTIR and Raman spectra of soild $C_{70}$ were measured at pressure up to 11 GPa and room temperature. The slope (dv/dp) of the frequency-pressure plots for several IR and Raman mode changed around 1.5 GPa, where a solid-solid transition might occur. In IR study, we can observe new mode appeared around 777$cm^{-1}$1 above 5.5 GPa which might indicate another solid-solid transition. Our study showed that this transition might be irreversible.

  • PDF

원격 제어 및 계측을 위한 임베디드 웹 서버 시스템 구현 (The Implementation of Embedded Web Server System for a Remote Control and Measurement)

  • 이명의
    • 한국항행학회논문지
    • /
    • 제16권5호
    • /
    • pp.839-845
    • /
    • 2012
  • 본 논문에서는 임베디드 웹 서버(Embedded Web Server)를 이용하여 원격에서 다양한 입출력 장치들의 상태를 계측하거나 이들을 제어하는 시스템을 설계하고 개발한다. 설계된 원격 제어 및 계측시스템은 Cortex-M3 ARM 마이크로컨트롤러를 사용하여 구현되었으며, 제어 및 계측 시스템 사용자를 위한 사용자 응용 프로그램, 그리고 디지틀 입출력 장치, AD/DAC, LCD 및 온습도 센서 등의 구동장치 프로그램 및 이벤트 처리를 위한 웹서버 프로그램을 구현하였다. 각각의 프로그램은 Eclipse 개발환경을 구축하여 Codesourcery C 언어, Java script, 그리고 HTML 언어를 사용하여 작성되었다. 본 논문에서 구현된 제어 및 계측 시스템의 실험결과는 실제로 실시간 실험을 통해, 설계된 바와 같이 사용자가 원하는 동작을 정확하게 수행하는 것을 확인하였다.