• 제목/요약/키워드: Adder and comparators circuit

검색결과 2건 처리시간 0.018초

중성점을 사용하지 않는 BLDC 전동기 센서리스 제어 기법 (Sensorless Control Method of the BLDC Motor Without Neutral Point)

  • 심광렬;안정렬
    • 전기학회논문지P
    • /
    • 제61권3호
    • /
    • pp.111-115
    • /
    • 2012
  • Generally, brushless DC motor(BLDCM) driving system uses hall sensors or encoders as the mechanical position or speed sensor. It is necessary to achieve the informations of rotor position for driving trapezoidal type brushless DC motor without any position sensor. In this paper, the commutation signals are obtained without the motor neutral voltage, multistage analog filters, A/D converters, or the complex digital phase shift circuits which are indispensable in the conventional sensorless control algorithms. In the proposed method, in stead of detecting the zero crossing point of the nonexcited motor back electromagnetic force for the average motor terminal to neutral voltage, the commutation signal are extracted directly from the specific average line to line voltage with low-pass filter, adder and comparators circuit. In contrast to conventional methods, the neutral voltage is not need; therefore, the commutation signals are insensitive to the common mode noise. Moreover, the complex phase shift circuit can be eliminated. The effectiveness of the proposed method is verified through simulation results.

1.5비트 비교기를 이용한 인버터 기반 3차 델타-시그마 변조기 (Design of a Inverter-Based 3rd Order ΔΣ Modulator Using 1.5bit Comparators)

  • 최정훈;성재현;윤광섭
    • 전자공학회논문지
    • /
    • 제53권7호
    • /
    • pp.39-46
    • /
    • 2016
  • 본 논문에서는 음성 신호의 디지털 데이타 변환을 위한 인버터와 1.5비트 비교기를 이용한 CMOS 3차 델타-시그마 변조기를 설계하였다. 제안하는 3차 델타-시그마 변환기는 연산증폭기 대신에 1.5비트 비교기를 이용한 멀티비트 구조로 낮은 OSR에서 단일비트 4차 델타-시그마 변조기 대비 높은 신호대 잡음비를 확보하고 인버터 기반 적분기를 사용하여 소모 전력을 최소화 시키며 인버터 기반 적분기 회로를 아날로그 덧셈기로 이용함으로써 전력소모를 감소시키고 회로구조를 단순화 시켰다. 제안한 델타-시그마 변조기는 0.18um CMOS 표준 공정을 통해 제작되었으며, 전체 칩면적은 $0.36mm^2$으로 설계되었다. 제작된 칩의 측정 결과 아날로그 회로는 공급전압 0.8V에서 $28.8{\mu}W$, 디지털 회로는 공급전압 1.8V에서 $66.6{\mu}W$로 총 $95.4{\mu}W$의 전력소모가 측정되었다. 델타-시그마 변조기의 동작주파수 2.56MHz, OSR 64배의 조건에서 2.5kHz의 입력 정현파 신호를 인가하였을 때 SNDR은 80.7 dB, 유효비트수는 13.1 비트, 동적범위는 86.1 dB로 측정되었다. 측정결과로부터 FOM(Walden)은 269 fJ/step, FOM(Schreier)는 169.3 dB로 계산되었다.