• 제목/요약/키워드: 24-GHz

검색결과 453건 처리시간 0.026초

직사각형 슬롯을 갖는 C-ITS용 패치 안테나에 대한 연구 (A Study on Patch Antenna for C-ITS with Rectangle Slot)

  • 강상원;장대순
    • 한국인터넷방송통신학회논문지
    • /
    • 제24권1호
    • /
    • pp.103-107
    • /
    • 2024
  • 본 논문은 직사각형 슬롯과 스트립 도체를 이용한 삼각 패치 안테나에 대한 연구이다. 직사각형 슬롯을 갖는 삼각 패치 안테나 특성을 확인하기 위해 슬롯 길이와 간격을 조정하였고, 복사 패치의 형태를 삼각형, 직사각형, 육각형으로 변화시켜 임피던스 매칭을 하였다. 안테나 파라미터 특성으로 확인하기 위해 HFSS 시뮬레이터를 이용하였다. 제안한 안테나 크기는 26 mm × 26 mm이다. 제안한 안테나에서 시뮬레이션을 통해 얻게 된 VSWR 2이하인 주파수 대역은 5.27 ~ 6.24 GHz이며, 주파수 대역폭은 970 MHz이다. 실제로 제작한 안테나의 주파수 대역은 5.24 ~ 6.38 GHz이고, 주파수 대역폭은 1140 MHz이다. 복사패턴을 확인한 주파수는 5.855 GHz, 5.890 GHz, 5.925 GHz이다. 최대 이득은 5.01 dBi이다. 모든 복사패턴에서 지향성 특징을 갖는 것을 확인할 수 있었다.

Chebyshev 다항식을 이용한 병렬급전 구조를 가진 LMDS 수신용 마이크로스트립 배열 안테나에 관한 연구 (A Study on Microstrip Array Antenna for LMDS Receiver with Corporate Feeding Network using Chebyshev Polynomials)

  • 문동권;안성훈;박명렬;정천석
    • 한국전자파학회논문지
    • /
    • 제13권8호
    • /
    • pp.827-833
    • /
    • 2002
  • 본 논문에서는 Chebyshev 다항식을 이용한 병렬급전 구조를 가진 LMDS(Local Multipoint Distribution Service) 수신용 마이크로 스트립 배열 안테나를 제안하였다. Chebyshev 다항식을 이용한 병렬 급전 구조 마이크로스트립 배열 안테나의 설계를 위하여 Chebyshev 다항식을 제시하였고, LMDS 수신을 위해 24~26 GHz 주파수 대역 8$\times$8 배열 안테나를 제시된 배열이론에 따라 설계하였다. 제작된 8$\times$8 배열 안테나의 이득은 23.5 dBi, 대역폭 1.2 GHz, 중심 주파수 24.96 GHz, 삽입손실 -29.15 dB의 측정결과를 얻었다.

24GHz 대역 국부발진기용 주파수 체배기 설계 및 제작 (Design and Fabrication of the Frequency Doubler for 24GHz Local Oscillator)

  • 서곤;김장구;한석균;박창현;최병하
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 추계종합학술대회
    • /
    • pp.411-415
    • /
    • 2003
  • 본 논문에서는 고주파 특성이 우수한 NEC사의 ne71300-N MESFET를 이용하여 24GHz 대역 국부 발진기용 주파수 체배기를 설계 및 제작하였다. 멀티하모닉 로드 풀 시뮬레이션을 통하여 최적의 고조파 소스ㆍ부하 임피던스를 선택하였다. 리플렉터를 이용하여 변환 이득을 개선할 수 있었고, 대역 저지필터를 이용하여 기본파와 3차 고조파 성분을 억제하였다. 측정한 결과 0dBm의 입력신호에ㆍ대해 출력주파수인 24GHz에서의 출력 전력은 -3.776dBm이고, 변환 이득은 0.736dB, 41.064dBc의 고조파 억압 특성을 얻었다.

  • PDF

24 GHz 1Tx 2Rx FMCW 송수신기 설계 (Design of 24-GHz 1Tx 2Rx FMCW Transceiver)

  • 김태현;권오윤;김준성;박재현;김병성
    • 한국전자파학회논문지
    • /
    • 제29권10호
    • /
    • pp.758-765
    • /
    • 2018
  • 본 논문은 65-nm Complemetary Metal-Oxide-Semiconductor(CMOS) 공정으로 설계한 송신 1채널, 수신 2채널을 내장한 24 GHz 송수신 칩과 이 칩을 이용하여 제작한 24 GHz Frequency Modulated Continuous Wave(FMCW) 레이다 모듈을 제시한다. CMOS 송수신 칩은 14체배기, 저잡음 증폭기, 하향 변환 믹서, 전력 증폭기를 포함하고 있다. 송신 출력은 23.8~24.36 GHz 대역에서 10 dBm 이상이며, 위상 잡음은 1 MHz 오프셋에서 -97.3 dBc/Hz이다. 수신기는 25.2 dB의 변환 이득과 -31.7 dBm의 $P_{1dB}$를 갖는다. 송수신 칩은 모두 합해 295 mW를 소모하고 $1.63{\times}1.6mm^2$의 면적을 차지한다. 레이다 시스템은 FR4 기판과 저손실 듀로이드 기판을 적층하여, 저손실 기판위에 칩과 안테나 및 고주파 전송선을 배치하고, 바이어스 회로와 이득 블록, FMCW 신호 발생 블록은 FR4 기판에 집적하여 하나의 레이다 모듈을 구성하였다. 안테나는 패치 형태로 송신 안테나는 $4{\times}4$ 패치 안테나로 14.76 dBi의 안테나 이득을 수신 안테나는 $4{\times}2$ 패치 안테나로 11.77 dBi의 안테나 이득을 구현하였다. 코너 리플렉터를 사용하여 거리 및 방위각 탐지 실험을 수행하였고, 정상 동작을 확인하였다.

저 위상잡음 24-GHz CMOS 전압제어발진기 (Low-Phase Noise 24-GHz CMOS Voltage-Controlled Oscillator)

  • 성명우;김신곤;;길근필;;류지열;노석호;윤민;하덕호
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2018년도 춘계학술대회
    • /
    • pp.439-440
    • /
    • 2018
  • 본 논문에서는 차량용 레이더를 위한 저 위상잡음 24GHz CMOS 전압제어발진기를 제안한다. 이러한 회로는 1.8볼트 전원에서 동작하며, 낮은 위상잡음을 가지도록 설계되어 있다. 제안한 회로는 TSMC $0.13{\mu}m$ 고주파 CMOS 공정으로 구현되어 있다. 제안한 회로는 최근 발표된 연구결과에 비해 저 전력동작에서 저 위상잡음 및 낮은 잡음지수 특성을 보였다.

  • PDF

24GHz 2단 저잡음 증폭기의 설계 및 제작 (Design and Fabrication of two-stage Low Noise Amplifier for 24GHz)

  • 조현식;박창현;김장구;강상록;한석균;최병하
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 추계종합학술대회
    • /
    • pp.304-308
    • /
    • 2003
  • 본 논문에서는 24GHz에서 동작하는 2단 저잡음 증폭기를 설계 및 제작하였다. 소자는 NEC사의 NE450284C HT-FET를 사용하였고, 양호한 잡음지수를 위한 정합회로 설계 시 좋지 않은 입력 정재 파비를 동시에 고려하여, 원하는 잡음지수와 입력 정재파비를 얻도록 설계하였다. 측정 결과 이득은 16.6dB, 입력 정재파비는 1.6, 그리고 출력 정재파비는 1.5를 넘지 않는 특성을 얻었다.

  • PDF

24GHz대역 단일 평형 다이오드 주파수 혼합기의 설계 및 제작 (Design of a Single-Balanced Diode Mixer at 24GHz)

  • 강상록;박창현;김장구;조현식;한석균;최병하
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 추계종합학술대회
    • /
    • pp.66-70
    • /
    • 2003
  • 본 논문에서는 쇼트키 장벽 빔 리드 다이오드와 180$^{\circ}$ hybrid coupler를 이용하여 24.10GHz 대역에서 동작하는 단일 평형 주파수 혼합기를 설계 및 제작하였다. 제작된 혼합기는 변환손실이 6 [dB], RF/LO 격리도가 [23]dB, P1dB(in)는 5 [dBm]의 결과를 얻었다. 본 논문에서 제작한 혼합기는 근거리 표적 탐지용 homedyne 레이더에 이용가능 할 것이다.

  • PDF

저 전력 24-GHz CMOS 저 잡음 증폭기 (Low-Power 24-GHz CMOS Low Noise Amplifier)

  • 성명우;;;최근호;김신곤;;허성진;길근필;;류지열;노석호;윤민
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.647-648
    • /
    • 2016
  • 본 논문에서는 차량용 레이더를 위한 저 전력 24GHz CMOS 저 잡음 증폭기를 제안한다. 이러한 회로는 1.8볼트 전원에서 동작하며, 저 전력에서도 높은 전압 이득과 낮은 잡음지수를 가지도록 설계되어 있다. 제안한 회로는 TSMC $0.13{\mu}m$ 고주파 CMOS 공정으로 구현되어 있다. 제안한 회로는 최근 발표된 연구결과에 비해 저 전력동작에서 높은 전압이득 및 낮은 잡음지수 특성을 보였다.

  • PDF

차량 추돌 방지 레이더용 24-GHz 전력 증폭기 설계 (Design of 24-GHz Power Amplifier for Automotive Collision Avoidance Radars)

  • 노석호;류지열
    • 한국정보통신학회논문지
    • /
    • 제20권1호
    • /
    • pp.117-122
    • /
    • 2016
  • 본 논문에서는 차량 추돌 방지 단거리 레이더용 24-GHz CMOS 고주파 전력 증폭기 (RF power amplifier)를 제안한다. 이러한 회로는 클래스-A 모드 증폭기로서 단간 (inter-stages) 공액 정합 (conjugate matching) 회로를 가진 공통-소스 단으로 구성되어 있다. 제안한 회로는 TSMC $0.13-{\mu}m$ 혼성신호/고주파 CMOS 공정 ($f_T/f_{MAX}=120/140GHz$)으로 설계하였다. 2볼트 전원전압에서 동작하며, 저전압 전원에서도 높은 전력 이득, 낮은 삽입 손실 및 낮은 음지수를 가지도록 설계되어 있다. 전체 칩 면적을 줄이기 위해 넓은 면적을 차지하는 실제 인덕터 대신 전송선(transmission line)을 이용하였다. 설계한 CMOS 고주파 전력 증폭기는 최근 발표된 연구결과에 비해 $0.1mm^2$의 가장 작은 칩 크기, 40mW의 가장 적은 소비전력, 26.5dB의 가장 높은 전력이득, 19.2dBm의 가장 높은 포화 출력 전력 및 17.2%의 가장 높은 최대 전력부가 효율 특성을 보였다.

65-nm CMOS 공정을 이용한 24 GHz 전력증폭기 설계 (Design of a 24 GHz Power Amplifier Using 65-nm CMOS Technology)

  • 서동인;김준성;;김병성
    • 한국전자파학회논문지
    • /
    • 제27권10호
    • /
    • pp.941-944
    • /
    • 2016
  • 본 논문에서는 차량 충돌 방지 및 생활 감시용 근거리 레이다(Short Range Radar: SRR)를 위한 24 GHz 전력증폭기를 삼성 65-nm CMOS 공정을 이용하여 설계하였다. 제안한 회로는 2단 차동 전력증폭기로 공통소스 구조를 사용하고, 트랜스포머 구조를 사용하여 단일 대 차동변환, 임피던스 정합, 전력결합을 하였다. 측정결과, 24 GHz에서 15.5 dB의 최대 이득과 3.6 GHz의 3 dB 대역폭을 얻었다. 측정된 최대 출력 전력은 13.1 dBm, 입력 $P1_{dB}$는 -4.72 dBm, 출력 $P1_{dB}$는 9.78 dBm이며, 측정된 최대 전력 효율은 17.7 %이다. 본 전력증폭기는 1.2 V의 공급전원으로부터 74 mW의 DC 전력을 소모한다.