• 제목/요약/키워드: 1단 병렬 시스템

검색결과 77건 처리시간 0.028초

Lustre 파일 시스템을 위한 Purge 기능의 병렬화 구현 (A Parallel Implementation of Purge Process for Lustre File System)

  • 권민우;윤준원;홍태영;박찬열
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2016년도 추계학술발표대회
    • /
    • pp.64-65
    • /
    • 2016
  • 슈퍼컴퓨터는 대용량의 데이터를 효율적으로 관리하기 위해 Lustre 파일 시스템과 같은 고성능의 병렬 파일 시스템을 이용한다. 한국과학기술정보연구원의 슈퍼컴퓨터 4호기 Tachyon 2차 시스템과 같이 다수의 사용자가 접속하는 슈퍼컴퓨터는 사용자의 데이터가 한없이 누적됨으로 Lustre 파일 시스템의 성능이 저하되는 이슈가 있다. 본 논문에서는 사용자의 데이터가 누적되는 것을 방지하기 위해 장기간 사용하지 않는 데이터를 자동 삭제하는 기능인 Purge기능을 구현하였다. 특히, 기하급수적으로 늘어나는 병렬 파일 시스템의 용량에 대처하기 위해 병렬 컴퓨팅 기술을 이용해 고속 Purge 기능을 구현하였다. 단일 컴퓨팅 노드와 병렬 환경에서 구현한 결과를 비교하였을 때, 단일 컴퓨팅 노드에서는 1,517GB 용량을 지우는데 221.2초가 걸렸으며 16개의 컴퓨팅 노드를 이용한 병렬 환경에서는 49.9초가 걸렸다. 이 결과를 비교했을 때 단일 컴퓨팅 노드에서 구현한 결과 대비 병렬 환경에서 구현했을 때 약 4.4배의 성능향상을 얻을 수 있었다.

하향링크 다중 안테나 MC-CDMA 시스템을 위한 다단계 병렬 널링 및 병렬 부분 간섭 제거 수신기 설계 (Multistage Parallel Nulling-Partial PIC Receiver for Downlink MIMO MC-CDMA Systems)

  • 구정회;김경연;심세준;이충용
    • 대한전자공학회논문지TC
    • /
    • 제41권11호
    • /
    • pp.1-7
    • /
    • 2004
  • 본 논문에서는 다중 안테나를 사용한 다중 반송파 대역확산 다중접속 (MIMO MC-CDMA) 시스템을 위한 다단계 병렬 널링 및 병렬 부분 간섭 제거 수신기 (MPN-PPIC)를 제안한다. 기존의 V-BLAST 수신기는 널리 알려져 있는 다중 안테나 시스템에 대한 수신 방법으로, 단일 사용자 하향 링크 다중 안테나 MC-CDMA 시스템에 대해서는 어느 정도 좋은 성능을 보이지만, 다중 사용자의 경우에 있어서는 심각한 성능 저하 (error floor)를 보이는 것으로 알려져 있다. 본 논문에서 제안한 수신기는 다중 사용자 환경에서 이러한 성능 저하를 보이지 않으며, 다단계 연산을 통해서 보다 더 나은 성능을 얻을 수 있다. 또한, 제안한 방법은 chip interleaving을 하는 경우, 다단계 연산을 통해 단일 사용자 환경에 대해서도 V-BLAST보다 더 나은 성능을 보인다. 제안한 방법에 대한 이와 같은 성능은 컴퓨터 모의 실험을 통해서 확인해 본다.

비동기방식 UWB통신용 CMOS 아날로그 송수신단의 설계 (A Design of CMOS Transceiver for noncoherent UWB Communication system)

  • 박중완;문용;최성수
    • 대한전자공학회논문지SD
    • /
    • 제42권12호
    • /
    • pp.71-78
    • /
    • 2005
  • 이 논문에서는 비동기 OOK 방식의 UWB 시스템에서 사용할 수 있는 아날로그 송수신단을 설계하였다. 설계한 송수신단은 $0.18{\mu}m$ CMOS 공정을 사용하여 구현 하였으며, SPICE 모의실험과 측정을 통하여 검증을 하였다. 제안된 송수신단은 병렬기, 아날로그-디지털 변환기, 클럭 생성기, 위상고정루프(PLL), 그리고 임펄스 생성기 등으로 이루어져 있다. 동작속도는 125MHz로 동작하는 아날로그-디지털 변환기 8개를 병렬로 연결하여 1Gbps의 속도를 얻으며, 8개의 병렬화된 출력을 얻는다. 이 출력은 D-F/F에 의해 동기화되고, 이 동기화된 출력들은 기저대역으로 전달된다. 임펄스 생성기는 CMOS 디지털 게이트로 이루어져 있으며, 약 1ns의 폭을 가지는 임펄스를 생성한다. 본 논문에서 제안된 송수신단의 모의실험 결과와 측정결과는 저전력 UWB 시스템의 구현이 가능하고, 병렬화를 택해서 높은 데이터 전송률을 얻을 수 있다는 가능성을 보여준다.

단분리 시스템의 분리 거동 해석 (Separation Motion Analysis of Staging System)

  • 윤용현;홍승규;권기범
    • 한국항공우주학회지
    • /
    • 제34권4호
    • /
    • pp.1-10
    • /
    • 2006
  • 비정상 공기역학적 해석코드와 동역학적 해석 프로그램이 연계된 코드를 이용하여 단분리 시스템의 유동해석과 함께 분리과정의 거동을 해석하였다. 본 연구는 일단 추진 모터를 가진 장거리 미사일 단분리과정 만을 연구대상으로 하였다. 연구의 목적은 이러한 단분리 시스템의 안전성과 신뢰도를 검증하기 위해 단분리 과정에 대한 비정상 동역학 시뮬레이션을 수행하였다. 특히 비행 중 받음각 요란에 의한 자유흐름 조건의 변화에 대해서도 시뮬레이션을 수행하여, 받음각 요란이 단분리의 안정성과 신뢰도에 미치는 영향을 알아보고자 하였다. 해석코드는 병렬화 된 중첩 정열격자계를 사용하여 비정상 초음속 오일러 코드로 공기역학적 해석을 한 후, 이 결과를 6자유도를 갖는 운동방정식의 입력 데이터로 하여 동역학적 시물레이션을 수행하였다.

고공 환경 모사를 위한 병렬형 이젝터 구성에 따른 특성 연구 (A Numerical Analysis on Performance of Parallel Type Ejector for High Altitude Simulation)

  • 신동해;유이상;신민규;오정화;고영성;김선진
    • 한국추진공학회지
    • /
    • 제23권1호
    • /
    • pp.52-60
    • /
    • 2019
  • 본 연구에서는 수치해석을 활용하여 여러 개의 이젝터로 구성된 병렬형 이젝터의 성능과 구조에 대한 특성을 확인하였다. 병렬 이젝터의 설계는 단일 이젝터와 동일한 설계 변수(질량 흡입비, 압축비, 팽창비)를 사용하였다. 해석 결과에 의하면, 병렬형과 단일 이젝터의 작동 질량 흡입비의 비가 같을 경우에는 성능에 있어 큰 차이를 보이지 않았으나, 시스템의 크기가 작아지는 이점이 있음을 확인하였다. 또한, 동일 성능의 이젝터를 병렬로 배치하였을 때는 질량 흡입비가 단일 보다 감소하여 더 낮은 압력을 구현하는 것을 확인하였다. 해석 결과를 종합하면 병렬형 이젝터 성능은 단일 이젝터와 크게 다르지 않으나, 병렬형 이젝터 구성에 따라서는 크기와 작동에 이점이 있음을 확인하였다.

Cascaded Buck-Boost 컨버터 병렬 구성에 따른 동작특성 분석 (Analysis of Operation Characteristic of Parallel Cascade Buck-Boost Converter)

  • 김민중;김동희;이병국
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2013년도 추계학술대회 논문집
    • /
    • pp.149-150
    • /
    • 2013
  • 비반전 승강압형 토폴로지인 Cascaded Buck-Boost는 크게 Buck단과 Boost단으로 나눌 수 있다. 2상 병렬로 연결되는 Cascaded Buck-Boost 컨버터는 병렬로 연결되는 소자에 따라서 총 3가지의 회로 구성이 가능하며, 제어방법에 따라 1개의 스위치로도 Interleaved 회로처럼 동작이 가능하다. 본 논문에서는 각각의 Cascade Buck-Boost 컨버터의 병렬 구성에 따른 입출력 전압비, 전류리플, 시스템 효율 등을 분석한다.

  • PDF

위상천이 방식의 모듈형 DC/DC 컨버터 설계 (Design of Modular DC / DC Converter with Phase-Shifting Topology)

  • 채용웅
    • 한국전자통신학회논문지
    • /
    • 제14권1호
    • /
    • pp.81-86
    • /
    • 2019
  • 본 논문은 복수개의 스위칭모드 전원장치를 병렬 결선을 통하여 부하에 보다 큰 전력을 공급가능하게 하는 시스템 설계에 관한 것이다. 이를 위해 정전압조정기의 출력단에 션트저항을 직렬로 배치하고 아두이노를 이용하여 출력단 전압을 감지하고 제어하도록 하였다. 본 논문에서는 실험을 위해 두 개의 정전압조정기를 이용하였으나 그 이상의 보드에 대해서도 일반화가 가능할 것이다. 이와 같은 방식으로 제어되는 시스템을 통해 두 개의 시스템이 부하에 전달되는 전류의 합이 각각의 보드에서 나온 전류의 96%가 부하에 전달되는 것을 확인하였다. 효율의 경우 단위 보드에서의 효율은 92.4% 정도가 나왔으며 병렬결선 시에는 90% 정도가 나왔다.

이동체의 관성을 이용한 궤적 색인의 병렬화 기법 (Parallelization scheme of trajectory index using inertia of moving objects)

  • 서영덕;홍봉희
    • 한국공간정보시스템학회 논문지
    • /
    • 제8권1호
    • /
    • pp.59-75
    • /
    • 2006
  • 최근 가장 활발하고 많은 연구가 이루어지는 시스템중의 하나는 교통 제어 시스템이다. 이 시스템을 효과적으로 지원하기 위해서는 이동체를 효과적으로 저장하고, 시간 혹은 시공간 질의를 효과적으로 수행하기 위하여 높은 성능을 가진 이동체 데이터베이스 시스템이 필요하다. 빠른 이동체 데이터베이스 시스템의 성능은 병렬 색인을 이용하여 구축될 수 있다. 이 논문에서는 시공간 인접성과 이동체 특성에 기반한 디클러스터링 정책을 제시한다. 이동체의 진행 방향에 대한 예측을 통하여 색인의 노드에 대한 성장을 예측하고, 이를 토대로 병렬 색인을 구축한다. 실험 결과 제시된 기법은 기존의 다른 정책에 비하여 최대 15%이상의 성능 향상이 있다. 이 결과는 단일 디스크를 사용할 때에 비하여 디스크 당 50%이상의 성능향상 결과이다.

  • PDF

다중접속간섭 제거를 위한 혼합형 간섭제거기에 관한 연구 (a Study on the Hybrid Interference Canceller for MAI Cancellation)

  • 김재홍;박용완
    • 대한전자공학회논문지TC
    • /
    • 제37권4호
    • /
    • pp.9-16
    • /
    • 2000
  • 이 논문에서는 코드분할다중접속 시스템에서 다중접속간섭을 제거하는 방법 중 하나인 병렬형 간섭 제거기에(PIC) 초기단 성능 개선을 위해 전단에 순차적 간섭 제거기를(SIC) 사용한 혼합형 간섭 제거기의 구조를 제안하고, 병렬형 간섭 제거기와 순차적 간섭 제거기 그리고 비슷한 구조의 혼합형 간섭 제거기와의 성능을 비교 분석한 것이다. 성능 비교를 위해 채널 환경은 Rayleigh-fading (Jake's model)과 가산성 백색정규잡음환경에서 모의 실험을 하였고, 시스템의 복잡도, 지연시간 그리고 오류율에 대해 비교하였다. 모의 실험을 통하여 제안된 혼합형 간섭 제거기가 순차적 간섭제거기의 오류율에 근접하면서 지연시간을 절반정도 줄였고, 제안한 혼합형 간섭제거기 후단의 병렬형 간섭제거기를 1단을 사용함으로서 복잡도면에서 1단을 사용한 일반 병렬형 간섭제거기에 비해 1/4정도 줄였다.

  • PDF

3 레벨 NPC 컨버터/인버터의 3 병렬 운전 (Parallel Operation of Three 3 level Neutral-Point-Clamped Converter/Inverters)

  • 이승용;설승기
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2010년도 하계학술대회 논문집
    • /
    • pp.434-435
    • /
    • 2010
  • 본 논문에서는 배전급 고전압(1kV~7.2kV) 계통 연계가 가능한 새로운 3 병렬 3 레벨 NPC(Neutral-Point-Clamped) 컨버터/인버터 회로방식을 제안한다. 이 회로방식은 정격 용량의 1/3 크기를 가지는 NPC 컨버터/인버터 모듈을 3 병렬로 구성하면서 직류단 캐패시터를 병렬 연결하여 중성점 전위 변동을 저감할 수 있는 특징을 가진다. 제안된 3 병렬 3 레벨 NPC 컨버터/인버터는 기존의 NPC 컨버터의 장점을 가지면서 동시에 용량 확장이 가능하고, 하나의 모듈이 고장 상태가 되더라도 부분 운전이 가능하여 시스템의 신뢰성을 증대시킬 수 있다. 본 논문에서는 제안된 중성점 전압 제어 전략을 실험을 통하여 검증한다. 정밀한 중성점 전압 제어를 위한 중성점 전류 제어 방법이 3병렬 구조에서 안정적으로 동작함을 컴퓨터 모의 실험을 통해 검증한다.

  • PDF