• 제목/요약/키워드: 희생층

검색결과 81건 처리시간 0.027초

n-type GaN 위에 형성된 Ti/Al/Mo/Au 및 Ti/Al/Ni/Au 오믹 접합의 isolation 누설전류 분석

  • 황대;하민우;노정현;최홍구;송홍주;이준호;박정호;한철구
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제41회 하계 정기 학술대회 초록집
    • /
    • pp.266-267
    • /
    • 2011
  • 질화갈륨(GaN)은 높은 전자이동도 및 높은 항복전계를 가지며 낮은 온저항으로 인하여 에너지효율이 우수하기 때문에 고출력 전력소자 분야에서 많은 관심을 받고 있다. GaN을 이용한 고출력 전력소자의 경우 상용화 수준에 근접할 만한 기술적 진보가 있었으나, 페르미 레벨 고정(Fermi-level pinning) 현상, 소자의 누설전류 등 아직 해결되어야 할 문제를 갖고 있다. 본 연구에서는 실리콘 기판 위에 성장된 GaN 에피탁시를 활용한 고출력 전력소자의 누설전류를 억제시키기 위해 오믹 접합 중 Au의 상호확산을 억제하는 중간층 금속(Mo or Ni)을 변화시켰으며 오믹 열처리 온도에 따른 특성을 비교 연구하였다. $Cl_2$$BCl_3$를 이용하여 0.6 ${\mu}m$ 깊이의 메사 구조가 활성영역을 형성하였고, Si 도핑된 n-GaN 위에 Ti/Al/Mo/Au (20/100/25/200 nm) 와 Ti/Al/Ni/Au (20/100/25/200 nm) 오믹 접합을 각각 설계, 제작하였다. 오믹 열처리시의 GaN 표면오염을 방지하기 위해 $SiO_2$ 희생층을 증착하였다. 오믹 접합 형성을 위해 각 750$^{\circ}C$, 800$^{\circ}C$, 850$^{\circ}C$에서 30초간 열처리를 진행 하였으며, 이후 6 : 1 BOE 용액으로 $SiO_2$ 희생층을 제거하였다. 750, 800, 850$^{\circ}C$에서 Ti/Al/Mo/Au 구조의 오믹 접합 저항은 각 2.56, 2.34, 2.22 ${\Omega}$-mm 이었으며, Ti/Al/Ni/Au 구조의 오믹 접합 저항은 각 43.72, 2.64, 1.86 ${\Omega}$-mm이었다. Isolation 누설전류를 측정하기 위해서 두 개의 오믹 접합 사이에 메사 구조가 있는 테스트 구조를 제안하였다. Isolation 누설전류는 Ti/Al/Mo/Au 구조에서 두 오믹 접합 사이의 거리가 25 ${\mu}m$이고 100 V일 때 750, 800, 850 $^{\circ}C$의 열처리 온도에서 각 1.25 nA/${\mu}m$, 2.48 nA/${\mu}m$, 8.76 nA/${\mu}m$이었으며, Ti/Al/Ni/Au 구조에서는 각 1.58 nA/${\mu}m$, 2.13 nA/${\mu}m$, 96.36 nA/${\mu}m$이었다. 열처리 온도가 증가하며 오믹 접합 저항은 감소하였으나 isolation 누설전류는 증가하였다. 750$^{\circ}C$ 열처리에서 오믹 접합 저항은Ti/Al/Mo/Au 구조가 Ti/Al/Ni/Au 구조보다 약 17배 우수하였고, 850$^{\circ}C$ 고온의 열처리 경우 Ti/Al/Mo/Au 구조의 isolation 누설전류는 8.76 nA/${\mu}m$로 Ti/Al/Ni/Au의 누설전류 96.36 nA/${\mu}m$보다 약 11배 우수하였다. Ti/Al/Mo/Au가 Ti/Al/Ni/Au 보다 오믹 접합 저항과 isolation 누설전류 측면에서 전력용 GaN 소자에 적합함을 확인하였다.

  • PDF

실리콘 트랜치 구조 형성용 유전체 평탄화 공정 (Dielectric Layer Planarization Process for Silicon Trench Structure)

  • 조일환;서동선
    • 전기전자학회논문지
    • /
    • 제19권1호
    • /
    • pp.41-44
    • /
    • 2015
  • 소자의 집적화에 필수적인 소자 분리공정에서 화학약품의 오염 문제등을 발생시키는 화학적 기계연마기술(CMP) 공정을 사용하지 않고 벌크 finFET(fin field effect transistor) 의 트랜치 구조를 형성할 수 있는 공정에 대하여 제안하였다. 사진 감광막 도포시 발생하는 두께차이와 희생층으로 사용되는 실리콘 질화막을 사용하면 에칭 공정만을 사용하여 상대적으로 표면 위로 돌출된 부분의 실리콘 산화막 층을 에칭하는 것은 물론 finFET 의 채널로 사용되는 실리콘 트랜치 구조를 한번에 형성할 수 있는 특징을 갖는다. 본 연구에서는 AZ1512 사진 감광막을 사용하여 50 나노미터급 실리콘 트랜치 구조를 형성하는 공정을 수행하였으며 그 결과를 소개한다.

A RADIOAUTOGRAPHIC STUDY OF POSTNATAL DEVELOPMENT OF THE TONGUE FOLLOWING 5-FLUOROURACIL ADMINSTRATION IN MICE

  • 장상헌
    • 대한치과의사협회지
    • /
    • 제14권3호
    • /
    • pp.297-305
    • /
    • 1976
  • 신생의 Balb/C strain 백서20두를 사용하였고, 실험군과 대조군으로 구분하여 실험군에는 5-fluorouracil의 체중 25 mg/kg씩 2회를 복강내주사하였다. 실험군가 대조군에 모두 희생 2시간전에 체중그람당 5μ Ci의 thymidine-H³ (Specific activity는 9.0 Ci/mM 이상)를 복강내 주사하였다. 각군은 5-fluorouracil 최종 주사후 1, 3, 7, 14, 21일 간격으로 희생시키고, 두부를 4% formalin에 고정하였다. 조직을 0.5M EDTA에 탈회하고 parlodion과 paraplast에 이중 매몰을 하여 Parasagittal serial section 을 10μ의 절편을 만든 후 자기방사용표본을 제작하였다. 그 결과는 다음과 같다. 1. 5-fluorouracil이 백서설의 기저세포층의 핵산합성 및 단백합성에 미치는 영향은 실험초일인 제 1일부터 억제하기 시작하여 (80.9%) 제3일 76.9%이고, 제 7일이 가장 극심하고 (66.2%) 그후부터는 다소회복되기 시작하여 제14일이 92/3%이고, 제21일인 98.9%로서 서의 대조군수치에 접근하였다. 2. 5-fluorouracil은 설유두중 nallate papillae 성장에 가장 억제적 현상을 보였고, 그 다음이 fungiform papillae, filiform papillae의 순위였다. 3. 5-fluorouracil 이 백서설의 기저세포층의 핵산합성을 억제함을 알 수 있고, 아울러 백서설의 조기정상 발육에 영향을 줌울 알 수 있다.

  • PDF

Cr+6 free 화성피막 용액의 분산성에 미치는 첨가 원소의 영향 (The effect on dispersibility of additive elements in Cr+6 free chemical conversion coating solution)

  • 박정환;김태원;조대형;김정수;한수민;정대희;전규성
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2017년도 춘계학술대회 논문집
    • /
    • pp.104-104
    • /
    • 2017
  • 유럽의 폐차 처리 지침, RoHs 및 국내 친환경 소재 부품의 개발이 날로 가속화 되면서 종래 사용해 오던 인산염 피막 등 중금속이 함유된 코팅 재료는 점차 친환경 코팅 용액으로 전환이 되었다. 최근 자동차 산업 등에서 종래 중금속인 $Cr^{+6}$을 함유하지 않는 다양한 코팅 용액이 상용화 되고 있다. 그 중 가장 효율적으로 적용되고 있는 용액이 아연 flake를 첨가하여 희생 양극효과를 가능하게 하여 내식용 코팅 용액으로 상용화 하고 있다. 이 용액에는 내식성을 확보하기 위하여 희생양극이 가능한 소재 인 아연 분말을 첨가하며, 이 분말의 분산성이 소재와 코팅 층의 밀착성, 내식성에 결정적인 영향을 미친다. 특히 산업 현장에서는 아연 분말의 효율적인 분산을 위하여 24시간 이상 교반해야하기 때문에 생산성을 감소시키는 결정적인 요인으로 작용을 한다. 아연 분말의 분산은 용액 내에 첨가하는 각종 첨가제의 종류와 첨가량에 따라 현저하게 분산성이 다르기 때문에 첨가 원소에 대한 연구가 매우 중요하다. 본 연구에서는 서로 다른 이종 합금을 첨가하여 각종 첨가제의 종류 및 첨가량이 분산에 미치는 영향을 조사하였고, 첨가량이 코팅 층의 밀착성 및 내식성에 미치는 영향에 대하여 연구하였다. 분산제 첨가량이 낮을 경우 용액은 두껍게 코팅이 되며 분산 거리가 짧아졌다. 이 경우 코팅 층의 박리가 쉽게 발생하며, 코팅 층이 불균일하였다. 1.7% 첨가량에서 최적분산효과를 얻을 수 있었으며, 1,000시간 이상의 내식성을 확보할 수 있었다. 분산성과 동시에 유동성 확보가 중요하며, 유동성 확보를 위하여 점증제의 첨가량에 대한 변화를 주었다. 최적의 첨가량은 1.5% 이상으로 이 경우 부식 발생시간을 억제할 수 있었다.

  • PDF

인산염처리를 이용한 방식용 초발수성 아연 도금층 (Super-hydrophobic Electrodeposited Zinc Layer for Anti-Corrosion by Phosphatization)

  • 정해창;김왕렬;강민주;김권후;이정훈
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2018년도 춘계학술대회 논문집
    • /
    • pp.78-78
    • /
    • 2018
  • 전기 아연도금은 철강의 내식성을 향상시키기 위한 희생양극으로 사용되어 왔다. 이러한 아연 도금층의 내식성은 그 아연에 의하여 부식으로부터 보호받는 철강 소재의 수명과 직결됨에 따라 아연 도금층의 성능 특히 부식저항성을 높이는 연구는 소재 수명 뿐만이라 성능의 유지하는데 있어서 매우 중요하다. 본 연구에서는 전기 아연 도금층에 표면에너지가 낮은 물질인 테플론을 얇게 코팅함으로써 발수성 표면을 구현하였다. 발수성 표면은 물에 대한 젖음성이 매우 낮기 때문에 부식 저항성이 높은 것으로 알려져 있는데, 이는 표면의 거칠기를 제어함으로써 그 효과를 극대화 할 수 있다. 본 연구에서는 특히 전기 아연 도금의 후처리로 알려진 인산염 처리를 이용하여 전기 아연 도금층의 표면형상 구조를 제어하였다. 그리고 그 표면에 테플론을 코팅함으로써 초발수 성질을 구현하였고, 이를 통해 아연 도금층의 내식성 향상에 대하여 분석하였다. 그 결과, 인산염처리에 의하여 표면형상의 구조가 거칠어질수록 테플론 코팅 후 접촉각과 물방울의 이동성은 증가하였다. 이는 표면형상에 의해서 공기층이 물방울 아래에 고립되어 있다는 것을 의미하고, 이러한 공기층으로 인하여 아연 도금층의 내식성은 크게 증가하였다.

  • PDF

DLC-coated Si-tip FEA 제조에 있어서 Al 희생층을 이용한 게이트 누설 전류의 감소 (Decrease of Gate Leakage Current by Employing AI Sacrificial Layer in the DLC-coated Si-tip FEA Fabrication)

  • 주병권;이상조;김훈;이윤희;오명환
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제48권8호
    • /
    • pp.577-579
    • /
    • 1999
  • DLC film remaining on device surface could be removed by eliminating AI sacrificial layer as a final step of lift-off process in the fabrication of DLC-coated Si-tip FEA. The field emission properties(I-V curves, hysteresis, and current fluctuation etc.) of the processed device were analyzed and the process was employed to 1.76 inch-sized FEA panel fabrication in order to evaluate its FED applicability.

  • PDF

희생층을 이용한 은 나노와이어 패터닝 공정 개발 (Development of Ag Nanowire Patterning Process Using Sacrificial Layer)

  • 하본희;조성진
    • 한국전기전자재료학회논문지
    • /
    • 제29권7호
    • /
    • pp.435-439
    • /
    • 2016
  • We developed a Ag nanowire patterning technique using a water-soluble sacrificial layer. To form a water-soluble sacrificial layer, germanium was deposited on the substrate and then water-soluble germanium oxide was simply formed by thermal oxidation of germanium using a conventional furnace. The formation of Ag nanowire patterns with various line and space arrangements was successfully demonstrated using this patterning process. The main advantage of this patterning technique is that it does not use a strong acid etchant, thereby preventing damage to the Ag nanowire during the patterning process.

SOG 희생층을 이용한 마이크로 구조의 형성 (Fabrication of Micro-structure using SOG as a Sacrificial Layer)

  • 신경식;이성준;김정구;최연화;김철주
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1996년도 하계학술대회 논문집 C
    • /
    • pp.2001-2003
    • /
    • 1996
  • In this study, Allied Signal 211 SOG was used as a sacrificial material. After researching its etching properties, we adapted it to bottom-drive micrometers. SOG was superior etch rate and roughness to them of PSG or CVD-oxide and possible to low-temperature processing. Etching properties of SOG depended on the temperature and duration of its bake and cure. SOG used in the fabrication of bottom-drive micrometers showed us usefulness as a sacrificial layer and haying a least influence on machines on it in comparison with conventional sacrificial materials.

  • PDF

마이크로머시닝을 이용한 Flexible 센서 패키징 (Flexible Sensor Packaging using Micromachining Technology)

  • 황은수;김용준
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 C
    • /
    • pp.1979-1981
    • /
    • 2002
  • 새로운 방식의 일체형 flexible sensor module을 제작하였다. MEMS공정을 이용하여 제작된이 센서 모듈은 배선기판은 물론 strain sensor 역시 임의의 곡면에 실장을 위해 자유로운 굽힘이 가능하도록 제작되었다. 실리콘웨이퍼에 구현된 piezoresistor 스트레인 센서는 release-etch 방법을 통해 웨이퍼로부터 분리되어, 폴리이미드를 기판으로 하는 Flexible Sensor Array Module로 완성되었다. 소자와 기판을 따로 제작한 후 조립하는 기존의 방식에 비해, 웨이퍼 위에서 flexible 기판을 형성하여 수율이 높고 사진공정의 정밀도를 그대로 보전한 기판과 센서 어레이의 패키징이 가능하였으며, 칩을 기판에 실장하기 위한 정밀한 조립공정도 불필요하였다. 폴리이미드 기판은 전기도금을 통해 회로를 구성하여 1단계 패키징 (die to chip carrier)과 2단계 패키징 (chip to substrate)을 웨이퍼 레벨에서 완성하였다. 마지막으로 불산 용액을 통해 희생층을 제거함으로서 웨이퍼로 부터 센서어레이 모듈을 분리 하였다.

  • PDF

에치홀의 위치와 희생층의 잔류물이 전송선 필터 응답에 미치는 영향 (Effect of Etch Hole Position and Sacrificial Layer Residue on a Novel Half-Coaxial Transmission Line Filter)

  • 김용성;백창욱;김용권
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 제38회 하계학술대회
    • /
    • pp.284-285
    • /
    • 2007
  • In this paper, we present the effect on a novel transmission line filter response by the etch hole position on the suspended ground and the residue on the resonator under ground plane. We defined the etch hole offset as the distance from the sidewall of the suspended ground to the nearest side of the etch holes. We simulated new filter responses to reflect the real value of the changed etch hole offset caused by characteristics of negative photoresist. Return loss is distorted by the residue on the center conductor remained after sacrificial layer removing. By comparison of simulation and measurements, we concluded the residue on the resonator distorted the RF response worse than etch hole offset variation did.

  • PDF