• 제목/요약/키워드: 회로 설계

검색결과 11,052건 처리시간 0.043초

3-레벨 T-type 인버터에 적용 가능한 저가형 게이트 드라이버 설계 (A Low Cost Gate Drive Circuit Design Based on Bootstrap Circuit for 3-level T-type Inverter)

  • 정준형;김동빈;박상우;염한범;김장목
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2014년도 전력전자학술대회 논문집
    • /
    • pp.510-511
    • /
    • 2014
  • 본 논문에서는 3-레벨 T-type 인버터에 적용 가능한 저가형 게이트 드라이버 회로를 설계하였다. 게이트 드라이버 회로는 구조가 간단하고 가격 대비 효율적인 부트스트랩 회로가 적용되었다. 3-레벨 NPC 인버터와 비교했을때 T-type 인버터는 구조적 특징으로 인해 NPC 인버터와는 다른 게이트 드라이브 회로가 필요하다. 그러므로 본 논문에서는 T-type 인버터에 적용되는 부트스트랩 게이트 드라이버 회로를 설계하였으며 안정적인 회로 동작을 위한 부트스트랩 캐패시터의 용량 선정식을 제안하였다. 설계한 게이트 드라이버 회로는 시뮬레이션을 통해 검증하였다.

  • PDF

게이트 레벨 동기 회로의 자동 합성에 관한 연구 (Automatic synthesis of gate-level timed circuits)

  • 김현기;신원철;안종복;이천희
    • 한국시뮬레이션학회:학술대회논문집
    • /
    • 한국시뮬레이션학회 1997년도 춘계 학술대회 발표집
    • /
    • pp.36-38
    • /
    • 1997
  • 본 논문은 gate-level timed circuits의 자동 합성과 검증에 대한 것으로, 동기 회 로는 디자인을 최적화하기 위해 합성 절차가 사용된 동안 설계서에 명시된 시간 정보에 속 한 비동기 회로의 일부로서 이 시스템은 열거된 일반적인 회로 작용과 시간의 요구 조건에 대해 설계를 해석한다. 이 설계는 영향을 미치는 상태 공간을 구하기 위해 정확하고 효과적 인 시간 해석 알고리즘을 사용해 해석할 수 있는 그래픽 표현으로 자동적으로 변환된다. 이 상태공간으로부터 합성 절차는 standard-cells과 gate-arrays와 같은 반 주문형 반도체로 매핑을 용이하게 하기 위해 기본 게이트만을 사용해 어려움을 해결하는 시간에 대한 회로 유도된다.

  • PDF

고밀도 고속 CMOS 집적회로에서 동시 스위칭에 의한 패키지 영향해석 및 패키지 설계방법 (Simultaneous Switching Characteristic Analysis and Design Methodology of High-Speed & High-Density CMOS IC Package)

  • 박영준;최진우;어영선
    • 전자공학회논문지C
    • /
    • 제36C권11호
    • /
    • pp.55-63
    • /
    • 1999
  • 본 논문에서는 패키지의 전기적 특성이 CMOS 디지틀 회로에 미치는 영향을 해석하고 패키지 특성을 고려한 새로운 CMOS It 패키지 설계방법을 보인다. 집적회로 내의 게이트들이 동시에 스위칭 할 때 패키지에 기인한 동시 스위칭 노이즈 (Simultaneous Switching Noise: SSN)가 시스템의 성능에 미치는 영향에 대하여 해석적으로 고찰하여 패키지의 전기적 특성에 의한 제약조건을 만족시키면서 집적회로 패키지를 설계 할 수 있는 새로운 설계 식을 유도하고 이들 식을 이용한 설계방법을 제시한다. 또한 제시된 패키지 설계방 법의 타당성을 검증하기 위하여 0.3㎛ CMOS 회로에 대하여 범용회로 시뮬레이터인 HSPICE 시뮬레이션 결과와 본 논문에서 제시한 해석적 설계 방법에 따른 결과가 일치한다는 것을 보인다.

  • PDF

NCL 기반의 저전력 ALU 회로 설계 및 구현 (Design and Implementation of Low power ALU based on NCL (Null Convention Logic))

  • 김경기
    • 한국산업정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.59-65
    • /
    • 2013
  • 저전력 설계를 요구하는 디지털 시스템에서는 동적 전력(dynamic power)과 누설 전력(leakage power) 사이의 균형을 이루는 점에 근접하는 매우 낮은 전압에서 작동하는 디지털 설계 방식을 요구하지만, 기존의 동기방식의 회로는 낮은 전압에서 지연(delay)이 급격히 증가하여 시스템의 전체 성능을 유지할 수 없을 뿐만 아니라, 공정, 전압, 온도 변이 (PVT variation) 등에 크게 영향을 받아서 올바른 동작을 기대할 수 없다. 따라서 본 논문에서는 낮은 전압에서 여러 가지 변이들에 영향을 받지 않는 비동기회로 설계 방식 중에 타이밍 분석이 요구되지 않고, 설계가 간단한 NCL (Null Convention Logic) 방식을 사용한 저전력 산술논리 연산장치 (ALU) 회로를 매그나칩-SK하이닉스 0.18um 공정으로 설계하고, 기존의 파이프라인 방식의 ALU와 스피드와 전력에 관해서 비교하였다.

Digital Front-End Design에서의 반도체 특성 연구 및 방법론의 고찰 (Semiconductor Characteristics and Design Methodology in Digital Front-End Design)

  • 정태경;이장호
    • 한국정보통신학회논문지
    • /
    • 제10권10호
    • /
    • pp.1804-1809
    • /
    • 2006
  • 본 고에서는 디지털 회로의 저 전력소모의 설계와 구현에 관련된 디지털 전대역 회로 설계를 통해서 전반적인 전력 소모의 방법론과 이의 특성을 고찰하고자 한다. 디지털 집적회로의 설계는 광대하고 복잡한 영역이기에 우리는 이를 저전력 소모의 전반적인 회로 설계에 한정할 필요가 있다. 여기에는 로직회로의 합성과, 디지털 전대역 회로설계에 포함되어 있는 입력 clock 버퍼, 레치, 전압 Regulator, 그리고 케페시턴스와 전압기가 0.12 마이크론의 기술로 0.9V의 전압과 함께 쓰여져서 동적 그리고 정적 에너지 소모와 압력, 가속, Junction temperature 등을 모니터 할 수 있게 되어 있다.

1/4-rate 위상선택방식을 이용한 클록 데이터 복원회로 (Clock and Date Recovery Circuit Using 1/4-rate Phase Picking Detector)

  • 정기상;김강직;조성익
    • 전자공학회논문지SC
    • /
    • 제46권1호
    • /
    • pp.82-86
    • /
    • 2009
  • 본 논문은 시스템의 클록을 이용하여 클록 및 데이터를 복원하는 회로를 설계하였다. 설계된 회로에는 시스템의 클록을 만들어주는 PLL부분과 클록을 받아 데이터를 복원하는 데이터 복원회로부분으로 구성되어 있다. 데이터 복원회로에서는 1/4-rate 위상검출기를 이용하여 데이터보다 시스템의 클록주파수를 낮추어 설계하여 PLL의 부담을 줄일 수 있었고 데이터 picking 방식으로 설계하여 적은 지터특성을 보였다. 설계된 클록 데이터 복원회로는 $0.18{\mu}m$ 1P6M CMOS공정으로 설계되었고 칩 면적은 $1{\times}1mm^2$이다.

신경 회로망을 이용한 2비트 에러 검증 및 수정 회로 설계 (A Design of 2-bit Error Checking and Correction Circuit Using Neural Network)

  • 최건태;정호선
    • 한국통신학회논문지
    • /
    • 제16권1호
    • /
    • pp.13-22
    • /
    • 1991
  • 본 논문에서는 단층 구조 퍼셉트론 신경 회로망 모델을 사용하여 입력 데이타에서 발생한 2비트의 에러를 검증 및 수정하는 회로를 설계하였다. 순회 해밍 부호를 응용하여 6비트의 데이타 비트와 8비트의 체크 비트를 갖는(14, 6) 블럭 부호를 사용하였다. 모든 회로들은 이중 배선 CMOS 2$\mu$m 설계 규칙에 따라 설계되었다. 회로를 시뮬레이션한 결과. 2비트 에러 검증 및 수정 회로는 최대 67MHz의 입력주파수에서 동작함을 확인하였다.

  • PDF

PSpice와 Simulink를 이용한 DC-DC 컨버터 설계 및 해석에 대한 연구 (A Study on Design and analysis of DC-DC converter using PSpice and Simulink Co-Simulation)

  • 김무현;장대웅
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2011년도 전력전자학술대회
    • /
    • pp.573-574
    • /
    • 2011
  • 본 논문에서는 DC-DC 컨버터의 설계 및 해석 방법을 PSpice와 Simulink를 이용한 Co-Simulation방법으로 제안하였다. 일반적인 회로 및 제어기 설계방식은 회로와 제어기를 각각 설계하여 시제품으로 측정하는 방법과 이상적인 모델을 이용하여 시뮬레이션 하는 방법을 사용한다. 본 논문에서는 상용 소자모델로 구성된 컨버터를 PSpice로 설계하였고, Simulink에서 PSpice Solver를 이용하여 시뮬레이션 함으로써 일반적인 설계 방식보다 높은 신뢰성을 가진 시뮬레이션 방법을 제안한다.

  • PDF

효과적인 실험 교육을 위한 수업 모형 (An Instructional Model for Effective Experimental Education)

  • 유동상
    • 실천공학교육논문지
    • /
    • 제11권2호
    • /
    • pp.143-150
    • /
    • 2019
  • 회로 이론은 전기 및 전자 공학 분야에서 가장 기본이 되는 다양한 회로의 해석과 설계를 체계화한 학문으로 회로 이론 교과목은 전기 및 전자 공학도라면 반드시 습득하도록 4년제 대학을 기준으로 학부 2학년에 한 학기 내지는 2 학기에 걸쳐 전공 교과목으로 편성되어 있다. 또한 학생들이 회로 이론에 대한 이해도를 높이고, 실제 회로를 구성한 실험을 통하여 회로 설계에 대한 기술 및 응용력을 습득할 수 있도록 하는 실험 교과목이 이론 교과목을 뒷받침하기 위해 동반 편성되고 있다. 본 논문에서는 회로 이론을 뒷받침하는 실험 교육에 대한 학습 효과를 높이기 위해 전기회로 설계 및 실험 교과목에서 시행하고 있는 수업 방법에 대한 사례 연구에 대해 기술한다. 이를 위해 이론 학습, 시뮬레이션, 실험 및 설계 프로젝트 등이 복합적으로 구성된 15주 수업 모형을 제안한다. 제시된 수업 모형에서는 이론을 보완하기 위한 시뮬레이션과 사전 실험 준비 과정이 강화되고, 공학 엔지니어로서의 실질적인 회로 설계 능력을 배양하기 위한 설계 프로젝트가 도입되어 운영된다. 5년 동안의 운영 결과는 제안된 모형이 효용성이 있음을 보여준다.

누설 전력 최소화를 고려한 연산 아키텍쳐 설계 (Design of Arithmetic Architecture Considering Leakage Power Minimization)

  • 원대건;김태환
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2004년도 가을 학술발표논문집 Vol.31 No.2 (1)
    • /
    • pp.535-537
    • /
    • 2004
  • 최근의 멀티미디어 시스템 설계 (예: 휴대폰, PDA) 경향에서 전력 소모를 줄이는 연구가 매우 긴요한 상황에, 본 연구는 누설 전류(leakage power)를 줄이는 연산 회로 아키텍쳐 합성 기법을 제안한다. 누설 전류를 줄이기 위한 방법으로 본 연구는 Dual threshold Voltage (Dual-V$_{T}$) 기법을 적용한다. 기존의 연구에서는 회로 설계 단계 중 논리나 트랜지스터 수준에서DUal-V$_{T}$를 적용한 방법과는 달리, 보다 상위 단계인 회로의 아키텍쳐 합성 단계에서의 지연시간 제약 조건을 만족하는 범위에서 최소의 누설전류 소모를 위한 합성 기법을 제안한다 따라서, 지연 시간과 누설전류 간의 Trade-Off를 이용하여 설계 조건에 맞는 융통성 있는 설계 결과를 얻을 수 있는 장점을 제공한다. 본 연구는 케리-세이브 가산기 (Carry-Save Adder) 모듈의 생성 과정에 국한된 합성 알고리즘의 적용을 보이고 있지만, 일반적인 연산 모듈을 사용한 아키텍쳐 설계 과정에서도 본 알고리즘을 쉽게 변형, 적용할 수 있다.

  • PDF