• 제목/요약/키워드: 통합 검증

검색결과 2,216건 처리시간 0.033초

UML 클래스을 이용한, 관계형 데이터베이스 기반의 XML 응용을 위한 통합 모델링 개발 (A Unified Modeling Methodology Development For In Application based on Relational Database using UML)

  • 방승윤;주경수
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2002년도 가을 학술발표논문집 Vol.29 No.2 (1)
    • /
    • pp.61-63
    • /
    • 2002
  • 본 논문에서는 UML을 이용하여 W3C XML Schema를 설계하기 위한 XML 모델링 방안을 제시하고, 아울러 교환되는 XML 데이터를 효율적으로 저장하기 위하여 관계형 데이터베이스 스키마 설계를 위한 통합 설계 방법론 제안한다. 또한 통합 설계 방법론의 객관적인 검증을 위하여, 기존의 Ronald Bourret의 방법을 사용하여 XML schema를 객체 모델로 변환하고 아울러 변환된 객체 모텔을 관계형 데이터베이스 스키마로 변환된 결과와 본 논문에서 제시한 UML를 이용한 데이터 모델링에 따른 관계형 데이터베이스 스키마와의 상호 일치함을 보임으로써 본 논문에서 제안한 통합 설계 방법론의 객관성을 검증하였다.

  • PDF

내장형 시스템의 통합 설계를 위한 검증 및 구현 (Verification and Implementation for Co-Design of Embedded System)

  • 안영정;김진현;최진영
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2001년도 가을 학술발표논문집 Vol.28 No.2 (3)
    • /
    • pp.22-24
    • /
    • 2001
  • 내장형 시스템은 산업 전반에 다양한 방법으로 응용되고 있다. 하지만 항공 분야나 원자력 분야의 내장형 시스템은 안정성과 신뢰성이 절대적으로 보장되어야 하는 시스템으로 피 설계부터 구현에 이르기까지 다양한 방법으로 검사되고 검증되어야 한다. 본 논문에서는 내장형 시스템의 통합설계를 위한 기반으로 하드웨어 설계 언어인 Verilog를 입력 언어로 받아들여 이를 정형검증 도구인 VIS를 통하여 검증한 다음 이를 바로 구현하는 방법론 및 예를 보이고자 한다. 이러한 방법을 통해 내장형 시스템의 안정성과 신뢰성의 수준을 향상시키고자 한다.

  • PDF

센싱 데이터 수집 시스템을 위한 통합검증 프로세스 설계 (Design of Integrated Verification Process for Sending Data Gathering System)

  • 김유두
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2021년도 추계학술대회
    • /
    • pp.305-306
    • /
    • 2021
  • 다양한 센싱 데이터를 수집하는 시스템은 복잡하게 구성되어 있다. 따라서 그 기능에 대한 검증을 수행하는 절차를 설계하는 것이 매우 중요하다. 이러한 환경에서 개발된 시스템의 통합 검증 프로세스를 설계하기 위해서, 본 논문에서는 다양한 센싱 데이터를 수집하는 시스템을 검증하는 절차에 대해 설계한다.

  • PDF

PCI 익스프레스 컨트롤러의 통합 설계 및 기능 검증 (A H/W & S/W Co-Design and Functional Co-Verification for PCI Express Controller)

  • 현유진;성광수
    • 대한임베디드공학회논문지
    • /
    • 제2권1호
    • /
    • pp.9-16
    • /
    • 2007
  • 본 논문에서는 차세대 통신 플랫폼을 위한 PCI 익스프레스의 전송계층과 데이터 연결계층의 모든 기능을 지원하는 PCI 익스프레스 컨트롤러를 설계하였다. 설계된 컨트롤러를 효과적으로 제어하기 위해 8051 마이크로프로세서를 이용하였다. 또한, 본 논문에서는 PCI 익스프레스 컨트롤러와 8051 마이크로프로세서의 통합 검증을 위한 방법으로 벡터 생성 부분, 테스트 벤치, 그리고 메모리로 구성된 테스트 벤치를 하나의 가상 마이크로프로세서로 가정하였다. 그리고 PCI 익스프레스의 모든 프로토콜을 지원할 수 있는 어셈블리 수준의 명령어들을 테스트 벤치에 적용되도록 하였다. 특히 일반적인 기본 동작 검증과 설계 기반 검증에서 찾지 못한 특수 경우의 에러를 찾기 위한 검증을 위해 랜덤 검증 환경 및 테스트 파라미터를 정의 하였다. 제안된 검증 환경과 명령어를 통해 설계된 PCI 컨트롤러의 검증 결과 랜덤 테스트 검증을 통해 효과적으로 오류를 찾을 수 있었다.

  • PDF

위성비행소프트웨어 통합검증환경의 설계 및 구축 (Design and Implementation of Integrated Verification Facility for Satellite Flight Software)

  • 신현규;이재승;최종욱;천이진
    • 항공우주기술
    • /
    • 제11권1호
    • /
    • pp.49-56
    • /
    • 2012
  • 위성의 기본적인 상태를 모니터링하며 자세 제어 및 위성 고유의 임무를 수행하는 위성비행소프트웨어는 운용 환경 및 그 특수성으로 인하여 매우 높은 수준의 신뢰성이 요구된다. 이를 위하여 개발 과정에서 다양한 활동이 이루어지게 된다. 실제 하드웨어 또는 하드웨어를 모사하는 시뮬레이터를 통해 위성비행소프트웨어를 동작시키고 지상 명령의 전송, Telemetry의 수신을 통한 검증의 경우, 매우 다양한 지원환경이 요구된다. 위성비행소프트웨어팀에서는 이러한 검증 활동을 보다 효과적으로 수행하고 이를 통해 소프트웨어의 신뢰성을 향상하고, 다양한 위성 개발에 공통으로 사용될 수 있는 위성 비행 소프트웨어 통합 검증 시스템을 구축하고 있다. 본 논문에서는 위성비행소프트웨어의 효과적인 검증을 위한 통합 검증 시스템의 설계 및 구축 방안에 대하여 소개한다.

USN 기반 개방형 방재관리 통합시스템 개발 (Development of an USN Based Integrated Open Server System for Disaster Prevention Management)

  • 이정균;이기영
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2007년도 추계종합학술대회
    • /
    • pp.929-932
    • /
    • 2007
  • 본 논문에서는 USN 내부의 센서를 통해 신속 정확한 화재 정보를 수신하여 방재관련 기타 시스템과 연계를 통해 각종 방재 자료를 정보화하고, 효과적인 소방시설의 유지관리에 중점을 두기 위하여 기존에 운용되고 있는 각종 설비의 관리시스템의 유기적인 통합 지원체계를 구축한 개방형 프로토콜을 지원하는 통합 방재 관리시스템을 구현하였다. 이를 검증하기 위해 CCTV설비, 고감도 환경 감지기, 자동화재탐지설비, 출입문 보안설비, 공조설비와 같은 Local 시스템을 개방형 네트워크를 이용하여 통합하고, 운영을 하기위한 운영 시나리오 검증과 통합방재 관리시스템의 서버 구조의 유효성을 검증하였다.

  • PDF

통합시험환경 모델 검증 자동화 설계 (Design of Automatic Model Verification for System Integration Laboratory)

  • 양승구;조연제;조경용;류창명
    • 한국항행학회논문지
    • /
    • 제23권5호
    • /
    • pp.361-366
    • /
    • 2019
  • 항공전자시스템을 개발하는 과정에서 개별 구성품의 기능 및 연동 검증을 위한 통합시험환경(SIL; system integration laboratory)을 구성한다. 이러한 SIL의 구성품 개별 검증 및 시스템 통합 시 각 탑재장비의 기능 및 연동을 모의하는 SIL 모델을 개발하여 이용한다. SIL 모델은 실 장비와 연동되기 전 연동통제문서(ICD; interface control document)에 정의된 모든 데이터에 대해 선 검증되어야하며 ICD 변경 혹은 기능 변경 발생 시에도 재 검증되어야한다. 하지만 SIL모델의 검증의 수동 수행 시 개별 SIL모델의 검증에도 상당한 시간이 소요된다. 이러한 시간상의 문제로 ICD 변경이나 일부 기능 변경 시에는 SIL 모델의 영향성을 판단하여 선택적 회귀시험이 이루어지곤 한다. 본 논문에서는 이러한 SIL 모델의 검증에 소요되는 시간을 최소화하여 회귀시험 수행 시 모든 시험항목의 검증이 가능하도록 SIL 모델 검증 자동화 방안을 설계하고 설계에 따른 SIL 모델 검증 자동화도구를 개발하여 SIL 모델 검증자동화 설계의 유용성을 검증하였다.

SOA기반 워크플로우 환경에서 DSML의 구조적 접근방법을 사용한 프라이버시 정책 모델의 통합과 검증 (Integration and Verification of Privacy Policies Using DSML's Structural Semantics in a SOA-Based Workflow Environment)

  • 이용환;얀워너;야노스스테파노비치
    • 인터넷정보학회논문지
    • /
    • 제10권4호
    • /
    • pp.139-149
    • /
    • 2009
  • 본 논문에서는 데이터 보호 규정에 관련된 요구사항들이나 규칙들이 소프트웨어에 잘 표현되어 있는지를 검증하기 위하여 도메인 고유의 언어인 DSML(Domain Specific Modeling Language)을 사용해 정책을 정규화 혹은 계산적 표현에 관련된 솔루션을 제시하고 있다. 모든 정책들은 공식적으로 프롤로그( Prolog) 언어 기반으로 표현된 후 DSML에 통합되며 정책검증은 요구사항 준수가 언제 평가되어야 하는지에 따라 정적 정책검증과 동적 정책검증의 두가지 정책이 존재한다.

  • PDF

Evaluation in Ayres Sensory Integration® (EASI)의 번역 및 구성타당도 연구 (A Translation and Construct Validity Study of the Evaluation in Ayres Sensory Integration® (EASI))

  • 김경미;이지현;정혜림;최정실;홍은경
    • 대한감각통합치료학회지
    • /
    • 제19권1호
    • /
    • pp.24-38
    • /
    • 2021
  • 목적 : Evaluation in Ayres Sensory Integration(EASI)의 국내사용을 위해 번역연구를 통한 한글 연구판 EASI를 제시하고, EASI의 구성타당도를 검정하고자 하였다. 연구방법 : EASI의 번역연구는 타문화 적응을 위한 번역 가이드라인의 4단계에 따라 실행하였다. 과정은 번역, 번역내용의 통합과 내용타당도 분석을 거쳤으며, 하위 검사 하나는 역번역을 실시하여 한글 연구판 EASI를 제시하였다. 구성타당도 검증은 3~12세의 일반아동과 감각통합문제를 가진 아동을 대상으로 EASI를 사용하여 평가하였다. 구성타당도는 일반아동과 감각통합문제를 가진 아동 그룹의 집단비교와 학령전기와 학령기 일반아동의 집단비교를 통하여 검증하였다. 집단비교는 Mann Whitney U 검정을 사용하여 분석하였다. 결과 : 번역 내용타당도 검증 결과 20개의 모든 항목은 평균 3.17점 이상을 보였다. 일반아동군과 감각통합문제 아동군의 EASI 영역별 차이를 알아본 결과 4개의 영역 중 감각지각 영역에서 두 그룹간 차이를 보였다(p=0.044). 세부적으로 촉각과 전정감각과 관련된 항목에서 통계학적인 차이를 보였다. 일반아동의 학령전기 아동군와 학령기 아동군의 EASI 영역별 비교에서는 실행, 안구, 자세 및 양측운동통합의 2개 영역에서 통계학적 차이가 있는 것으로 나타났다. 결론 : EASI 번역연구를 통해 제시된 한글판 EASI는 연구용으로 사용하기에 적합하다. 구성타당도 검증결과 일반아동과 진단군 아동의 차이를 설명할 수 있는 항목들과 연령에 따른 차이를 설명할 수 있는 항목들을 제시하였다. 이는 EASI 결과 해석에 고려될 수 있으리라 생각된다. 감각통합 기능의 종합적인 평가와 중재에 대한 근거를 제시하기 위해서는 앞으로 검사자간 신뢰도와 검사-재검사 신뢰도 검증이 필요하며, 추가적인 타당도 검증이 필요하리라 생각된다.

Verilog PLI와 CSIM을 이용한 상위 단계 구조 설계 및 검증 기법 (High level architecture design and verification using Verilog PLI and CSIM)

  • 최종필;정양훈
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2001년도 봄 학술발표논문집 Vol.28 No.1 (A)
    • /
    • pp.43-45
    • /
    • 2001
  • 본 논문에서는 MPEG 비디오 코어 프로파일 디코더 ASIC 상위 구조 설계를 시스템 수준에서 검증하는 기법을 제시한다. 상위 구조 설계는 RISC 프로세서와 펌웨어 그리고 일반 로직이 병존하는 혼합형 구조라는 것과 설계의 상위 단계라는 특징을 가지고 있기 때문에 Verilog HDL과 CSIM 모델 두 가지 모델이 혼합되어 있다. 통합 환경은 C 언어를 이용한 하드웨어 모델링 기법과 PLI를 통한 프로그래밍 언어와 Verilog의 통합 방법을 이용하여 설계 단계에서 각 블록의 특성에 가장 적합한 모델을 이용하여 동작 검증이 가능하도록 하였다.