• 제목/요약/키워드: 터널링 전기 용량

검색결과 6건 처리시간 0.022초

터널링 자기저항 소자의 교류 전압 및 주파수 의존성 연구 (AC Voltage and Frequency Dependence in Tunneling Magnetoresistance Device)

  • 배성철;윤석수;김동영
    • 한국자기학회지
    • /
    • 제26권6호
    • /
    • pp.201-205
    • /
    • 2016
  • 본 연구에서는 터널링 자기저항(TMR) 소자의 임피던스 스펙트럼을 측정하였으며, 절연체 장벽에 의한 터널링 저항($R_T$)과 터널링 전기 용량을 갖는 축전기($C_T$)가 병렬로 연결된 등가회로를 활용하여 TMR 소자의 완화 특성을 분석하였다. 두 자성체의 자화가 반평행 및 평행 상태일 때 모두 완화 주파수는 교류 전압에 따라 증가하는 경향을 보였다. 스펙트럼 측정 결과로부터 도출한 $R_T$는 TMR소자의 전형적인 바이어스 전압 의존성을 보였으나, $C_T$는 기하학적인 전기 용량에 비하여 약 4,500배 이상 증가하였다. 이러한 $C_T$의 거대한 증가는 TMR 소자의 고속 동작을 제한하는 요소로 작용하므로, 고속 동작을 요구하는 TMR 소자는 초고용량 $C_T$의 특성을 설계에 반영하여야 한다.

터널링 자기저항 소자의 접합면 정전용량에 따른 전기적 응답특성 (Junction Capacitance Dependence of Response Time for Magnetic Tunnel Junction)

  • 박승영;최연봉;조순철
    • 한국자기학회지
    • /
    • 제12권2호
    • /
    • pp.68-72
    • /
    • 2002
  • 본 연구에서는 터널링 자기저항 소자에서 절연층을 중심으로한 접합면의 정전 용량이 이를 메모리 소자로 사용하였을 때 접근시간에 미치는 영향을 알아보았다. 여기에서 얻어진 결과는 자장을 인가하지 않고 전기적 신호만을 입력하여 측정하였다. 이를 위해 시편에 1 MHz의 양극성 구형파를 인가하고 응답 파형을 오실로스코프로 관찰하여 시정수를 계산하였다. 그리고 각 cell의 접합면 면적에 따라 시정수를 비교하였다. 이렇게 측정된 시정수와 시편에서 각 부분의 전기적 저항 측정자료들을 기초로 전기 패드 리드 그리고 접합면과 같은 시편의 각 부위가 전기적 회로로 모델링 되었다. 그 결과 200$\mu\textrm{m}$$\times$200$\mu\textrm{m}$ cell에서 약 90 pF의 접합면 정전용량이 존재함을 유추할 수 있었다. 또한 모델링 결과와 실제 측정한 결과를 서로 비교하여 그 특성이 매우 유사함을 보였다.

$Si_3N_4$/HfAlO 터널 절연막을 이용한 나노 부유 커패시터의 전기적 특성 연구

  • 이동욱;이효준;김동욱;김은규;유희욱;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.279-279
    • /
    • 2011
  • 나노 입자를 이용한 비휘발성 메모리 소자의 전기적 특성 향상을 위하여 일함수가 Si 보다 큰 금속, 금속산화물, 금속 실리사이드 나노입자를 이용한 다양한 형태의 메모리 구조가 제안되어져 왔다.[1] 특히 이와 같은 나노 부유 게이트 구조에서 터널 절연막의 구조를 소자의 동작 속도를 결정하는데 이는 터널링 되어 주입되는 전자의 확률에 의존하기 때문이다. 양자 우물에 국한된 전하가 누설되지 않으면서 주입되는 전자의 터널링 확률을 증가시키기 위하여, dielectric constant 와 barrier height를 고려한 다양한 구조의 터널 절연막의 형태가 제안 되었다.[2-3] 특히 낮은 전계에서도 높은 터널링 확률은 메모리 소자의 동작 속도를 향상시킬 수 있다. 본 연구에서는 n형 Si 기판위에 Si3N4 및 HfAlO를 각각 1.5 nm 및 3 nm 로 atomic layer deposition 방법으로 증착하였으며 3~5 nm 지름을 가지는 $TiSi_2$$WSi_2$ 나노 입자를 형성한 후 컨트롤 절연막인 $SiO_2$를 ultra-high vacuum sputtering을 사용하여 20 nm 두께로 형성 하였다. 마지막으로 $200{\mu}m$ 지름을 가지는 Al 전극을 200 nm 두께로 형성하여 나노 부유 게이트 커패시터를 제작하였다. 제작된 소자는 Agilent E4980A precision LCR meter 및 HP 4156A precision semiconductor parameter analyzer 를 사용하여 전기용량-전압 및 전류-전압 특성분석을 하여 전하저장 특성 및 제작된 소자의 터널링 특성을 확인 하여 본 연구를 통하여 제작된 나노 부유 게이트 커패시터 구조가 메모리 소자응용이 가능함을 확인하였다.

  • PDF

터널링 자기저항 소자의 정전기 방전 시뮬레이션 (Electrostatic discharge simulation of tunneling magnetoresistance devices)

  • 박승영;최연봉;조순철
    • 한국자기학회지
    • /
    • 제12권5호
    • /
    • pp.168-173
    • /
    • 2002
  • 본 연구에서는 인체모델(humman body model; HBM)을 터널링 자기저항(tunneling magneto resistance; TMR)소자에 연결하여 정전기에 대한 방전특성을 연구하였다. 이를 위해 제조된 TMR 시편을 전기적 등가회로 바꿔 HBM에 연결하여 PSPICE를 이용해 시뮬레이션 하였다. 이러한 등가회로에서 접합부분의 모델링 요소들의 값을 변화시켜 방전특성을 관찰할 수 있었다. 그 결과 시편의 저항과 정전용량 성분의 값이 다른 요소들에 비해 수배에서 수백 배까지 커서 정전기 방전(electrostatic discharge; ESD) 민감도를 좌우하는 주요한 요소임을 알 수 있었다. 여기에서 ESD현상에 대한 내구성을 향상시키기 위해서는 정전용량을 증가시키는 것 보다 접합면과 도선의 저항값을 줄이는 것이 유리하다. 그리고 직류 전압에 대해 절연층의 전위 장벽이 낮아져 많은 전류가 흐르게 되는 항복(breakdown)전압과 셀의 물리적 구조 및 성질이 변형되어 회복되지 못하는 파괴(failure)전압을 측정하여 DC 상태에서의 내구성을 연구하였다. 이 결과를 HBM 전압에 대한 파괴 전압으로 간주하여 TMR 소자가 견딜 수 있는 HBM 전압을 예측할 수 있었다.

$Al_2O_3/HfO/Al_2O_3$ 터널장벽 $WSi_2$ 나노 부유게이트 커패시터의 전기적 특성

  • 이효준;이동욱;한동석;김은규;유희욱;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.191-192
    • /
    • 2010
  • 높은 유전상수를 가지는 터널 장벽물질 들은 플래쉬메모리 및 나노 부유게이트 메모리 소자에서 터널의 두께 및 밴드갭 구조의 변형을 통하여 단일층의 $SiO_2$ 터널장벽에 비하여 동작속도를 향상시키고 누설전류를 줄이며 전하보존 특성을 높여줄 수 있다.[1-3] 본 연구에서는 $Al_2O_3/HfO/Al_2O_3$구조의 고 유전체 터널장벽을 사용하여 $WSi_2$ 나노입자를 가지게 되는 metal-oxide-semiconductor(MOS)구조의 커패시터를 제작하여 전기적인 특성을 확인하였다. p형 (100) Si기판 위에 $Al_2O_3/HfO/Al_2O_3$ (AHA)의 터널장벽구조를 원자층 단일 증착법을 이용하여 $350^{\circ}C$에서 각각 2 nm/1 nm/3 nm 두께로 증착시킨 다음, $WSi_2$ 나노입자를 제작하기 위하여 얇은 $WSi_2$ 박막을 마그네트론 스퍼터링법으로 3 - 4 nm의 두께로 증착시켰다. 그 후 $N_2$분위기에서 급속열처리 장치로 $900^{\circ}C$에서 1분간의 열처리과정을 통하여 AHA로 이루어진 터널 장벽위에 $WSi_2$ 나노입자들이 형성할 수 있었다. 그리고 초 고진공 마그네트론 스퍼터링장치로 $SiO_2$ 컨트롤 절연막을 20 nm 증착하고, 마지막으로 열 증기로 200 nm의 알루미늄 게이트 전극을 증착하여 소자를 완성하였다. 그림 1은 AHA 터널장벽을 이용한 $WSi_2$ 나노 부유게이트 커패시터 구조의 1-MHz 전기용량-전압 특성을 보여준다. 여기서, ${\pm}3\;V$에서 ${\pm}9\;V$까지 게이트전압을 점차적으로 증가시켰을 때 메모리창은 최대 4.6 V로 나타났다. 따라서 AHA의 고 유전체 터널층을 가지는 $WSi_2$ 나노입자 커패시터 구조가 차세대 비 휘발성 메모리로서 충분히 사용가능함을 보였다.

  • PDF

스퍼터링 및 후 열처리 기법에 의한 V3Si 나노입자 형성과 비휘발성 메모리소자 응용

  • 김동욱;이동욱;이효준;조성국;김은규
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제41회 하계 정기 학술대회 초록집
    • /
    • pp.301-301
    • /
    • 2011
  • 최근 고밀도 메모리 반도체의 재료와 빠른 응답을 요구하는 나노입자를 이용한 비휘발성 메모리 소자의 제작에 대한 연구가 활발히 진행되고 있다. 그에 따른 기존의 플래쉬 메모리가 가지는 문제점을 개선하기 위해서 균일하고 규칙적으로 분포하는 새로운 나노소재의 개발과 비휘발성, 고속 동작, 고집적도, 저전력 소자의 공정기술이 요구되고 있다. 또한 부유게이트에 축적되는 저장되는 전하량을 증가시키기 위한 새로운 소자구조 개발이 필요하다. 한편, 실리 사이드 계열의 나노입자는 금속 나노입자와 달리 현 실리콘 기반의 반도체 공정에서 장점을 가지고 있다. 따라서 본 연구에서는 화합물 중에서 비휘발성 메모리 장치의 전기적 특성을 향상 시킬 수 있는 실리사이드 계열의 바나듐 실리사이드(V3Si) 박막을 열처리 과정을 통하여 수 nm 크기의 나노입자로 제작하였다. 소자의 제작은 p-Si기판에 실리콘산화막 터널층(5 nm 두께)을 건식 산화법으로 성장 후, 바나듐 실리사이드 금속박막을 RF 마그네트론 스퍼터 시스템을 이용하여 4~6 nm 두께로 터널 베리어 위에 증착하고, 그 위에 초고진공 마그네트론 스퍼터링을 이용하여 SiO2 컨트롤 산화막층 (20 nm)을 형성시켰다. 여기서 V3Si 나노입자 형성을 위해 급속 열처리법으로 질소 분위기에서 800$^{\circ}C$로 5초 동안 열처리하여 하였으며, 마지막으로 열 기화 시스템을 통하여 알루미늄 전극(직경 200 ${\mu}m$, 두께 200 nm)을 증착하여 소자를 제작하였다. 제작된 구조는 금속 산화막 반도체구조를 가지는 나노 부유게이트 커패시터이며, 제작된 시편은 투사전자현미경을 이용하여 나노입자의 크기와 균일성을 확인했다. 소자의 전기적인 측정을 E4980A capacitor parameter analyzer와 Agilent 81104A pulse pattern generator system을 이용한 전기용량-전압 측정을 통해 전하저장 효과 및 메모리 동작 특성들을 분석하고, 열처리 조건에 따라 형성되는 V3Si 의 조성을 엑스선 광전자 분광법을 이용하여 확인하였다.

  • PDF