• Title/Summary/Keyword: 칩 제어

Search Result 503, Processing Time 0.03 seconds

베어 칩 정밀 장착 시스템 설계 및 제어

  • 심재홍;차동혁
    • Proceedings of the Korean Society Of Semiconductor Equipment Technology
    • /
    • 2005.05a
    • /
    • pp.89-95
    • /
    • 2005
  • 본 논문에서 베어 칩 장착을 위한 새로운 시스템을 개발하였다. 새롭게 제안된 시스템은 안정된 힘 제어를 위한 매크로/마이크로 위치제어 시스템을 가지고 있다. 매크로 액츄에이터는 장착 시스템의 전반적인 위치 이동을 하고, 마이크로 액츄에이터는 베어 칩과 인쇄회로기판사이에 발생할 수 있는 과도한 접촉력을 줄이기 위해 정밀 위치제어를 수행하는 데 이용된다 제안된 시스템의 성능을 평가하기 위해 매크로 액츄에이터 만으로 구성된 베어 칩 장착 시스템과 비교하였다. 다양한 장착속도, 인쇄회로기판의 강성 등과 같은 장착 환경을 다양하게 변화시켜 가면서 시스템의 성능을 평가하고자 하였다. 결과적으로 베어 칩의 안정된 장착을 위한 시스템으로서의 효능을 보여 줄 수 있었다.

  • PDF

Precision Force Control of Bare-chip Mounting System using Displacement and Force Sensors (거리센서 및 힘센서를 이용한 정밀 베어칩 장착시스템의 힘 제어)

  • Shim Jae-Hong;Cho Young- Im
    • Proceedings of the Korean Institute of Intelligent Systems Conference
    • /
    • 2005.11a
    • /
    • pp.515-518
    • /
    • 2005
  • 플립칩과 같은 정밀한 전자부품을 일반적인 표면실장방법에 의해 고속으로 장착 시킬 경우에는 칩의 표면이 PCB 실장면에 닿는 순간 접촉력(Contact Force)이 크게 발생한다. 과도한 접촉력에 의해 솔더 볼의 표면에 크랙이 가거나 솔더 볼이 변형되어 좁은 피치 내에서 인접해 있는 솔더 볼이 서로 붙는다든지, 또한 리드가 손상된다든지 하는 등과 같은 현상이 발생하여 표면 실장 불량의 원인이 될 가능성이 높아진다. 또한, 유연한 재질로 구성된 PCB 실장면에 과도한 힘을 가할 시에는 실장면의 국부적인 탄성변형이 발생하여 칩의 장착위치가 변경되어 정확한 위치에의 장착이 어렵게 된다. 따라서 CSP 나 플립 칩과 같은 고정도 칩을 고속으로 정확한 위치에 실장하기 위해서는 칩을 장착할 때 플립칩과 실장면의 자세를 평형상태로 제어할 필요가 있으며, 특히 발생하는 충격을 감소시키기 위한 충격 제어와 충돌 후 일정한 접촉력 유지를 할 수 있는 힘 제어가 필수적임을 알 수 있다. 따라서 본 논문에서는 상기와 같은 자세제어 및 힘제어를 요구하는 플립 칩 장착을 위한 엑츄에이터와 거리/힘 센서 시스템을 개발하였다. 제안된 시스템의 효율성을 입증하기 위해 다양한 환경에서 성능시험을 수행하였으며, 그 결과 제안된 시스템의 만족할 만한 실험결과를 보여주었다.

  • PDF

A Study on Vector Control of ac motor using Low-Voltage DSP (저전압용 DSP칩을 이용한 서보 모터의 벡터제어에 관한 연구)

  • Bang, Seoung-Hyun;Choi, Chi-Young;Hong, Sun-Gi
    • Proceedings of the KIEE Conference
    • /
    • 2002.11d
    • /
    • pp.76-79
    • /
    • 2002
  • 본 논문에서는 고성능 AC 서보 모터에 대하여 제어 시스템을 구현하고, 제어기를 설계한다. 하드 웨어구성은 모터 전용 저전압 DSP칩인 TMS320LF2407 칩을 이용한다. TMS320LF2407는 최근의 저전력 구동 추세에 따라 3.3V를 구동 전압으로 이용하는 DSP 칩이다 연산 처리 속도는 40MIPS로 빠른 연산 처리능력을 가지고 있지만 주변 소자들과의 인터페이스(보통 5V로 동작)와 노이즈에 대한 대책을 고려하여야 한다. 본 논문에서는 이러한 전압 호환과 노이즈를 가능한 제거한 서보 모터 제어기를 구성하며, 또한 유효 전압 인가시간의 관점에서 바라본 개선된 공간 벡터 PWM방식을 적용함으로써 계산과정과 프로그램을 간단히 하고, 전류제어를 소프트웨어 방식으로 처리하여 복잡한 하드웨어를 간략화 시키고자 한다 이런 과정에 의하여 앞으로 요구될 수 있는 고성능 다기능을 위한 효용성을 높이고자 한다.

  • PDF

신경회로망의 소프트웨어 구현 및 응용분야

  • 최진영
    • ICROS
    • /
    • v.4 no.2
    • /
    • pp.8-14
    • /
    • 1998
  • 본 고에서는 신경회로망 응용 활성화에 도움을 주기 위해 현재까지 구현된 소프트웨어들을 소개하고 응용되는 관련 분야들을 정리소개하였다. 현재의 전세계적으로 신경회로망에 관련된 산업은 약 8억달러이며, 1998년에는 22억달러정도까지 시장이 늘어날 전망이다(미국의 시장조사 회사 Frost and Sullivan이 예측한 자료를 인용). 그리고 소비자를 대상으로 하는 가정용과 산업용을 중심으로 시장이 늘고 있다. 앞으로는 작은 소프트웨어 회사를 중심으로 신경회로망 시뮬레이터 제작과 신경회로망 칩을 이용한 컴퓨터의 제작이 주가 될 것이다. 현재의 칩의 발전속도를 고려하면 상당한 수준의 신경회로망 칩이 발표되고, 칩에 기반한 다른 하드웨어에도 영향을 줄 것으로 예상된다.

  • PDF

Using the micro-chip (ATMEGA128) for controling of temperature (마이크로 칩(ATMEGA128)을 이용한 PCR의 온도제어)

  • Lim, Ki-Tae;Park, Min-Ho;Lee, Han-Byeol;Yang, Gi-Hon;Lee, Byeong-Seong;Han, Da-Woon;Kim, Young-Sang
    • Proceedings of the KIEE Conference
    • /
    • 2011.07a
    • /
    • pp.59-60
    • /
    • 2011
  • 본 논문에서는 기존의 PCR 장비가 가지고 있는 낮은 경제성, 장비의 대형화, 긴 분석 시간 등과 같은 단점을 해결하기 위하여 ATMEGA128 마이크로 칩을 사용 continuous-flow PCR 칩의 온도를 제어 하였다. Polydimethylsiloxane (PDMS)와 산화 인듐-주석(Indium tin-oxide, ITO) 유리 기판을 사용하여 continuous-flow PCR 칩을 제작하였고 PDMS를 주조 하여 마이크로 채널을 형성하였다. 또한 유리 기판위에 ITO 전극을 패터닝하여 마이크로 히터를 제작하였다. 이 결과 continuous-flow PCR 칩에서 빠르고 정확한 온도 제어를 통한 DNA 중합 효소 연쇄반응 결과를 얻을 수 있었다.

  • PDF

An Efficient Test Access Mechanism for System On a Chip Testing (시스템 온 칩 테스트를 위한 효과적인 테스트 접근 구조)

  • Song, Dong-Seop;Bae, Sang-Min;Gang, Seong-Ho
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.39 no.5
    • /
    • pp.54-64
    • /
    • 2002
  • Recently System On a Chip(SoC) design based on IP cores has become the trend of If design To prevent the testing problem from becoming the bottleneck of the core-based design, defining of an efficient test architecture and a successful test methodology are mandatory. This paper describes a test architecture and a test control access mechanism for SoC based on IEEE 1149.1 boundary,scan. The proposed SoC test architecture is fully compatible with IEEE P1500 Standard for Embedded Core Test(SECT), and applicable for both TAPed cores and Wrapped cores within a SOC with the same test access mechanism. Controlled by TCK, TMS, TDI, and TDO, the proposed test architecture provides a hierarchical test feature.

A Study on the Geometry of Chip Breaker of the Cut-off Tools Using Taguchi Method (다구찌 기법을 사용한 절단 바이트의 칩 브레이커 형상에 관한 연구)

  • Shin, Hyun-Soo;Huh, Yong-Jeong
    • Proceedings of the KAIS Fall Conference
    • /
    • 2006.05a
    • /
    • pp.112-115
    • /
    • 2006
  • 본 논문에서는 무인 생산 공정의 선삭 가공 시 발행하는 칩의 처리에 관한 연구를 수행하였다. 선삭시 발생되는 칩은 부품의 정밀도와 표면 조도를 저하시키는 등 품질 저하와 함께 생산성을 저해하는 요소가 되기도 한다. 이러한 칩을, 칩 브레이커를 사용하여 작은 곡률 반경으로 절단함으로써 칩 제거를 효율적으로 제어한다. 그와 함께, 다구찌 기법을 적용하여 최적의 조건으로 칩 브레이커 형상 설계 인자를 도출하는데 그 목적이 있다.

  • PDF

Control of AC Digital Power Supply using an AVR Chip (AVR 칩을 이용한 AC 디지털 파워서플라이의 제어)

  • Park, Jong-Moon;Jeong, Gang-Youl
    • Proceedings of the KAIS Fall Conference
    • /
    • 2011.12b
    • /
    • pp.652-655
    • /
    • 2011
  • 본 논문에서는 Atmel사의 AVR 칩인 ATmega128을 이용한 AC 파워서플라이의 제어를 제안한다. 제안한 AC 파워서플라이는 풀브리지 구조를 이용하며, 그 부하로는 냉음극형 형광램프(램프)를 적용하였다. 특별히 램프는 부성저항 특성을 가진 부하이기 때문에 제안한 파워서플라이는 안정기 기능을 포함하며, AVR 칩을 이용하여 구조가 간단한 장점을 가진다. 제안한 파워서플라이의 동작특성은 실험결과로 보인다.

  • PDF

Control if Chip From by Adjusting Feed-rate (이송량 조정에 의한 칩의 형태 제어)

  • 전재억;심재형;백인환
    • Proceedings of the Korean Society of Precision Engineering Conference
    • /
    • 1997.04a
    • /
    • pp.993-997
    • /
    • 1997
  • The continuous chip depresses the accuracy of workpieces and promotes the wear of machine tools and hunts operators. So chip control os a major problem in turning process. In this paper, a method of chip identification is develope by pyrometer. The identifier is applied in real-time control of chip pattern with adjusting feedrate.

  • PDF

Design and Implementation of High Performance DFWMAC (DFWMAC의 고속처리를 위한 회로 설계 및 구현)

  • 김유진;이상민;정해원;이형호;기장근;조현묵
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.5A
    • /
    • pp.879-888
    • /
    • 2001
  • 본 논문에서는 무선 LAN의 MAC 계층 프로토콜을 고속으로 처리하는 MAC 기능 칩을 개발하였다. 개발된 MAC 칩은 CPU와의 인터페이스를 위한 제어 레지스터들과 인터럽트 체계를 가지고 있으며, 프레임 단위로 송수신 데이터를 처리한다. 또한 PFDM 방식 물리계층 모뎀을 위한 직렬전송 인터페이스를 가지고 있다. 개발된 MAC 칩은 크게 프로토콜제어기능 블록, 송신기능 블록 및 수신기능 블록 등으로 구성되었으며, IEEE 802.11 규격에 제시된 대부분의 DCF 기능을 지원한다. 구현된 MAC 칩의 동작을 검증하기 위해 RTS-CTS 절차 기능, IFS(Inter Frame Space) 기능, 액세스 절차, 백오프 절차, 재전송 기능, 분할된(fragmented) 프레임 송수신 기능, 중복수신 프레임 검출 기능, 가상 캐리어 검출기능(NAV 기능), 수신에러 발생 경우 처리 기능, Broadcast 프레임 송수신 기능, Beacon 프레임 송수신 기능, 송수신 FIFO 동작 기능 등을 시뮬레이션을 통해 시험하였으며, 시험 결과 모두 정상적으로 동작함을 확인하였다. 본 논문을 통해 개발된 MAC 기능 칩을 이용할 경우 고속 무선 LAN 시스템의 CPU 부하(load)와 펌웨어의 크기를 크게 줄일 수 있을 것으로 기대된다.

  • PDF