• Title/Summary/Keyword: 출력 왜곡

Search Result 383, Processing Time 0.024 seconds

Current control of a single-phase PWM converter under distorted source voltage and frequency condition (왜곡된 전원 전압과 주파수하에서 단상 PWM 컨버터의 전류 제어)

  • Ahn, Chang-Heon;Kim, Sang-Hoon
    • Proceedings of the KIPE Conference
    • /
    • 2015.07a
    • /
    • pp.95-96
    • /
    • 2015
  • 본 논문에서는 왜곡된 전원 전압과 주파수 변동 하에서도 입력 전류를 정현적으로 제어하도록 하는 단상 PWM 컨버터의 동기좌표계 전류 제어 기법을 제안한다. 왜곡된 전원 전압은 PWM 컨버터 제어를 위한 제어 위상각을 왜곡시켜 입력 전류에 고조파를 발생시키며, 전원 주파수의 변동 역시 입력 전류의 제어 성능을 저하시킨다. 본 논문에서는 위상각의 왜곡 성분을 이용하여 지령 전류를 보상하고 동기좌표계 PLL (Phase Lock Loop) 제어기의 출력으로부터 주파수 변동분을 검출하여 왜곡된 전원 전압과 주파수하에서도 정현적인 전류 제어가 가능하도록 하였다. 제안된 기법의 유용성은 실험을 통해 확인하였다.

  • PDF

Linearity Improvement of Class E Amplifier Using Digital Predistortion (디지털 사전왜곡을 이용한 마이크로파 E급 증폭기의 선형성 개선)

  • Park, Chan-Hyuck;Koo, Kyung-Heon
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.44 no.3 s.357
    • /
    • pp.92-97
    • /
    • 2007
  • Switching mode amplifiers have been studied widely for use at microwave frequency range, and the class E amplifier which is a type of switching mode amplifier offers very high efficiency approaching 100%. In this paper, 2.4GHz microwave class E amplifier with 66% power added efficiency (PAE) and 17.6dBm output has been linearized for use at wireless LAN transmitter, and digital predistortion technique with look up table is applied. With -3dBm input power of wireless LAN, measured output spectrum can meet the required IEEE 802.11g standard spectrum mask, and the digital predistortion output spectrum has been improved by 5dB of ACPR at 20MHz offset from center frequency.

Design of 5GHz High Efficiency Frequency Multiplier and Digital Linearization (5GHz 대역 고효율 주파수 체배기 설계 및 디지털 선형화)

  • Roh, Hee-Jung;Jeon, Hyun-Jin;Koo, Kyung-Heon
    • Journal of Advanced Navigation Technology
    • /
    • v.13 no.6
    • /
    • pp.846-853
    • /
    • 2009
  • This paper presents the design of a high efficiency frequency multiplier with load-pull simulation and analyses the nonlinear distortion of the frequency multiplier. The frequency multiplier shows serious distortion of multiplying signal bandwidth because of nonlinearity when modulated signal is applied, so a digital predistortion with look up table (LUT) is applied to compensate for the distortion of the frequency multiplier. The frequency multiplier is designed to produce 5.8GHz output by doubling the input frequency to be operating at IEEE 802.11a standard wireless LAN. The output spectrum shows 12dB ACPR improvement both at +11MHz, +20MHz offset from center frequency after linearization.

  • PDF

A Design of Predistortion HPA using Frequency Up-Conversion Mixing Operation (주파수 상향 변환을 이용한 전치왜곡 전력 증폭기 설계)

  • Jeong, Yong-Chae;Kim, Young;Kim, Chul-Dong
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.15 no.5
    • /
    • pp.480-485
    • /
    • 2004
  • In this paper, a new predistortion linearizing method using frequency up-conversion operation of mixer is proposed. This linearizing method doesn't require any additional signal sources in spite of frequency up-conversion mixing operation. This method extracts the 2nd low frequency intermodulation distortion signal from input signals and uses the extracted 2nd low frequency intermodulation distortion signal as mixing signal source. To show validation of the proposed predistortion method, we made K-PCS power amplifier. On 2-tone signals amplification process, the (C/I) ratio of amplifier is improved 26 ㏈ (@Po=22 ㏈m/tone), where two tones are 1.8544 ㎓ and 1.8556 ㎓, respectively. And (C/I) ratio is improved more than to 20 ㏈ for 17 ㏈ output signal dynamic range. On IS-95A CDMA 1FA amplification process, the improvements of adjacent channel power ratio(ACPR) are 10.8 ㏈ and 6.4 ㏈ at ${\pm}$885 ㎑ and ${\pm}$1.25 ㎒ offset points, respectively.

A HPA Linearization Algorithm Using an Adptive Pre-distorter (적응 전치 왜곡기를 이용한 고전력 증폭기의 선형화 알고리듬)

  • 한동석;황태원;이규만
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 1999.11b
    • /
    • pp.179-183
    • /
    • 1999
  • 일반적인 통신 시스템에서 높은 전력을 가지는 출력 신호를 얻기 위하여 고전력증폭기(HPA)의 사용은 필수적이다. 그러나 HPA를 통과한 신호는 AM/AM 및 AM/PM의 비선형왜곡이 발생하는 단점을 가지고 있다. 그 결과 송신신호의 대역내 신호 스펙트럼이 왜곡되고 신호의 대역폭을 확장시켜 인접채널에 간섭을 유발한다. 본 논문에서는 HPA의 비선형 왜곡 특성을 보상하기 위하여 기저대역에서 룩업테이블(LUT)을 이용한 전치왜곡기의 동작 알고리듬을 제안한다. 먼저, LUT의 빠른 초기화를 위하여 송신신호로부터 HPA의 특성을 예측하여LUT를 초기화 시키는 알고리듬을 제안한다. 그리고 통신중에 HPA의 특성이 변화할 경우에 대비하여 평균자승오차를 최소화하는 적응알고리듬을 제안한다.

  • PDF

An Efficient Structure of a Baseband Predistorter and Its Implementation for OFDM Systems (OFDM 시스템을 위한 기저대역 사전왜곡기의 효율적인 구조 및 이의 구현)

  • 성시훈;김형호;최종희;신요안;임성빈
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.25 no.12B
    • /
    • pp.2069-2084
    • /
    • 2000
  • 최근 들어 무선 ATM, 무선 LAN 및 디지털 지상 방송 시스템 등을 위한 고속 전송 방식으로 큰 관심을 받고 있는 OFDM (orthogonal frequency division multiplexing) 방식은 다중 직교 부반송파를 이용하여 신호를 전송함으로써 전송 신호 진폭의 변화가 매우 심하여 고출력 증폭기의 비선형 특성으로 인한 심각한 왜곡이 발생된다. 본 논문에서는 이러한 비선형 왜곡의 보상을 위한 기저대역 사전왜곡기 (baseband predistorter)를 실제 구현할 때 계산 복잡도를 크게 감소할 수 있는 효율적인 구조를 제안하였다. 또한, 이러한 구조에 기반하여 수십 Mbps급 고속 무선 ATM 등에 사용 가능한 사전왜곡기를 VHDL을 이용하여 설계하고 ASIC화를 위하여 Synopsys tool을 통해 합성하였으며 실제 Altera FPGA에 구현하여 이의 성능을 검증하였다.

  • PDF

Echo Canceller using Cross-Correlation of Input and Output Singnals (입/출력 신호의 상관계수를 이용한 반향제거기)

  • 강명구
    • Proceedings of the Acoustical Society of Korea Conference
    • /
    • 1998.06c
    • /
    • pp.189-192
    • /
    • 1998
  • 전화망을 이용한 음성인식 시스팀에서 출력신호의 반향에 의한 입력신호의 음질 열화현상을 막기위해서 적응디지털 필터를 이용한 반향제거기가 필수적이다. 대표적인 적응 필터 알고리즘인 LMS와 NLMS 들을 각각 이용한 적응 반향제거기들과 입/출력신호의 상관계수를 이용한 개선된 적응 필터 알고리즘의 성능을 비교하였다. 개선된 알고리즘의 경우 NLMS 알고리즘의 빠른 수렴특성을 가지면서도 더블톡(double talk)구간에서의 음질왜곡 현상을 LMS보다 개선시켰다.

  • PDF

Improved 20Mb/s CMOS Optical Receiver for Digital Audio Interfaces (디지털 오디오 인터페이스용 개선된 20Mb/s CMOS 광수신기)

  • Yoo, Jae-Tack;Kim, Gil-Su
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.44 no.3 s.357
    • /
    • pp.6-11
    • /
    • 2007
  • This paper proposes CMOS optical receivers to reduce effective area and pulse width distortion (PWD) in high definition digital audio interfaces. To mitigate effective area and PWD, proposed receivers include a frans-impedance amplifier (TIA) with dual output and a level shifter with threshold convergence, respectively. Proposed circuits are fabricated using $0.25{\mu}m$ CMOS process and measured result demonstrated the effective area of $270\times120{\mu}m^2$ and PWD of ${\pm}3%$ for the receiver with a dual output TIA, and the effective area of $410\times140{\mu}m^2$ and PWD of ${\pm}2%$ for the receiver with a threshold convergence level shifter.

A study on proportional multiple-resonance controller for harmonic distortion compensation of single phase VSIs (단상 전압 소스 인버터의 고조파 왜곡 보상을 위한 비례 다중 공진 제어기에 관한 연구)

  • Bongwoo Kwak
    • Journal of IKEEE
    • /
    • v.27 no.3
    • /
    • pp.319-326
    • /
    • 2023
  • In this paper, simulation and experimental results are presented, including the implementation of a digital controller for robust output voltage control of a single-phase voltage source inverters (VSIs) and total harmonic distortion (T.H.D.v) analysis. Typically, the VSIs uses a proportional integral (PI) controller for the current controller on the inner loop and a proportional resonant (PR) controller for the voltage controller on the outer loop to control the output voltage. However, non-linear loads still produce high-order odd harmonic distortion. Therefore, in this paper, a proportional multiple resonance (PMR) controller with a resonance controller for odd harmonic frequencies is proposed to suppress harmonic distortion. Analyze the frequency response of controllers for VSI plants and design PMR controllers. Through simulation, the total harmonic distortion characteristics of the output voltage are compared and verified when PI and PMR are used as voltage controllers. Both linear and non-linear loading conditions were considered. Finally, the effectiveness of the PMR controller was demonstrated by applying it to a 3kW VSIs prototype.