• 제목/요약/키워드: 채상단(採桑壇)

검색결과 9건 처리시간 0.023초

조선시대 궁원 내 친잠(親蠶)문화의 배경과 공간적 특징 (Backgrounds and Spatial Characteristics of Sericulture in the Rear Garden of Palace in Joseon Dynasty)

  • 허선혜;심우경
    • 한국전통조경학회지
    • /
    • 제30권3호
    • /
    • pp.12-20
    • /
    • 2012
  • 본 연구는 조선시대 궁궐 내에서 일어났던 친잠문화의 배경과 공간적 특징에 대한 탐구하는 것이 목적이다. 조선은 유교적 중농주의 국가로서 국초부터 농업 못지않게 양잠업 장려에 열의를 보여 양잠 생산성을 극대화하기 위한 다양한 노력을 진행해 왔다. 그러한 노력의 일면으로 조선 왕실은 궁궐 내에서 친잠활동을 하게 되었다. 조선은 초기 태조 연간부터 궁원 곳곳에 뽕나무를 심었으며, 세조는 동궁(東宮) 근처에 잠실(蠶室)을 설치하여 세자를 비롯한 궁중 사람들에게 양잠의 중요성을 수시로 알게 했다. 성종 연간에는 조선 최초로 창경궁 후원에 채상단을 만들어 친잠례를 거행하였고, 이후 채상단은 위치를 달리하며 광해군 때까지 유지되었다. 그 후 영조 연간에는 경복궁에 채상단과 정해친잠비(丁亥親蠶碑)를 건립하였는데, 이는 경복궁 유지에 대한 영조의 애착과 양잠의 권면에 대한 적극적 의지의 산물이었다. 경복궁 유지에서 터가 고르고 뽕나무를 심기 적합한 동편이 선택되어 채상단을 축조했으리라 가늠해 볼 수 있는데, 이 장소는 세종 연간 잠실이 있던 장소이기도 하다.

광모듈용 단일 칩 및 2 칩 트랜시버의 특성비교 연구 (A Study on the Characteristics Comparison of Single Chip and Two Chip Transceiver for the Fiber Optic Modules)

  • 채상훈;정현채
    • 대한전자공학회논문지SD
    • /
    • 제43권5호
    • /
    • pp.48-53
    • /
    • 2006
  • 본 논문에서는 광통신용 광모듈 송수신부에 내장하기 위한 155.52 Mbps 단일 칩 및 2 칩에 의한 트랜시버 ASIC을 설계 제작한 다음 전기적 특성을 서로 비교 분석하였다. 단일 칩에서는 트랜스미터와 리시버를 하나의 실리콘 기판에 집적하여 트랜시버를 구현하기 위하여 잡음 및 상호 간섭 현상을 방지하기 위한 배치 상의 소자 격리 방법뿐만 아니라, 전원분리, 가드링, 격리장벽 등을 레이아웃 설계에 적용하였다. 각각의 칩을 사용하여 제작된 두 종류의 광모듈 특성을 서로 비교해 본 결과 단일 칩의 특성도 2 칩 버전에 비해 잡음 발생을 비롯한 전기적 특성 면에서 크게 손색이 없음을 확인할 수 있었다.

광통신 모듈용 단일 칩 CMOS트랜시버의 구현 (Implementation of a Single Chip CMOS Transceiver for the Fiber Optic Modules)

  • 채상훈;김태련
    • 대한전자공학회논문지SD
    • /
    • 제41권9호
    • /
    • pp.11-17
    • /
    • 2004
  • STM-1 체계의 광통신용 광모듈 송수신부에 내장하기 위한 155.52 Mbps 트랜시버 ASIC을 0.6 ㎛ 2-poly 3-metal 실리콘 CMOS 기술을 이용하여 구현하였다. 제작된 ASIC은 시스템에 의해서 처리된 155.52 Mbps 데이터 신호를 LD를 통하여 광신호로 변환하여 상대 시스템으로 송신하는 트랜스미터의 역할과, 상대 시스템으로부터 전송되어온 155.52 Mbps 광신호를 PD로 수신하여 전기신호로 변환하고 원형으로 복구하는 리시버의 역할을 한다. 트랜스미터와 리시버를 하나의 실리콘 기판에 집적하여 단일 칩 형태의 트랜시버를 설계하기 위하여, 잡음 및 상호 간섭 현상을 방지하기 위한 배치 상의 소자 격리 방법뿐만 아니라 전원분리, 가드링, 격리장벽 등을 도입한 새로운 설계 방법을 적용하였다. 설계된 칩의 크기는 4 × 4 ㎟이며, 루프백 측정에서 지터도 실효치 32.3 ps, 최대치 335.9 ps로 비교적 양호하게 나타났다. 전체 칩의 소비전력은 5V 단일전원 공급 상태에서 약 1.15 W(230 mA)로 나타났다.

RF PLL용 프로그램 가능한 14GHz 주파수분할기의 설계 (Design of Programmable 14GHz Frequency Divider for RF PLL)

  • 강호용;채상훈
    • 대한전자공학회논문지SD
    • /
    • 제48권1호
    • /
    • pp.56-61
    • /
    • 2011
  • MBOA 등 UWB 시스템에 적용하기 위한 프로그램 가능한 RF PLL용 주파수분할기를 $0.18{\mu}m$ 실리콘 CMOS 기술을 이용하여 설계하였다. 고속 저잡음 특성을 얻기 위하여 주파수 분할기 단위요소를 수퍼다이나믹 회로를 사용하여 설계하였으며, 프로그램 가능한 분할비를 얻기 위하여 스위치 단을 사용하였다. 또한 다이나믹 회로가 갖고 있는 주파수 대역의 제한 문제를 해결하기 위하여 주파수 분할기 단위요소 회로에 사용하는 부하저항의 크기를 변경하는 방법을 사용하였다. 설계된 회로에 대하여 시뮬레이션 해 본 결과 동작 주파수 범위는 1~14GHz 범위로서 빠르고 넓은 주파수 대역의 동작 특성을 보였다.

USN 센서노드용 5.0GHz 광대역 RF 주파수합성기의 구현 (Implementation of 5.0GHz Wide Band RF Frequency Synthesizer for USN Sensor Nodes)

  • 강호용;김세한;표철식;채상훈
    • 대한전자공학회논문지SD
    • /
    • 제48권4호
    • /
    • pp.32-38
    • /
    • 2011
  • IEEE802.15.4 체계의 USN 센서노드 무선통신부에 내장하기 위한 5.0GHz 광대역 RF 주파수 합성기를 0.18${\mu}m$ 실리콘 CMOS 기술을 이용하여 제작하였다. 고속 저잡음 특성을 얻기 위하여 VCO, 프리스케일러, 1/N 분주기, ${\Sigma}-{\Delta}$ 모듈레이터 분수형 분주기, PLL 공통 회로 등의 설계 최적화에 중점을 두고 설계하였으며, 특히 VCO는 N-P MOS 코어 구조 및 12단 캡 뱅크를 적용하여 고속 및 광대역 튜닝 범위를 동시에 확보하였다. 설계된 칩의 크기는 $1.1{\times}0.7mm^2$이며, IP로 활용하기 위한 코어 부분의 크기는 $1.0{\times}0.4mm^2$이다. 주파수합성기를 제작한 다음 측을 통하여 분석해 본 결과 발진 범위 및 주파수 특성이 양호하게 나타났다.

IEEE 802.15.4g SUN 시스템용 RF 주파수 합성기의 구현 (Implementation of RF Frequency Synthesizer for IEEE 802.15.4g SUN System)

  • 김동식;윤원상;채상훈;강호용
    • 전자공학회논문지
    • /
    • 제53권12호
    • /
    • pp.57-63
    • /
    • 2016
  • 본 논문은 $0.18{\mu}m$ 실리콘 CMOS 기술을 이용한 IEEE802.15.4g SUN 체계의 센서노드 무선통신부에 적용할 수 있는 RF 주파수 합성기의 구현에 대하여 기술하였다. 제안한 주파수 합성기는 고속 저잡음 특성을 얻기 위하여 VCO, 프리스케일러, 1/N 분주기, ${\Delta}-{\Sigma}$ 모듈레이터 그리고 PLL 공통 회로 등의 설계 최적화가 이루어졌으며, 특히 VCO는 NP 코어 구조와 13단 캡 뱅크를 각각 적용하여 고속, 저잡음 및 광대역 튜닝 범위를 확보하였다. 제안된 주파수 합성기를 칩으로 제작하여 측정한 결과 출력 주파수 범위는 1483MHz~2017MHz, 위상잡음은 100KHz 오프셋에서는 -98.63dBc/Hz, 1MHz 오프셋에서는 -122.05dBc/Hz로 양호한 특성을 얻을 수 있었다.

USN 센서노드용 50GHz 광대역 RF 주파수합성기의 설계 (Design of 5.0GHz Wide Band RF Frequency Synthesizer for USN Sensor Nodes)

  • 강호용;김내수;채상훈
    • 전자공학회논문지CI
    • /
    • 제45권6호
    • /
    • pp.87-93
    • /
    • 2008
  • IEEE802.15.4 체계의 USN 센서노드 무선통신부에 내장하기 위한 5.0GHz 광대역 RF 주파수 합성기를 $0.18{\mu}m$ 실리콘 CMOS 기술을 이용하여 설계하였다. 고속 저잡음 특성을 얻기 위하여 VCO, 프리스케일러, 1/N 분주기, ${\Sigma}-{\Delta}$ 모듈레이터 분수형 분주기, PLL 공통 회로 등의 설계 최적화에 중점을 두고 설계하였으며, 특히 VCO는 N-P MOS 코어 구조 및 12단 캡 뱅크를 적용하여 고속 저전력 및 광대역 튜닝 범위를 확보하였다. 설계된 칩의 크기는 $1.1*0.7mm^2$이며, IP로 활용하기 위한 코어 부분의 크기는 $1.0*0.4mm^2$이다. 2가지 종류의 주파수합성기를 설계한 다음 모의실험을 통하여 비교 분석해 본 결과 일부 특성만 개선한다면 IP로써 사용하는데 문제가 없을 것으로 나타났다.

SPR(Stereo Pattern Recognition) 기법을 이용한 동축 로터 블레이드의 변형에 대한 실험적 연구 (An Experimental Study on Blade Deformation of Coaxial Rotor System Using SPR(Stereo Pattern Recognition) Technique)

  • 유찬호;윤병일;채상현;김도형;김덕관
    • 한국항공우주학회지
    • /
    • 제48권8호
    • /
    • pp.597-609
    • /
    • 2020
  • 동축 로터 시스템은 기존의 헬리콥터뿐만 아니라 드론, PAV, 차세대 고속 회전익기 및 화성탐사용 헬리콥터에 적용되는 등, 활용 분야가 점점 넓어지고 있다. 로터 시스템의 성능 연구는 기존 연구에서 동축 로터를 대상으로도 여러 차례 수행되었으나, 로터 블레이드의 변형에 대한 연구는 주로 단일 로터 시스템만을 대상으로 진행되었다. 하지만 동축 로터 시스템에서는 주변에서 발생하는 유동이 복잡하며, 두 로터의 간격이 로터 시스템 전체의 성능에 주요한 영향을 주므로 블레이드의 변형 연구가 더욱 중요하다. 이에 본 연구에서는 최신식 고속 영상촬영 기법 중 하나인 SPR(Stereo Pattern Recognition) 기법을 사용해 동축 로터 블레이드의 변형 측정에 대한 실험적 연구를 수행하였다. 본 연구에는 한국항공우주연구원에서 개발한 축소 동축 로터 시험장치가 사용되었으며, 로터 블레이드의 변형과 성능의 연관성을 고찰하기 위해 동축 로터 시스템의 성능시험이 선행되었다. 해당 시스템의 로터 블레이드 변형을 SPR 기법으로 측정한 결과는 사전에 진행된 성능시험 결과와 함께 본 논문에 제시되었다.

호남야산(湖南野山)에 분포(分布)하고 있는 적황색(赤黃色)에 관(關)한 연구(硏究) - 토양비옥도(土壤肥沃度) 증진(增進)에 관(關)하여 - (Studies on the red-yellow soil in Honam rolling area - Improvement of soil fertility -)

  • 채상석;장영선;이화수;홍종운
    • 한국토양비료학회지
    • /
    • 제7권1호
    • /
    • pp.29-34
    • /
    • 1974
  • 호남(湖南) 야산(野山)에 널리 포(布)되어 있는 적황색(赤黃色) 토양(土壤)(송정통(松汀統))의 비옥토(肥沃土)를 증진(增進)시키기 위하여 각종(各種) 개량제(改良劑)(석회(石灰), 용인(熔燐), 퇴비(堆肥), 생고(生藁) 등(等))를 시용(施用)하여 시험(試驗)을 실시(實施)한 결과(結果)는 다음과 같이 요약(要約)할 수 있었다. 1. 신(新) 개간지(開墾地) 토양개량(土壤改良) 및 수량증대(收量增大)를 위(爲)해 시용(施用)한 퇴비(堆肥)+석회(石灰)+용인(熔燐)(인산흡수계수(燐酸吸收係數) 5% 조절(調節))구(區)에서 수량(收量)이 제일 높았고 표준구(標準區)(N6 P9 K6)에 비(比)하여 93.3% 증수(增收)되었으며 용인(熔燐) 단용구(單用區)(인후흡수계수(燐後吸收係數) 5% 조절구(調節區))에서도 표준구(標準區)에 비(比)하여 62.7%증수(增收)되었다. 2. 토양분석(土壤分析) 결과(結果) pH는 무석회구(無石灰區)인 3요소표준구(三要素標準區)와 NK 용인구(熔燐區)를 제외(除外)하고는 각구(各區) 공(共)히 원래(原來) pH 5.5에서 6.5 이상(以上)으로 증가(增加)되었고 인산(燐酸)은 시험전(試驗前) 27 ppm에 비(比)하여 인산(燐酸)을 증시(增施)하지 않은 구(區) (3요소표준구(3要素標準區)와 3요소(要素) 석회(石灰))를 제외(除外)하고는 각구(各區) 공(共)히 대두(大豆) 개화(開花): 30일(日) 후(後)엔 200 ppm 내외(內外)로 증가(增加)되었으나 대두(大豆) 수확후(收穫後) 토양중(土壤中)에 100 ppm 내외(內外)로 떨어져 기대(期待) 수준(水準)인 200 ppm 미달(未達)이었다. 유기물(有機物)은 1,000kg/10a 시용구(施用區)에서도 대두수확수(大豆收穫後) 1.7%로써 부식(腐植) 증가(增加)에는 0.8% 불과(不過)했고 이상적(理想的)인 유기물(有機物) 3.5%에 도달(到達)하기에는 장기(長期) 다량시용(多量施用)이 요구(要求)되며 염기(鹽基) 치환용량(置換容量)은 시험전(試驗前) 7.24me/100g였으나 수확후(收穫後) 석회퇴비(石灰堆肥), 인용(燐熔), 3요소(要素) 처리구(處理區)에서 13.65me/100 g 가장 많이 증가(增加)되었고 인산흡수계수(燐酸吸收係數) 5% 조절구(調節區)에서도 9.63me/100g로 증가(增加)되었다. 3. 식물체중(植物體中)의 인산함량(燐酸含量)보다는 $K_2O/Ca+Mg$의 수량(數量)과 더 유의성(有意性)있는 관계(關係)(정상관계(正相關係))를 보였다. 4. 식물체중(植物體中) 인산함량(燐酸含量)과 수량간(收量間)에는 전형적(典型的)인 C-곡선(曲線) 관계(關係)가 관찰(觀察)되어 이 토양(土壤)에서 인산(燐酸)이 일차적(一次的) 수량제한인자(收量制限因子)였음을 나타냈다.

  • PDF