• Title/Summary/Keyword: 지연필터

Search Result 400, Processing Time 0.033 seconds

Design of High-Speed 2-D State-Space Digital Filters Based on a Improved Branch-and-Bound Algorithm (개량된 분기한정법에 의한 고속연산 2차원 상태공간 디지털필터의 설계)

  • Lee Young-Ho
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.10 no.7
    • /
    • pp.1188-1195
    • /
    • 2006
  • This paper presents an efficient design method of 2-D state-space digital filter based on an improved branch-and -bound algorithm. The resultant 2-D state-space digital filters whose coefficients are represented as the sum of two power-of-two terms, are attractive for high-speed operation and simple implementation. The feasibility of the proposed method is demonstrated by several experiments. The results show that the approximation error and group delay characteristic of the resultant filters are similar to those of the digital filters which designed in the continuous coefficient space.

An Adaptive IIR Pre-equalizer for Terrestrial DTV Transmitters (지상파 DTV 송신기를 위한 적응 IIR 전치등화기)

  • Kim Hyoung-Nam;Kim Wan-Jin;Kwon Dae-Ken
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.31 no.3A
    • /
    • pp.328-336
    • /
    • 2006
  • A novel pre-equalization method for terrestrial DTV transmitters is presented. A pre-equalizer has been used in transmitters to correct group delay and amplitude distortions caused by a channel filter. In the proposed pre-equalizer, an equation-error adaptive IIR filtering scheme is adopted unlike the conventional pre-equalization using FIR filtering schemes. The pole-zero modelling property of IIR filters improves the signal-to-noise ratio and may deal with diverse linear distortions existing in DTV transmitters as well as the channel filter distortion. Simulation results show that the proposed IIR pre-equalizer performs better than the FIR pre-equalizer in terms of the residual mean-square error.

A Finite Memory Structure Smoothing Filter and Its Equivalent Relationship with Existing Filters (유한기억구조 스무딩 필터와 기존 필터와의 등가 관계)

  • Kim, Min Hui;Kim, Pyung Soo
    • KIPS Transactions on Computer and Communication Systems
    • /
    • v.10 no.2
    • /
    • pp.53-58
    • /
    • 2021
  • In this paper, an alternative finite memory structure(FMS) smoothing filter is developed for discrete-time state-space model with a control input. To obtain the FMS smoothing filter, unbiasedness will be required beforehand in addition to a performance criteria of minimum variance. The FMS smoothing filter is obtained by directly solving an optimization problem with the unbiasedness constraint using only finite measurements and inputs on the most recent window. The proposed FMS smoothing filter is shown to have intrinsic good properties such as deadbeat and time-invariance. In addition, the proposed FMS smoothing filter is shown to be equivalent to existing FMS filters according to the delay length between the measurement and the availability of its estimate. Finally, to verify intrinsic robustness of the proposed FMS smoothing filter, computer simulations are performed for a temporary model uncertainty. Simulation results show that the proposed FMS smoothing filter can be better than the standard FMS filter and Kalman filter.

Design of a Variable-Mode Sync Generator for Implementing Digital Filters in Image Processing (이미지처리에서 디지털 필터를 구현하기 위한 가변모드 동기 발생기의 설계)

  • Semin Jung;Si-Yeon Han;Bongsoon Kang
    • Journal of IKEEE
    • /
    • v.27 no.3
    • /
    • pp.273-279
    • /
    • 2023
  • The use of line memory is essential for image filtering in image processing hardware. After input data is stored in line memory, filtering is performed after synchronization to use the stored data. A sync generator is used for synchronization, and in the case of a conventional sync generator, the input sync signal is delayed by one row of the input image. If a signal delayed by two rows is required, it is necessary to connect two modules. This approach increases the size of the hardware and cannot be designed efficiently. In this paper, we propose a sync generator that generates multiple types of delayed signals by adding a finite state machine. The hardware design was coded in Verilog HDL, and performance is verified by applying it to image processing hardware using field programmable gate array board.

Adaptive time-delay estimation using median orthogonal FIR filtering in impulse noise envirnment (임펄스 잡음 환경하에서 MO-FIR 필터링을 이용한 적응 시지연 추정)

  • Lee, J.;Jeon, K.S.;Yeo, S.P.;Kim, S.H.
    • Journal of the Korean Institute of Telematics and Electronics S
    • /
    • v.36S no.3
    • /
    • pp.106-115
    • /
    • 1999
  • 본 연구에서는 충격잡음이 부가되는 비정상 신호 및 잡음 환경하에서 실시간 시지연 추정이 가능한 SLMPTDE와 ZFLMSTDE의 새로운 적응 시지연 추정 방법을 제안하였다. 본 연구에서 제안한 방법은 중간직교 척도를 바탕으로 임의의 SαS 확률과정에 강건하게 적용할 수 있도록 유도된 확률적 경사형적응 추정 알고리즘으로 구성되었으며, SαS 분포를 갖는 다양한 충격잡음을 대상으로 모의 실험하여 알고리즘의 통계적 수렴특성 및 우정 오차에 대해 분석하였으며, 기존의 LMSTDE 방법과 일정시지연의 경우와 시변시지연의 경우에 대해 실시간 시지연 추정능력을 비교, 분석하였다. 실험결과로부터, LMSTDE 방법은 α≥1.9인 가우시안 잡음에 대해서만 시지연 추정이 가능하였고 P=1로 설정한 SLMPTDE 방법은 1〈α≤2인 경우의 SαS 잡음에 대해 정확한 시지연 추정능력을 보였으며, ZFLMSTDE 방법은 0〈α≤2인 모든 경우의 잡음 환경에 대해 그 능력이 입증되었다.

  • PDF

Stability Improvement of Three Phase Inverter based on LCL filter using an Active Damping (능동댐핑을 통한 LCL필터 기반 3상 인버터의 안정도 향상)

  • Lee, Taejin;Jo, Jongmin;Cha, Hanju
    • Proceedings of the KIPE Conference
    • /
    • 2016.07a
    • /
    • pp.295-296
    • /
    • 2016
  • 본 논문은 LCL 필터를 사용하는 계통연계형 인버터에 커패시터 전류 피드백 방식의 능동댐핑을 적용한 안정도 향상 방안를 분석하였다. 커패시터 전류 피드백 방식은 커패시터에 저항을 병렬 연결한 수동댐핑과 동일한 특성을 나타내며, 안정도 해석에 $1.5T_s$의 연산 및 PWM 시지연을 고려하였다. 주파수 응답 특성과 이산시간 영역에서 근궤적을 이용하여 안정도를 해석하며, 필터 공진을 저감시키기 위한 능동댐핑의 이득 $k_d$의 범위를 산정하였으며 PSIM 시뮬레이션과 5kW 계통연계형 실험을 통해 필터 공진에 대한 저감 효과를 검증하였다.

  • PDF

State Feedback Output Voltage Control of LC Filter in Series Voltage Compensator (상태 궤한 제어기를 이용한 직렬 전압 보상기에서의 LC 필터 전압 제어)

  • Lee, Eun-Woo;Lee, Sang-Joon;Sul, Seung-Ki
    • Proceedings of the KIEE Conference
    • /
    • 2001.07b
    • /
    • pp.965-967
    • /
    • 2001
  • 전원 측 전압강하/상승 (Voltage sag/swell)을 보상하기 위한 동적전압보상기(Dynamic Voltage Restorer)등의 직렬 보상기에서 스위칭으로 인한 인버터 출력전압의 맥동(ripple)을 제거하기 위해 LC 필터가 사용된다. 본 논문에서는 LC 필터에서 커패시터의 전압을 상태 궤환을 이용하여 제어하는 알고리즘을 제시한다. LC 필터의 이산시간 상태 방정식을 구한 후, 궤환 이득값을 구하는 과정이 z-평면에서 이루어진다. 그리고, 제어기의 계산지연을 고려하여, 상태 관측기를 설계한다. 제안된 제어기는 기존 직렬보상기와 달리 전류 센서를 필요로 하지 않기 때문에 경제적인 이점을 가지게 된다.

  • PDF

Optical filber networks for microwave frequency rejection filters (광섬유 회로를 이용한 마이크로파 주파수 제거 필터)

  • 이동욱;정해양;박용헌
    • Korean Journal of Optics and Photonics
    • /
    • v.10 no.5
    • /
    • pp.413-418
    • /
    • 1999
  • We report on the frequency response of microwave signal processing networks using optical fiber circuits. Microwave frequency rejection filters using Mach-Zehnder interferometer and Fabry-Perot interferometer are modelled theoretically and tested experimentally. Graphical representation method provides a simple tool for computating single mode fiber delay-line microwave filters. The calculated results are in good agreement with experimental results. A 36dB microwave frequency rejection filter is also demonstrated.

  • PDF

Systolic Array Implementaion for 2-D IIR Digital Filter and Design of PE Cell (2-D IIR 디지탈필터의 시스토릭 어레이 실현 및 PE셀 설계)

  • 박노경;문대철;차균현
    • The Journal of the Acoustical Society of Korea
    • /
    • v.12 no.1E
    • /
    • pp.39-47
    • /
    • 1993
  • 2-Dimension IIR 디지털 필터를 시스토릭 어레이 구조로 실현하는 방법을 보였다. 시스토릭 어레이는 1-D IIR 디지털 필터로 부분 실현한 후 종속연결하여 구현하였다. 부분 실현한 시스토릭 어레이의 종속 연결은 신호 지연에 사용되는 요소를 감소 시킨다. 여기서 1-D 시스토릭 어레이는 local communication 접근에 의해 DG를 설계한후 SFG로의 사상을 통해 유도하였다. 유도된 구조는 매우 간단하며, 입력 샘플이 공급되어지면 매 샘플링 기간마다 새로운 출력을 얻는 매우 높은 데이터 처리율을 갖는다. 2-Dimension IIR 디지털 필터를 시스토릭 어레이로 실현함으로써 규칙적이고, modularity, local interconnection, 높은 농기형 다중처리의 특징을 갖기 때문에 VLSI 실현에 매우 적합하다. 또한 PE셀의 승산기 설계에서는 modified Booth's 알고리즘과 Ling's 알고리즘에 기초를 두고 고도의 병렬처리를 행할수 있도록 설계하였다.

  • PDF