• 제목/요약/키워드: 전류수신기

검색결과 50건 처리시간 0.026초

GPS를 이용한, 전류차동계전기의 전류 샘플링 동기장치 개발. (Development of the synchronized current sampling device for current difference relay using GPS)

  • 이영일;최봉규;이기원;정범진
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1997년도 하계학술대회 논문집 D
    • /
    • pp.1048-1051
    • /
    • 1997
  • 본 논문에서는 GPS 수신기를 이용하여 송전선 양단에 설치되어 있는 전류차동계전기들의 전류샘플링을 동기시키는 방법을 제안하고, 이를 이용한 전류샘플링 동기장치의 개발에 대해 설명 한다. 송전선 양단의 GPS 수신기들에서 만들어지는 서로 동기된 IPPS신호들을 이용해 샘플링 동기신호를 만들어 주고, 이를 이용해서 서로 동기된 전류샘플링이 적당한 계수값 지정과 함께 이루어지도록 A/D변환기와 메모리 그리고 프로그램형 논리 소자를 사용한다. 샘플링 동기신호를 만들어주기 위해서 GPS수신기와 10MHz발진기를 이용한 디지털 위상잠금회로(DPLL, Digital Phase- Locked Loop)를 구성 한다. 본 논문에서 제안하는 전류샘플링 동기방식은 통신을 이용한 기존의 방식에 비해 계전기의 계산부담을 덜어주고 보다 정확한 샘플링 동기를 얻을 수 있게 한다.

  • PDF

2.5 Gbps CMOS광 트랜시버 설계 (Design of 2.5 Gbps CMOS Optical Transceiver)

  • 이경직;이상봉;최진호;최영완
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2003년도 하계학술대회
    • /
    • pp.177-179
    • /
    • 2003
  • 본 논문에서는 $0.35{\mu}m$ CMOS 공정을 이용하여 2.5 Gbps로 동작하는 광 송수신기를 설계하였다. 광 송수신기의 구성을 보자면, 전기 신호를 빛 신호로 전환하여 주는 레이저 다이오드(LD) 구동부와 레이저 다이오드에서 나오는 빛 신호를 수신하여 이를 다시 전기 신호로 바꿔주는 포토 다이오드(PD) 구동 부분으로 구성된다. LD 구동부는 LD의 문턱전류 이상을 공급하는 바이어스 부분과 신호레벨의 모듈레이션 전류를 공급하는 부분으로 구성된다. 디자인된 송신기는 바이어스 전류를 10 mA 정도 공급하여주며, 모듈레이션 전류를 15 mA 정도 공급한다. 수신기는 current decision 부분과 output buffer 부분으로 구성되어 PD로부터 나오는 전류를 다시 디지털 레벨의 전압신호로 바꾸어 주며 디자인된 수신기는 넓은 동작 영역을 가진다.

  • PDF

Integration of 4-20mA Current Loop Receiver Instrument Variable Linear Mapping

  • 롱치록;박수홍
    • 한국전자통신학회논문지
    • /
    • 제7권6호
    • /
    • pp.1537-1544
    • /
    • 2012
  • 본 연구에서는 4-20mA 수신기를 가진 선형매핑용량의 새로운 집적방법에 대한 것이다. 본 연구에서 제안한 모듈은 즉각적으로 기구변환을 사용자들이 편리하게 할 수 있도록 하였다. 구성은 직렬통신포트에 콘솔명령을 사용하여 쉽게 배치하였다. 전류루프나 디폴트전류송신기에서의 중단되는 현상을 표시에 의하여 쉽게 발견되도록 하였다. 이러한 모듈의 적용과 실험에 대하여 상세히 연구하였다.

자기공명 무선전력전송용 100 W급 수신기 설계 및 제작 (Design and Implementation of a 100 W Receiver for Wireless Power Transfer Using Coupled Magnetic Resonance)

  • 김성민;조인귀;최현철
    • 한국전자파학회논문지
    • /
    • 제27권1호
    • /
    • pp.84-87
    • /
    • 2016
  • 본 논문에서는 자기공명 방식의 무선전력전송 시스템용 100 W급 수신기를 설계, 제작하였다. 제안된 수신기는 1.8 MHz 대역, 100 W급 full-bridge 다이오드 정류기와 정전류 충전기로 구성되어 있다. 특히 정류기에는 30 V 이상의 과전압으로부터 수신기를 보호하는 과전압 보호회로와 수신기에 입력되는 여분 전력을 자동으로 소모하여 수신기의 임력임피던스를 부하변동에 관계없이 일정하게 유지시키는 능동 더미 부하가 내장되어 있다. 정전류 충전기는 최대 1 A의 충전 전류로 배터리를 충전할 수 있도록 설계, 제작되었으며, 충전전류를 제어할 수 있도록 구성되었다. 구성된 수신기를 이용하여 자기공명방식 무선충전 시스템을 구성하였다. 시스템은 130 W 송신기, 1.8 MHz 대역 송수신 공진기, 그리고 제안된 수신기로 구성되어 있으며, 자기공명방식으로 48 V 리튬-이온 배터리를 충전하도록 설계되었다. 시스템 측정 결과, 30 cm의 전송거리에서 약 54 %의 시스템 효율을 나타내었다.

모바일 디스플레이 디지털 인터페이스용 저전력 고속 수신기 회로의 설계 (Design of Low-Power and High-Speed Receiver for a Mobile Display Digital Interface)

  • 이천효;김정훈;이재형;김려연;윤용호;장지혜;강민철;이용진;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제13권7호
    • /
    • pp.1379-1385
    • /
    • 2009
  • 본 논문에서는 모바일 디스플레이 디지털 인터페이스용 저전력 고속 수신기 회로를 제안하였다. 새롭게 제안된 저전력 수신기 회로는 바이어스 전류인 싱크 전류와 소스 전류를 공급전압, 공정, 온도 및 공통 모드 입력 전압의 변 동에 대해 둔감하도록 설계되었다. 3.0V${\sim}$3.6V의 전원전압과 -40${\sim}$85$^{\circ}$C의 온도에서 450Mbps 이상의 고속 데이터 수신이 가능하다. 그리고 모의 실험결과 소모전류는500${\mu}$A 이하이다. 테스트 칩은 매그나칩 0.35${\mu}$m CMOS 공정을 이용하여 제작되었으며, 테스터 결과 데이터 수신기 회로와 데이터 복원 회로가 정상적으로 동작하는 것을 확인하였다.

광수신기 설계 (Optical receiver design)

  • 한창용;김규철
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2005년도 춘계학술발표대회
    • /
    • pp.1641-1644
    • /
    • 2005
  • 현재의 인터넷과 같은 전자 통신망과 멀티미디어 시스템의 발달은 고속의 대용량 데이터 전송을 필요로 한다. 초고속 통신 시스템에서의 고속 데이터 전송은 주로 광섬유를 사용하는 광통신으로 이루어지고 있다. FTTH(Fiber To The Home)와 같은 광통신 시스템은 멀티미디어 커뮤니케이션을 위해 필요한 큰 데이터 전송률을 제공할 수 있기 때문에 더욱 더 중요성이 높아지고 있으며 이러한 광통신 시스템에서는 통신환경의 영향을 적게 받고 외부 조절이나 부품이 필요하지 않는 수신기 IC 의 개발이 요구되고 있다. 일반적으로 광통신 수신기에는 고속 동작에 적합한 특성을 가진 GaAs-MESFET 가 사용되고 있으나, 본 논문에서는 0.35um CMOS 2-poly 4-metal 공정을 이용하여 5Gbps 광수신기를 설계하였다. 설계된 수신기는 Preamplifier, Main amplifier, ABC 회로로 구성되어 있다. Transimpedance amplifier 형태의 Preamplifier 는 광검출기에 의해 생성된 전류 신호를 전압 신호로 변환한다. ABC 회로는 Peak_Hold 회로와 Bottom_Hold 회로로 구성되어 있다. 기존의 Peak_Hold 회로에서는 다이오드와 hold capacitor 를 이용하여 peak 값을 검출하도록 되어 있는데, 다이오드를 이용하는 경우 작은 입력 신호전압의 Peak 값을 검출하는 데 한계가 있다. 이러한 단점을 보완하고자 전류 거울형태의 Peak_Hold 회로를 설계하였다. 전류거울(current mirror)형태의 출력 신호의 duty error 를 줄이고 비트 에러율(Bit Error Rate)을 개선하는데 효과적이었다. 설계된 광수신기는 30dB 의 입력 dynamic range 와 입력 capacitance 3pF 에서 80MHz 의 대역폭을 가진다. 전력 소비량은 3.3V 전원 전압이 인가된 경우 약 150mW 정도이다.

  • PDF

2.5V, 0.25$\mu\textrm{M}$ CMOS 공정을 이용한 채널당 1Gbps로 동작하는 10채널 병렬 광 수신기의 설계 (A 2.5-V,1-Gb/s/ch Parallel Optical Receiver in 0.25mm CMOS Technology)

  • 정성재;김형수;김두근;최영완
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2001년도 제12회 정기총회 및 01년도 동계학술발표회
    • /
    • pp.180-181
    • /
    • 2001
  • 이 논문은 채널당 1Gbps로 동작하는 10채널 광 수신기를 0.25$mu extrm{m}$ CMOS공정을 이용하여 설계한 것이다. 광 수신기는 크게 2부분으로 나눠지는데 첫 번째 부분은 입력된 전류 신호를 전압 신호로 변환시켜주는 역할을 하는 트랜스임피던스 전치증폭기이고, 다음 부분은 원하는 디지털 레벨로 풀스윙 할 수 있도록 하는 후치증폭기이다. 전치증폭기의 출력 전압은 스윙폭에 무관하게 그 다음 단에서 적당한 디지털 레벨 데이터로 변환되어야한다. (중략)

  • PDF

1.8V-구동 Bipolar Integrated Optical Link 수신기

  • 장지근
    • 한국반도체및디스플레이장비학회:학술대회논문집
    • /
    • 한국반도체및디스플레이장비학회 2003년도 추계학술대회 발표 논문집
    • /
    • pp.89-93
    • /
    • 2003
  • 1.8V 구동전압에서 10Mbps 이상의 높은 데이터 전송율을 갖는 새로운 광선로 수신기를 제작하였다. 10Mbps 입력신호 (duty ratio=50%, VIL(저준위 입력전압) = 0.5V, VIH(고준위 입력전압) =1.5V)에 대한 제작된 소자의 평균 출력 전압은 VOL(저준위 출력전압) = OV, VOH(고준위 출력전압) =1.15V로 나타났으며, 1.5V 고준위 입력전압 아래에서 평균 소비전류는 4.6mA로 나타났다.

  • PDF

dB-선형적 특성을 가진 GPS 수신기를 위한 CMOS 가변 이득 증폭기 (dB-Linear CMOS Variable Gain Amplifier for GPS Receiver)

  • 조준기;유창식
    • 대한전자공학회논문지SD
    • /
    • 제48권7호
    • /
    • pp.23-29
    • /
    • 2011
  • 본 논문에서는 GPS 수신기를 위한 dB-선형 특성이 개선된 가변 이득 증폭기 회로를 제안한다. 제안된 dB-선형 전류 발생기는 dB-선형성 오차가 ${\pm}0.15$dB 이내로 개선되었다. 개선된 dB-선형 전류 발생기를 사용하여 GPS 수신기를 위한 가변 이득 증폭기를 설계였다. GPS 수신기의 IF 주파수는 4MHz를 가정하였고, 선형성 요구조건을 도출하여 만족하기 위해 최소 이득일때 24dBm의 IIP3를 만족하도록 하였다. 가변이득 증폭기는 3단으로 구성되어 있으며 DC-오프셋 제거 루프를 통하여 회로의 오프셋 전압을 보상하였다. 설계된 가변 이득 증폭기의 이득은 -8dB~52dB의 범위를 가지며 이득의 dB-선형성은 ${\pm}0.2$dB 이내를 충족한다. 3-dB 주파수 대역폭은 이득에 따라 35MHz~106MHz를 보인다. 가변 이득 증폭기는 CMOS 0.18${\mu}m$ 공정을 이용하여 설계되었으며 전력은 1.8V 전원 전압에서 3mW를 소비한다.

위치 인식이 가능한 WBAN 용 UWB 수신기 (UWB WBAN Receiver for Real Time Location System)

  • 하종옥;박명철;정승환;어윤성
    • 전자공학회논문지
    • /
    • 제50권10호
    • /
    • pp.98-104
    • /
    • 2013
  • 본 논문에서는 무선 통신 및 근거리 위치 인식이 가능한 WBAN(wireless body area network) 용 UWB(Ultra-wide band) 수신기 회로를 제안한다. UWB 수신기는 에너지 검출 방식의 OOK(on-off keying) 변조가 가능하도록 설계가 되었다. 고속의 sampling 을 하기 위해서 4bit ADC 는 DLL(delay locked loop) 을 이용하여 sub-sampling 기법을 사용하도록 설계되었다. 제안된 UWB 수신기는 CMOS $0.18{\mu}m$ 공정을 이용하여 설계되었으며, 전원 전압 1.8V에서 61mA의 전류를 소모하면서 -85.7dBm의 수신 감도, 42.1dB의 RF front-end 게인, 3.88 dB의 noise figure, 최대 4m 까지의 거리 감지 성능을 가지고 있다.