• 제목/요약/키워드: 전력변환시스템

검색결과 1,126건 처리시간 0.028초

인공신경망을 이용한 DWT 전력스펙트럼 밀도 기반 자동화 기계 고장 진단 기법 (Fault Diagnosis Method for Automatic Machine Using Artificial Neutral Network Based on DWT Power Spectral Density)

  • 강경원
    • 융합신호처리학회논문지
    • /
    • 제20권2호
    • /
    • pp.78-83
    • /
    • 2019
  • 소리 기반 기계 고장 진단은 기계의 음향 방출 신호에서 비정상적인 소리를 자동으로 감지하는 것이다. 수학적 모델을 사용하는 기존의 방법은 기계 시스템의 복잡성과 잡음과 같은 비선형 요인이 존재하기 때문에 기계 고장 진단이 어려웠다. 따라서 기계 고장 진단의 문제를 패턴 인식 문제로 해결하고자 한다. 본 논문에서 DWT와 인공신경망 기반 패턴 인식 기법을 이용한 자동화 기계 고장 진단 기법을 제안한다. 기계의 결함을 효과적으로 탐지하기 위해 DWT를 이용해 대역별 분해 후 최상위 고주파 부대역과 최하위 저주파 부대역을 제외한 나머지 부대역의 PSD를 구하여 인공신경망 기반 분류기의 입력으로 사용한다. 그 결과 본 연구에서 제안한 방법은 효과적으로 결함을 탐지할 뿐만 아니라 소리 기반의 다양한 자동 진단 시스템에도 효과적으로 활용될 수 있음을 보여준다.

DSRC수신기를 위한 능동발룬 내장형 5.8GHz SiGe 하향믹서 설계 및 제작 (A 5.8GHz SiGe Down-Conversion Mixer with On-Chip Active Batons for DSRC Receiver)

  • 이상흥;이자열;이승윤;박찬우;강진영
    • 한국통신학회논문지
    • /
    • 제29권4A호
    • /
    • pp.415-422
    • /
    • 2004
  • 근거리무선통신(Dedicated Short Range Communication, DSRC)은 근거러 영역의 노변장치(Road Side Equipment, RSE)와 차량탑재장치(On-Board Equipment, OBE)와의 고속통신을 수행하는 통신시스템이며, 대부분의 지능형교통시스템 서비스는 근거리무선통신에 의해 제공될 것으로 보인다. 본 논문에서는 근거리무선통신 수신기용 하향믹서를 설계 및 제작하였다. 설계된 하향믹서는 믹서코어 회로와 더불어 RF/LO 입력 정합 회로, RF/LO 입력 발룬 회로와 IF 출력 발룬 회로가 온칩으로 구현되었다. 제작된 하향믹서는 1.9 mm${\times}$1.3 mm의 크기를 가지며, 7.5 ㏈의 전력변환이득과 -2.5 ㏈m의 lIP3, 46 ㏈의 LO to RF isolation, 56 ㏈의 LO to IF isolation, 3.0 V의 공급전압 하에서 21 mA의 전류소모로 측정되었다.

DSRC 송신기를 위한 능동발룬 내장형 5.8 GHz SiGe 상향믹서 설계 및 제작 (A 5.8 GHz SiGe Up-Conversion Mixer with On-Chip Active Baluns for DSRC Transmitter)

  • 이상흥;이자열;김상훈;배현철;강진영;김보우
    • 한국통신학회논문지
    • /
    • 제30권4A호
    • /
    • pp.350-357
    • /
    • 2005
  • 근거리무선통신 (Dedicated Short Range Communication, DSRC)은 지능형교통시스템 서비스 제공을 위한 통신 수단으로, 수 미터에서 수백 미터인 근거리 영역의 노변장치(Road Side Equipment, RSE)와 차량탑재장치(On-Board Equipment, OBE)와의 양방향 고속통신을 수행하는 통신시스템이다. 본 논문에서는 SiGe HBT 공정을 이용하여 근거리무선통신 송신기용 5.8 GHz 상향믹서를 설계 및 제작하였다. 설계된 상향믹서는 믹서코어 회로와 더불어 IF/LO/RF 입출력 정합 회로, IF/LO 입력 발룬 회로와 RF 출력 발룬 회로가 단일칩으로 구현되었다. 제작된 상향믹서는 $2.7 mm\times1.6mm$의 크기를 가지며, 3.5 dB의 전력변환이득과 -12.5 dBm의 OIP3, 42 dB의 LO to E isolation, 38 dB의 LO to RF isolation, 3.0 V의 공급전압 하에서 29 mA의 전류소모로 측정되었다.

12kW급 건물일체형 태양광발전시스템 사례분석 (Case Study on 12kW Building Integrated Photovoltaic System)

  • 박경은;강기환;김현일;소정훈;유권종;김준태;이길송
    • 한국태양에너지학회 논문집
    • /
    • 제29권1호
    • /
    • pp.18-23
    • /
    • 2009
  • We intend to describe a 12kW building-integrated photovoltaic system which was applied into the south wall of a new building. This study showed the results that were appeared from describing the PV module manufacture and installation process, and performing generation performance analysis of BIPV system. From the result we confirmed that the generation performance of the BIPV system was changed by season. The performance ratio(PR) was about 83.6% in winter and it means that performance of this BIPV system was so good in that season. On the other hand, the PR in summer was about 75.0% dropped about 8%. It was believed that the change was influenced by the reduction of solar radiation irradiated into the PV modules by installation position and rainy spell in summer. And we also confirmed that low irradiation condition is cause of the additional loss in the total PV system. In this case, the efficiency ratio of PCS drops significantly at low input loads and the average conversion efficiency of PCS in summer was 76.4% decreased about 10% from 86% in winter.

산화아연 피뢰기소자에 흐르는 저항분 누설전류의 검출기법 (A Detection Method of Resistive Leakage Current Flowing through ZnO Arrester Blocks)

  • 이복희;강성만
    • 조명전기설비학회논문지
    • /
    • 제15권3호
    • /
    • pp.67-73
    • /
    • 2001
  • 본 논문에서는 ZnO 피뢰기 소자에 대한 내구성 평가와 열화실험을 위한 저항분 누설전류 검출장치의 개발과 열화진단기법에 대하여 기술하였다. 저항분 누설전류는 ZnO 피뢰기 소자가 정상상태인지 불안정상태인지에 대한 판단의 지표로서 사용할 수 있다. 본 논문에서는 보상회로로 구성된 저항분 누설전류 측정시스템을 설계하여 구성하고, 실증실험으로서 ZnO 소자에 대한 저항분 누설전류의 측정과 고속프리에 변환기법(Fast Fourier transform)을 통해 저항분 누설전류의 주파수특성을 조사·분석하였다. 분석결과 제안한 저항분 누설전류의 측정 시스템은 실험실에서 산화아연 바리스터의 전기적·물성적 특성을 연구하고, 전력계통에 있어서 ZnO 피뢰기의 열화의 진단과 예측기술을 개발하는데 유용하게 활용할 수 있다.

  • PDF

출력전압 제어 가능한 모듈형 DC/DC 컨버터 설계 (Design of Modular DC / DC Converter Design with Programmable Output Voltage)

  • 채용웅
    • 한국전자통신학회논문지
    • /
    • 제14권2호
    • /
    • pp.345-350
    • /
    • 2019
  • 본 연구는 부하의 크기에 따라 출력전압이 변환 가능한 모듈형 컨버터 설계에 관한 것이다. 컨버터는 부하의 크기에 따라 효율이 결정되며 낮은 부하에 대해서는 일반적으로 효율이 낮다. 따라서 대용량의 컨버터를 제작하는 것보다는 소용량의 모듈형 컨버터를 제작하여 부하의 크기에 따라 컨버터 모듈의 병렬결선을 통해 시스템의 용량을 결정하는 것이 효율적인 측면에서 유리할 것이다. 이를 위해 본 연구에서는 부하에 따라 모듈의 수를 조절 가능하도록 설계된 모듈형 DC/DC 컨버터를 소개할 것이다. 모듈의 병렬결선을 위해 출력단에는 프로그램 가능한 저항을 배치하고 이 가변저항을 조절하여 전압의 크기를 조절 가능하게 하였다. 이와 같은 방식으로 제어되는 시스템은 경부하의 경우에 약 32% 가량의 효율 개선을 나타내는 것으로 확인되었다.

그린 환경을 위한 웹기반 대용량 이미지 콘텐츠 검색 시스템 설계 및 구현 (Design and Implementation of Web-based Retrieval System for Massive Image Contents in Green Computing Environment)

  • 나문성;이재동
    • 한국산업정보학회논문지
    • /
    • 제14권5호
    • /
    • pp.113-123
    • /
    • 2009
  • 환경에 대한 문제가 대두됨에 따라, 에너지와 자원의 소비를 억제하고 탄소 배출을 줄이기 위한 노력들이 진행되고 있다. 그 중 다양한 형태의 문서들을 디지털로 변환하여 컴퓨터상에 파일로 보관하고, 이를 전자 문서 또는 전자 이미지 형태로 제공하여 에너지와 자원을 줄이기 위한 노력들이 진행되고 있다. 하지만, 디지털화 된 이미지 데이터들은 인터넷상에 표준화되지 못한 채 산재해 있어 이를 활용하기 위해서는 많은 시간과 노력이 필요하게 된다. 이에 따라 전력 소비 및 자원의 소비가 다시 증가하게 된다. 본 논문에서는 인터넷 상에 존재하는 디지털화된 이미지 데이터의 효율적인 관리와 제공을 통해 에너지와 자원의 소비를 줄이기 위한 시스템을 설계하고 구현한다. 웹상에 존재하는 대용량의 이미지 콘텐츠들을 보다 정확하게 분류하고 사용자가 원하는 이미지 콘텐츠를 정확하고 빠르게 제공해 줌으로써 이미지 데이터에 대한 에너지와 자원의 소비를 줄일 수 있다.

동적 등가 회로를 이용한 MMC의 시뮬레이션 모델 개발 (Development of Simulation Model for Modular Multilevel Converters Using A Dynamic Equivalent Circuit)

  • 신동철;이동명
    • 한국산학기술학회논문지
    • /
    • 제21권3호
    • /
    • pp.17-23
    • /
    • 2020
  • 본 논문에서는 MMC(Modular Multilevel Converter) 시스템 개발시 필요한 등가 회로를 이용한 MMC 시뮬레이션 모델을 제안한다. MMC는 하프 브릿지 혹은 풀 브릿지 형태의 서브 모듈이 직렬로 수십 개에서 수백 개가 연결된 형태의 전력변환기로, 전압형 HVDC(High Voltage Direct Current)와 같은 고압 송전에 가장 적합한 토폴로지로 선택되어 상용화 되어 있다. MMC의 알고리즘 개발을 위해서는 전체 시스템의 시뮬레이션이 필수적이다. 그러나, 수백 혹은 수천 개의 스위칭 소자를 사용하여 MMC의 시뮬레이션 모델의 구성하거나 시뮬레이션을 수행하는 것은 사실상 불가능하다. 따라서 본 논문에서는 전압 레벨 증가 등의 확장성이 용이하고 MMC 변환기의 전압 전류의 동특성을 등가화하여 구현한 시뮬레이션 모델을 제안한다. 스위칭 신호와 암 전류의 방향으로부터 등가 회로의 전압과 전류식을 연산하고, 이를 Matlab/Simulink를 이용하여 등가 모델화한다. 개발된 모델의 타당성을 보이기 위하여 스위칭의 소자를 이용한 5 레벨의 MMC와 본 논문에서 제안하는 등가 모델 MMC의 시뮬레이션의 결과를 보인다. 두 모델의 전류 파형, 전압 파형 등이 일치함을 보임으로써 개발 모델의 타당성을 보이고자 한다.

LED를 이용한 VLC-CDMA 통신 시스템 성능 분석 (Performance of VLC-CDMA Communication System Using LED)

  • 배수진;홍영조;이계산
    • 한국ITS학회 논문지
    • /
    • 제8권2호
    • /
    • pp.83-90
    • /
    • 2009
  • 백색 LED(Light Emitting Diode:발광다이오드)는 고휘도, 향상된 안정성, 낮은 전력 소비, 그리고 긴 수명 등 유리한 특성을 제공한다. LED는 전기 신호를 광신호로 변환시킴으로써 광통신 실내 무선 광 조명실뿐만 아니라, 무선 광 통신 시스템에도 사용되는 전자 소자이다. 현재 이러한 백색 LED에 대해서 다양한 연구가 진행 중이며, 본 논문에서는 이러한 백색 LED를 이용한 VLC(Visible Light Communication:가시광통신)의 다중 접속 방식을 논의한다. 제안된 시스템에서는 현 VLC 시스템의 간섭을 줄이고, 수용량을 늘리기 위해 CDMA(Code Division Multiple Access:코드 분할 다중 접속)를 VLC시스템에 적용한다. 또한 AWGN(Additive White Gaussian Noise) 채널과 Diffuse 채널에서의 OOK(On-off keying) 변조와 BPSK 변조를 사용한 VLC-CDMA통신 시스템을 비교해봄으로써 OOK 변조의 우수성을 결과의 분석을 통하여 나타내었다. 그리고 다중경로환경에서와 AWGN환경에서의 BER을 비교함으로써 다중경로에 의한 간섭의 해결의 중요성을 검토한다. 다중 접속 방식으로 인한 ISI(Inter Symbol Interference)를 제거하여 시스템의 효율을 높이기 위해 Directed LOS(Line Of Sight)와 Diffuse Link를 가정하여 광 확산 코드인 OOC(Optical Orthogonal Code: 광 직교 코드)를 적용한 VLC-CDMA를 제안하고, 성능 분석을 제시한다.

  • PDF

높은 정확도를 가진 집적 커페시터 기반의 10비트 250MS/s $1.8mm^2$ 85mW 0.13un CMOS A/D 변환기 (A 10b 250MS/s $1.8mm^2$ 85mW 0.13um CMOS ADC Based on High-Accuracy Integrated Capacitors)

  • 사두환;최희철;김영록;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권11호
    • /
    • pp.58-68
    • /
    • 2006
  • 본 논문에서는 차세대 디지털 TV 및 무선 랜 등과 같이 고속에서 저전압, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템을 위한 10b 250MS/s $1.8mm^2$ 85mW 0.13um CMOS A/D 변환기 (ADC)를 제안한다. 제안하는 ADC는 요구되는 10b 해상도에서 250MS/s의 아주 빠른 속도 사양을 만족시키면서, 면적 및 전력 소모를 최소화하기 위해 3단 파이프라인 구조를 사용하였다. 입력단 SHA 회로는 게이트-부트스트래핑 (gate-bootstrapping) 기법을 적용한 샘플링 스위치 혹은 CMOS 샘플링스위치 등 어떤 형태를 사용할 경우에도 10비트 이상의 해상도를 유지하도록 하였으며, SHA 및 두개의 MDAC에 사용되는 증폭기는 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용함으로써 10비트에서 요구되는 DC 전압 이득과 250MS/s에서 요구되는 대역폭을 얻음과 동시에 필요한 위상 여유를 갖도록 하였다. 또한, 2개의 MDAC의 커패시터 열에는 소자 부정합에 의한 영향을 최소화하기 위해서 인접신호에 덜 민감한 향상된 3차원 완전 대칭 구조의 커패시터 레이아웃 기법을 제안하였으며, 기준 전류 및 전압 발생기는 온-칩 RC 필터를 사용하여 잡음을 최소화하고, 필요시 선택적으로 다른 크기의 기준 전압을 외부에서 인가할 수 있도록 설계하였다. 제안하는 시제품 ADC는 0.13um 1P8M CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 각각 최대 0.24LSB, 0.35LSB 수준을 보여준다. 또한, 동적 성능으로는 200MS/s와 250MS/s의 동작 속도에서 각각 최대 54dB, 48dB의 SNDR과 67dB, 61dB의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 $1.8mm^2$이며 전력 소모는 1.2V 전원 전압에서 최대 동작 속도인 250MS/s일 때 85mW이다.