• 제목/요약/키워드: 자동공정설계

Search Result 258, Processing Time 0.024 seconds

Design of Temperature Compensation Circuit for W-band Radar Receiver (W-band 레이더 수신기용 온도보상회로 설계)

  • Lee, Dongju;Kim, Wansik;Kwon, Jun-Beom;Seo, Mihui;Kim, Sosu
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.20 no.4
    • /
    • pp.129-133
    • /
    • 2020
  • In this paper, a temperature compensation circuit is presented in order to mitigate gain variability due to temperature in the W-band low-noise amplifier (LNA). The proposed cascode temperature compensation bias circuit automatically controls gate bias voltages of the common-source LNA in order to suppress variations of small-signal gain. The designed circuit was realized in a 100-nm GaAs pHEMT process. The simulated voltage gain of W-band LNA including the proposed bias circuit is >20 dB with gain variability less than ±0.8 dB in the range of temperatures between -35 to 71℃. We expect that the proposed circuit contributes to millimeter-wave receivers for stable performances in radar applications.

Design and Implementation of Mode S EXTENDED SQUITTER Demodulator (Mode S 확장 스퀴터 수신기 복조부 설계 및 구현)

  • Shin, Hee-sung;Yoon, Jun-chul;Seo, Jong-deok;Choi, Sang-bang
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2014.10a
    • /
    • pp.189-192
    • /
    • 2014
  • Recently, U.S. and Europe, which are advanced to Air Traffic Control Management, are interest in replacing Radar System with Communications, Navigation and Surveillance(CNS) and Air Traffic Management(ATM). They pursue to research the efficient Air Traffic Control Management. This paper covers ADS-B 1090ES system which is one of CNS/ATM surveillance systems. This research satisfied all performance required by RTCA DO-268B and EUROCAE ED-129. It optimized algorism to mainly enhance performance such as quality of receiver signal, dynamic range, and so on. The optimized mechanism provided stable performance of demodulation, tuned the level of signal, and had reduced the false reception ratio by the signal level difference. The analyzed algorism helped great performance and will be considered to apply broad system applications.

  • PDF

The Current Status of Recycling Process and Problems of Recycling according to the Packaging Waste of Korea (국내 포장 폐기물에 따른 재질별 재활용 공정 현황 및 재활용 문제점)

  • Ko, Euisuk;Shim, Woncheol;Lee, Hakrae;Kang, Wookgeon;Shin, Jihyeon;Kwon, Ohcheol;Kim, Jaineung
    • KOREAN JOURNAL OF PACKAGING SCIENCE & TECHNOLOGY
    • /
    • v.24 no.2
    • /
    • pp.65-71
    • /
    • 2018
  • Paper packs, glass bottles, metal cans, and plastic materials are classified according to packaging material recycling groups that are Extended Producer Responsibility (EPR). In the case of waste paper pack, the compressed cartons are dissociated to separate polyethylene films and other foreign substance, and then these are washed, pulverized and dried to produce toilet paper. Glass bottle for recycling is provided to the bottle manufacturers after the process of collecting the waste glass bottle, removing the foreign substance, sorting by color, crushing, raw materializing process. Waste glass recycling technology of Korea is largely manual, except for removal of metal components and low specific gravity materials. Metal can is classified into iron and aluminum cans through an automatic sorting machine, compressed, and reproduced as iron and aluminum through a blast furnace. In the case of composite plastic material, the selected compressed product is crushed and then recycled through melt molding and refined products are produced through solid fuel manufacturing steps through emulsification and compression molding through pyrolysis. In the recycling process of paper packs, glass bottles, metal cans, and plastic materials, the influx of recycled materials and other substances interferes with the recycling process and increases the recycling cost and time. Therefore, the government needs to improve the legal system which is necessary to use materials and structure that are easy to recycle from the design stage of products or packaging materials.

A Design of Transceiver for 13.56MHz RFID Reader using the Peak Detector with Automatic Reference Voltage Generator (자동 기준전압 생성 피크 검출기를 이용한 13.56 MHz RFID 리더기용 송수신기 설계)

  • Kim, Ju-Seong;Min, Kyung-Jik;Nam, Chul;Hurh, Djyoung;Lee, Kang-Yun
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.47 no.3
    • /
    • pp.28-34
    • /
    • 2010
  • In this paper, the transceiver for RFID reader using 13.56MHz as a carrier frequency and meeting International Standard ISO 14443 type A, 14443 type B and 15693 is presented. The receiver is composed of envelope detector, VGA(Variable Gain Amplifier), filter, comparator to recovery the received signal. The proposed automatic reference voltage generator, positive peak detector, negative peak detector, and data slicer circuit can adjust the decision level of reference voltage over the received signal amplitudes. The transmitter is designed to drive high voltage and current to meet the 15693 specification. By using inductor loading circuit which can swing more than power supply and drive large current even under low impedance condition, it can control modulation rate from 30 percent to 5 percent, 100 perccnt and drive the output currents from 5 mA to 240 mA depending on standards. The 13.56 MHZ RFID reader is implemented in $0.18\;{\mu}m$ CM08 technology at 3.3V single supply. The chip area excluding pads is $1.5mm\;{\times}\;1.5mm$.

A Fully-Integrated Low Phase Noise Multi-Band 0.13-um CMOS VCO using Automatic Level Controller and Switched LC Tank (자동 크기 조절 회로와 Switched LC tank를 이용한 집적화된 저위상 잡음 다중 대역 0.13-um CMOS 전압 제어 발진기)

  • Choi, Jae-Won;Seo, Chul-Hun
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.44 no.1
    • /
    • pp.79-84
    • /
    • 2007
  • In this paper, a fully-integrated low phase noise multi-band CMOS VCO using automatic level controller (ALC) and switched LC tank has been presented. The proposed VCO has been fabricated in a 0.13-um CMOS process. The switched LC tank has been designed with a pair of capacitors and two pairs of inductors switched using MOS switch. By using this structure, four band (2.986 ${\sim}$ 3.161, 3.488 ${\sim}$ 3.763, 4.736 ${\sim}$ 5.093, and 5.35 ${\sim}$ 5.887 GHz) operation is achieved in a single VCO. The VCO with 1.2 V power supply has phase noise of -118.105 dBc/Hz @ 1 MHz at 2.986 GHz and -113.777 dBc/Hz @ 1 MHz at 5.887 GHz, respectively. The reduced phase noise has been approximately -1 ${\sim}$ -3 dBc/Hz @ 1 MHz in the broadest tuning range, 2.986 ${\sim}$ 5.887 GHz. The VCO has consumed 4.2 ${\sim}$ 5.4 mW in the entire frequency band.

A Study of Tire Curing Bladder shaping by Using Finite Element Method (유한요소법을 이용한 타이머 Curing Bladder Shaping엔 관한 연구)

  • 김천식;김항우
    • Proceedings of the Computational Structural Engineering Institute Conference
    • /
    • 1992.10a
    • /
    • pp.3-3
    • /
    • 1992
  • 타이어 Curing공정은 공기압 타이어의 제조시 상당히 정교한 단계를 거쳐서 이루어지며, 이는 타이어 설계에 큰 영향을 줄 뿐만아니라, 타이어의 성능에도 관건이 있다. 본 연구에서는 유한요소법을 이용하여 타이어의 molding 공정을 분석하였다. 유한요소해석 프로그램인 MARC가 Cured 타이어 내부의 Curing Bladder 팽창과정해석에 이용되었다. 비압축성 요소로 Curing Bladder를 모형화하였으며, MARC의 접촉문제해석기법(contact option)을 이용하여 Cured 타이어 내부와 Curing Bladder 외부의 접촉부위를 Simulation하였다. 본 연구의 주요 관심내용으로서는 Curing Bladder의 형상변화에 따른 Curing Bladder의 팽창거동해석과, Cured타이어와 Curing Bladder의 접촉부위에서 얻을 수 있는 접촉압력의 비교.검토이다. 타이어 Curing시 타이어와 Bladder의 Contact과정을 해석하여, 아래와 같은 결과를 도출하였다. Bladder의 형상은 Cylinderical 형상 보다는 Toroidal 형태가 접촉압 분포의 균일성 및 크기 측면에 서 우수한 것으로 판단된다. Curing Bladder의 증심선 부위 보다 이에서 약간 떨어진 부위에서 최대 접촉압력이 발생되며, 이는 타이어 내면의 굴곡현상과 깊은 관련이 있윰 것으로 사료된다. 타이어 Bead부의 Carcass 자연평형현상이 유지된 제품을 얻기위해서는, Side-Bead구간의 접촉압력 증가가 필요하며, 이를 위하여는 Bladder 형상이 Cylinderical 보다는 Toroidal 형태가 유리하고, Bead부의 Gage Down, 전체직경의 증가 및 높이의 증가가 유리한 것으로 판단된다. 본 연구 결과를 이용하여, 타이어 Curing과정에서 발생되는 불량제품의 원인파악 및 타이어 설계자가 원하는 제품생산의 불가능한 원인을 파악하는데 도움을 줄 것이다.를 C의 structure와 pointer를 기반으로 하게끔 변경시키고 이에 따르는 제반 변경 사항을 수정 보완하여 프로그램의 분석을 용이하게 하며 기능의 변경 및 추가가 수월하게 하였고 메모리를 동적으로 관리할 수 있게 하였다. 또한 기존의 smpl에 디버깅용 함수 및 설비(facility) 제어용 함수를 추가하여 시뮬레이션 프로그램 작성을 용이하게 하였다. 예를 들면 who_server(), who_queue(), pop_Q(), push_Q(), pop_server(), push_server(), we(), wf(), printfct() 같은 함수들이다. 또한 동시에 발생되는 사건들의 순서를 조종하기 위해, 동시에 발생할 수 있는 각각의 사건에 우선순위를 두어 이 우선 순위에 의하여 사건 리스트(event list)에서 자동적으로 사건들의 순서가 결정되도록 확장하였으며, 설비 제어방식에 있어서도 FIFO, LIFO, 우선 순위 방식등을 선택할 수 있도록 확장하였다. SIMPLE는 자료구조 및 프로그램이 공개되어 있으므로 프로그래머가 원하는 기능을 쉽게 추가할 수 있는 장점도 있다. 아울러 SMPLE에서 새로이 추가된 자료구조와 함수 및 설비제어 방식등을 활용하여 실제 중형급 시스템에 대한 시뮬레이션 구현과 시스템 분석의 예를 보인다._3$", chain segment, with the activation energy of carriers from the shallow trap with 0.4[eV], in he amorphous regions.의 증발산율은 우기의 기상자료를 이용하여 구한 결과 0.05 - 0.10 mm/hr 의 범위로서 이로 인한 강우손실량은 큰 의미가 없음을 알았다.재발이 나타난 3례의 환자를 제외한 9례 (75%)에서는 현재까지 재발소견을 보이지 않고 있다. 이러한 결과는 다른 보고자들과 유사한 결과를 보이고 있지만 아직까지 증례가 많지 않기 때문에 생존율을 얻

  • PDF

Present Status of Hydrogen Refueling Station in KIER (KIER 수소충전소 구축 현황)

  • Seo, Dong-Joo;Seo, Yu-Taek;Seo, Yong-Seog;Park, Sang-Ho;Roh, Hyun-Seog;Jeong, Jin-Hyeok;Yoon, Wang-Lai
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2006.06a
    • /
    • pp.21-24
    • /
    • 2006
  • 수소의 소규모 분산 생산 기술은 본격 적 인 수소 인프라가 도입되기 전에 연료전지 자동차의 수소 충전용이나 분산 발전형 연료전지의 수소 공급을 위해 필요하다. 생산 용량은 수소 기준으로 $20{\sim}100 Nm^3/hr$ 정도로 현재로선 천연가스의 수증기 개 질법이 가장 경제적인 공정으로 알려져 있다. 소규모 생산에 따른 열효율 저하를 줄이 기 위해 단위 공정들이 통합된 컴팩트 개질 시스템의 개발이 필요하다. 연료전지 자동차용 수소 인프라 조기 구축을 위하여 수소충전소 구축과 국산화 천연가스 수증기 개질기 개발을 병행하여 진행하였다. 수소 충전소 구축 부분은 충전소 부지 확보, 건물 건축, 각종 유틸리 티 설치의 토목 부분과 천연가스 개질형 수소 제조 유닛 설치, 수소 압축, 저장, 디스펜싱 시스템 설치를 포함하고 있으며 고압 설비에 대한 인허가 대응 및 안전대책 작업도 진행하였다. 구축된 수소충전소는 향후 연료전지 자동차 연계 실증 프로그램에 활용할 수 있다. 국산화 핵심 기술 개발을 위하여 열 및 시스템 통합 설계에 의 해 천연가스 수증기 개질기를 제작하고 내부 열교환 구조에 따른 개질기의 성능을 평가하였다. 개발된 개질기는 개질온도 $720^{\circ}C$, 수증기 대 카본 비 2.7의 운전조건에서 $23Nm^3/h$ 이상의 수소 생산이 가능하였으며 73% 이상의 개질 효율을 나타내었다. 개발된 천연가스 수증기 개질기는 향후 수소 정제용 PSA(Pressure Swing Adsorption) 시스템과 연계하여 수소충전소 국산화 엔지니어링 설계 패키지 개발의 핵심 기 술로 사용할 계획이다.시간 정도 운전한 후 시스템을 정지하였다 메탄 전환율과 일산화 탄소 농도, 열효율을 모니터링 하고 있으며, 현재까지 초기 성능을 그대로 유지하고 있다. 앞으로 일일시동-정지 운전 시험을 지속하면서 초기 시동 특성 및 부하 변동에 따른 응답 특성 개선, 그리고 연료전지와의 연계 운전을 실시할 예정이다 한다. 단위 전지 운전 온도 $130^{\circ}C$, 상대습도 37%의 운전 조건에서도 상당히 우수한 전지 성능을 보임에 따라 고온/저가습 조건에서 상용 Nafion 112 막보다 우수한 막 특성을 나타냄을 확인하였다.소/배후방사능비는 각각 $2.18{\pm}0.03,\;2.56{\pm}0.11,\;3.08{\pm}0.18,\;3.77{\pm}0.17,\;4.70{\pm}0.45$ 그리고 $5.59{\pm}0.40$이었고, $^{67}Ga$-citrate의 경우 2시간, 24시간, 48시간에 $3.06{\pm}0.84,\;4.12{\pm}0.54\;4.55{\pm}0.74 $이었다. 결론 : Transferrin에 $^{99m}Tc$을 이용한 방사성표지가 성공적으로 이루어졌고, $^{99m}Tc$-transferrin의 표지효율은 8시간까지 95% 이상의 안정된 방사성표지효율을 보였다. $^{99m}Tc$-transferrin을 이용한 감염영상을 성공적으로 얻을 수 있었으며, $^{67}Ga$-citrate 영상과 비교하여 더 빠른 시간 안에 우수한 영상을 얻을 수 있었다. 그러므로 $^{

  • PDF

Development of Inspection System for Transparent Pattern of the Electromagnetic Resonance Pen (전자펜 입력용 투명패턴 검사장치 개발)

  • Ryu, Young Kee
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.21 no.6
    • /
    • pp.640-645
    • /
    • 2020
  • To produce an input device stably using the transparent electromagnetic pattern of an electromagnetic induction method, pattern inspection is required in advance in the production process. Various methods of inspecting the capacitive pattern for hand-touch have been proposed, but it is difficult to find the related technical data for the pattern inspection method of the transparent electromagnetic induction method. In this study, to develop an inspection system for a fused electromagnetic resonance pen sensor with a copper-etched metal mesh pattern, an inspection algorithm and method for measuring the antenna impedance inside the sensor was proposed by measuring only the exposed FPCB connector. The proposed method was configured as a control board consisting of a microprocessor that forms a loop between specific channels according to the command of a computer, a computer-controlled by the Windows program, an LCR meter measuring the impedance between specific channels, and transmitting the measurement results back to the computer. An evaluation of the proposed system and measurements of nine specimens showed that it could detect the defects of the sensor used in the actual product.

Low Voltage Swing BUS Driver and Interface Analysis for Low Power Consumption (전력소모 감소를 위한 저 전압 BUS 구동과 인터페이스 분석)

  • Lee Ho-Seok;Kim Lee-Sup
    • Journal of the Korean Institute of Telematics and Electronics C
    • /
    • v.36C no.7
    • /
    • pp.10-16
    • /
    • 1999
  • This paper describes a low voltage swing bus driver using FCSR(Feedback Control Swing voltage Reduction) which can control bus swing voltage within a few hundred of mV. It is proposed to reduce power consumption in On-chip interface, especially for MDL(Merged DRAM Logic) architecture wihich has wide and large capacitance bus. FCSR operates on differential signal dual-line bus and on precharged bus with block controlling fuction. We modeled driver and bus to scale driver size automatically when bus environment is variant. We also modeled coupling capacitance noise(crosstalk) of neighborhood lines which operate on odd mode with parallel current source to analysis crosstalk effect in the victim-line according as voltage transition in the aggressor-line and environment in the victim-line. We built a test chip which was designed to swing 600mV in bus, shows 70Mhz operation at 3.3V, using Hyundai 0.8um CMOS technology. FCSR operate with 250Mhz at 3.3V by Hspice simulation.

  • PDF

An Implemention of Low Power 16bit ELM Adder by Glitch Reduction (글리치 감소를 통한 저전력 16비트 ELM 덧셈기 구현)

  • 류범선;이기영;조태원
    • Journal of the Korean Institute of Telematics and Electronics C
    • /
    • v.36C no.5
    • /
    • pp.38-47
    • /
    • 1999
  • We have designed a 16bit adder which reduces the power consumption at each level of architecture, logic and transistor. The conventional ELM adder has a major disadvantage which makes glitch in the G cell when the particular input bit patterns are applied, because of the block carry generation signal computed by the input bit pattern. Thus, we propose a low power adder architecture which can automatically transfer each block carry generation signal to the G cell of the last level to avoid glitches for particular input bit patterns at the architecture level. We also use a combination of logic styles which is suitable for low power consumption with static CMOS and low power XOR gate at the logic level. Futhermore, The variable-sized cells are used for reduction of power consumption according to the logic depth of the bit propagation at the transistor level. As a result of HSPICE simulation with $0.6\mu\textrm{m}$ single-poly triple-metal LG CMOS standard process parameter, the proposed adder is superior to the conventional ELM architecture with fixed-sized cell and fully static CMOS by 23.6% in power consumption, 22.6% in power-delay-product, respectively.

  • PDF