• Title/Summary/Keyword: 입력포트

Search Result 193, Processing Time 0.023 seconds

Study on Security Weakness of Barcode Devices (바코드를 이용하는 기기에서의 보안적 취약점 탐구)

  • Park, Beom-joon
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2017.10a
    • /
    • pp.457-461
    • /
    • 2017
  • Barcode is widely being used in many places such as supermarket, cafeteria, library, etc. ISBN, Code 128, Code 39 are mainly used in barcode. Among them, Code 128 which is based on ASCII Code can transfer control letters that range from ASCII Code 0 to ASCII 32. Control letters intrinsically imply letters that are used to deliver information to peripheral devices such as a printer or communication joint, however, they play quite different roles if they are inputted on Windows. Generally, barcode devices doesn't verify input data, thus it enables people to tag any barcode that has specific control letters and execute the commands. Besides, most barcode recognition programs are using a database and they have more security weakness compared to other programs. On the basis of those reasons, I give an opinion that SQL Injection can attack barcode recognition programs through this study.

  • PDF

Design of a Spread Spectrum Clock Generator for DisplayPort (DisplayPort적용을 위한 대역 확산 클록 발생기 설계)

  • Lee, Hyun-Chul;Kim, Tae-Ho;Lee, Seung-Won;Kang, Jin-Ku
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.46 no.7
    • /
    • pp.68-73
    • /
    • 2009
  • This paper describes design and implementation of a spread spectrum clock generator (SSCG) for the DisplayPort. The proposed architecture generates the spread spectrum clock using a sigma-delta fractional-N PLL. The SSCG uses a digital End order MASH 1-1 sigma-delta modulator and a 9bit Up/Dn counter. By using MASH 1-1 sigma-delta modulator, complexity of circuit and chip area can be reduced. The advantage of sigma-delta modulator is the better control over modulation frequency and spread ratio. The SSCG generates dual clock rates which are 270MHz and 162MHz with 0.25% down-spreading and triangular waveform frequency modulation of 33kHz. The peak power reduction is 11.1dBm at 270MHz. The circuit has been designed and fabricated using in 0.18$\mu$m CMOS technology. The chip occupies 0.620mm$\times$0.780mm. The measurement results show that the fabricated chip satisfies the DispalyPort standard.

Developing Scoring Rubric and the Reliability of Elementary Science Portfolio Assessment (초등 과학과 포트폴리오의 채점기준 개발과 신뢰도 검증)

  • Kim, Chan-Jong;Choi, Mi-Aee
    • Journal of The Korean Association For Science Education
    • /
    • v.22 no.1
    • /
    • pp.176-189
    • /
    • 2002
  • The purpose of the study is to develop major types of scoring rubrics of portfolio system, and estimate the reliability of the rubrics developed. The portfolio system was developed by Science Education Laboratory, Chongju National University of Education in summer, 2000. The portfolio is based on the Unit 2, The Layer and Fossil, and Unit 4, Heat and Change of Objects at fourth-grade level. Four types of scoring rubrics, holistic-general, holistic-specific, analytical-general, and analytical-specific, were developed. Students' portfolios were scored and inter-rater and intra-rater reliability were calculated. To estimate inter-rater reliability, 3 elementary teachers per each rubric(total 12) scored 12 students' portfolios. Teachers who used analytical-specific rubric scored only six portfolios because it took much more time than other rubrics. To estimate intra-rater reliability, second scoring was administered by two raters per rubric in two and half month. The results show that holistic-general rubric has high inter-rater and moderate intra-rater reliability. Holistic-specific rubric shows moderate inter- and intra-rater reliability. Analytical-general rubric has high inter-rater and moderate intra-rater reliability. Analytical-specific rubric shows high inter- and intra-rater reliability. The raters feel that general rubrics seems to be practical but not clear. Specific rubrics provide more clear guidelines for scoring but require more time and effort to develop the rubrics. Analytical-specific rubric requires more than two times of time to score each portfolio and is proved to be highly reliable but less practical.

Implementation of Control and Monitoring System Using Embedded web server (내장형 웹서버를 이용한 감시 및 제어 시스템 구현)

  • 최재우;노방현;이창근;차동현;황희융
    • Proceedings of the KAIS Fall Conference
    • /
    • 2002.11a
    • /
    • pp.171-173
    • /
    • 2002
  • 본 논문은 기존의 PC기반의 웹 서버를 이용한 것이 아닌 리눅스 기반의 임베디드 웹 서버를 제작하여 원격지 하드웨어의 제어와 감시를 구현했다. 리눅스는 2.4.1 버전을 ARM7 보드에 포팅했으며 웹 서버는 GPL(General Public License)규약인 Boa web server를 사용했다. 원격지 감시와 제어를 위해 Cirrus Logic의 ARM7 칩인 EP7312의 GPIO(General Purpose Inpout Output) B포트에 입력장치와 출력장치를 연결시켜 실험하였다. 리눅스 운영체제 환경에서의 GPIO 장치 드라이버를 작성하고 이를 구동시키는 응용프로그램은 리눅스용 C언어를 CGI프로그램화시켜 클라이언트 PC의 웹 브라우저에서 제어와 감시가 가능하게 했다. 이는 기존의 PC기반의 웹 서버를 사용하는 것 보다 비용절감이라는 장점이 있고 또한 운영체제 없이 구현되는 웹 서버보다는 응용 범위의 다양성과 개발기간 단축이라는 장점을 가지고 있다.

An Implementation of Digital TV Stream Analyzer (디지틸 TV 스트림 분석기 구현)

  • 정혜진;김용한
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2000.11b
    • /
    • pp.95-100
    • /
    • 2000
  • 본 논문에서는 디지털 TV 방송 스트림을 분석, 검증하기 위한 시스템을 PC 상에서 소프트웨어 기반으로 구현하였다. 저장되어 있는 MPEG-2 트란스포트 스트림(transport stream, TS) 파일을 입력으로 받으며 별도의 하드웨어 장치를 사용하지 않는다. 이 분석기는 PSI(program specific information), TS 섹션, TS 헤더 등 기본 내용뿐만 아니라, TS 패킷들을 오디오, 비디오, PCR(program clock reference), 부가 데이터, 널(null) 패킷 등으로 구분하여 그래픽 사용자 인터페이스 통하여 보여 준다. 또한, 현재 표시되고 있는 TS 패킷과 가장 가까운 I 프레임를 디스플레이 해줌으로써 비트스트림 상의 오류 부분과 실제 영상과 쉽게 매칭시킬 수 있도록 해 준다. 본 논문의 분석기는 MPEG-2 비트스트림 적합성 검사 기능도 제공하며, 데이터 방송을 위한 여러 가지 부가 데이터를 MPEG-2 기본 스트림에 삽입하는 기능도 갖고 있다. 본 논문의 분석기를 이용함으로써 저비용으로 방송 스트림을 분석, 검증할 수 있을 뿐만 아니라, 실험실 연구를 위한 데이터 방송용 비트스트림을 저비용으로 제작할 수 있다.

  • PDF

DEA를 이용한 펀드(fund)의 성과 평가

  • Gang, Maeng-Su;Hong, Hyo-Jeong
    • Proceedings of the Korean Operations and Management Science Society Conference
    • /
    • 2006.11a
    • /
    • pp.409-412
    • /
    • 2006
  • 펀드의 성과 평가는 펀드선택 의사결정시 가장 중요한 고려요인이다. 전통적인 펀드 성과평과 지표인 샤프비율이나 트레이너 비율은 운용비용과 거래비용 등과 같은 다양한 요소들을 반영하지 못하고 있다. 펀드의 여러 수익과 비용요인들을 반영하기 위해, 본 연구에서는 DEA를 이용하여 펀드의 상대적인 효율성을 측정하였다. 분석자료는 2005년 12월 31일까지 국내에 존재하는 3년 이상 운용된 67개의 장기펀드를 대상으로 분석하였다. 입력변수는 비용과 관련된 총 보수율, 월수익률의 표준편차, 펀드 규모를 나타내기 위한 평균설정좌수를 이용하였고 출력변수는 이익과 관련된 예상 월평균수익률과 시장포트폴리오의 월수익률을 상회한 기간의 비율을 사용하였다. 본 연구결과, DEA를 통해 수익률만으로는 평가할 수 없는 펀드의 운용능력을 평가할 수 있었다.

  • PDF

Design of the Naming Agent using Meta-data (메타 데이터를 이용한 네이밍 에이전트 설계)

  • 김광명;고현;이연식
    • Proceedings of the Korea Multimedia Society Conference
    • /
    • 2002.05d
    • /
    • pp.1109-1114
    • /
    • 2002
  • 본 논문에서는 멀티 에이전트 모델에서의 정보 검색 서비스 지원에 있어 이동 에이전트의 이주 호스트(이하 노드) 자동 탐색, 이주 순위 결정 및 검색 적중률 분석을 통한 보다 정확한 정보 서비스 지원을 위해 메타 데이터를 이용한 네이밍 에이전트를 설계한다. 기존의 이동 에이전트 시스템에서는 이동 에이전트가 이주할 노드의 IP와 포트번호 또는 CORBA 구현 저장소에 등록된 구현 객체의 이름 등을 사용자가 직접 지정해주어야 함으로써, 이주 대상 노드에 대한 구현 객체 연결을 위해 물리적인 정보들을 반드시 알고 있어야 하는 단점이 있다. 따라서, 본 논문에서는 각 네이밍 서비스별로 구현 객체 관련 정보들을 메타 데이터 테이블에 저장 및 관리하고, 사용자 입력 검색 키워드에 대한 해당 구현 객체의 객체 참조자를 반환하는 네이밍 에이전트를 설계한다. 설계된 네이밍 에이전트는 메타 데이터를 이용하여 정확한 정보 검색을 수행하기 위한 노드 이주를 지원하고, 이를 통해 다양한 사용자의 요구에 따른 정보 검색 정확도의 향상은 물론 이동 에이전트의 순회 검색 수행 시간의 단축 및 한정된 네트웍 환경에서의 트래픽 감소를 유도한다.

  • PDF

A Study on the Data Transmission Characteristics of Low-Voltage CMOS using FPGA (FPGA를 이용한 저전압 CMOS에서의 데이터 전달특성 연구(반도체 및 통신소자))

  • 김석환;정학기;허창우
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2003.10a
    • /
    • pp.407-410
    • /
    • 2003
  • 현재 통신시스템에서 많이 사용되고 있는 Xilinx FPGA를 이용하여, 여러 가지 로직을 구현하고 데이터 전달특성을 분석하기 위하여 신호의 노이즈와 데이터 손실을 방지하기 위하여 10층의 PCB(Printed Circuit Board)를 만들었다. FPGA에 클럭과 64bit의 데이터를 동기 시켜 전송선로의 길이의 변화와 입력된 클럭의 주파수 변화에 따른 최대 안정된 데이터 전달속도와 전송선로의 길이를 알아보았다. 제작된 PCB보드에서 FPGA의 출력 핀에서 출력포트 사이의 전송선로 길이는 13cm이며 확장된 테스트용 전송선로 보드의 길이는 30cm, 60cm, 120cm이다. 그러므로 전송선로의 길이를 13cm, 43cm, 73cm, 133cm간격으로 측정하였으며, 데이터 전송특성에 대한 클럭 주파수는 10MHz, 50MHz, 100MHz, 125MHz, 150MHz로 나누어 측정하였다. 데이터 전달 특성에서 125Mbps까지는 불가능 하지만 전송선로의 길이가 30cm일 경우 최대 100Mbps까지 안정하게 데이터를 전달할 수 있었다.

  • PDF

Performance Analysis of Low Latency Pre-Registration Handoff (낮은 지연을 갖는 사전등록 핸드오프의 성능분석)

  • 김두용;박상현
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.4 no.4
    • /
    • pp.329-333
    • /
    • 2003
  • In this paper we analyze the performance of the low latency pre-registration handoff method of mobile IP by computer simulation. Packet losses and delays are evaluated in terms of system utilization. Foreign agents that participate in the handoff process can be modeled as queues representing input and output ports. Therefore, we propose an analytical model of pre-registration handoff by using open queueing network model. Simulation results are shown for validating analytical estimates.

  • PDF

A study on the Development of CNC Lathe for Noncircular Cutting (비진원 가공용 CNC 선반 개발에 관한 연구)

  • 김경석;양승필;김성식;정현철;김정호;이도윤
    • Proceedings of the Korean Society of Precision Engineering Conference
    • /
    • 1995.04b
    • /
    • pp.45-51
    • /
    • 1995
  • 자동차 엔진의 피스톤은 핀 구멍의 복잡한 형상과 2사이클 엔진의 경우 실린더쪽 흡기 및 배기 포트의 위치에 따라 균일하지 않은 열이나 응력 등의 영향에 의한 변형을 고려하여, 상온에서의 형상이 각종 평가 시험을 거쳐 엔진마다 다양한 형상을 갖는 피스톤으로 결정된다. 본 연구에서는 컴퓨터 제어에 의한 방법으로서 타원형상을 갖는 임의의 피스톤을 고속, 고정도로 가공할 수 있는 CNC(Computer Numerical Control)선반 개발에 관하여 연구 하였다. 피스톤 데이터를 퍼스널 컴퓨터로 입력하고 CNC 제어하므로 마스터캠의 제작 불필요, Recess 등과 같은 미세가공 가능, 피스톤의 형상변경 용이, 고속가공 등으로 모방절삭 방식보다 훨씬 높은 생산성 향상이 기대된다.

  • PDF