• Title/Summary/Keyword: 입력기

Search Result 4,429, Processing Time 0.025 seconds

A Jeongeum Combination Automaton for Windows Jeongeum IME (윈도우용 정음 입력기를 위한 정음 조합 자동 장치)

  • Kim, Ga-Youn;Byun, Jeong-Yong;Lee, Hana
    • Annual Conference on Human and Language Technology
    • /
    • 2018.10a
    • /
    • pp.225-227
    • /
    • 2018
  • 세계화가 진행되는 요즘, 외국어의 한글 표기 수요가 점차 증가하고 있다. 하지만 현대 한글은 11,172자 밖에 표현할 수 없는 반면 훈민정음은 약 399억 음절을 표현할 수 있다. 하지만 기존 컴퓨터 시스템에서의 훈민정음은 훈민정음 창제원리가 반영되어 있지 않아 약 399억 음절을 온전히 표현할 수 없다. 본 연구의 목적으로 약 399억 음절 입력이 가능한 윈도우용 정음 입력기를 구현하기 위해 기존 연구에 이어 정음 조합 자동 장치를 연구하고 구현하여 이식함에 있다.

  • PDF

Performance Evaluation and Implementation of Rank-Order Filter Using Neural Networks (신경회로망을 이용한 Rank-Order 필터의 구현과 성능 평가)

  • Yoon, Sook;Park, Dong-Sun
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.6B
    • /
    • pp.794-801
    • /
    • 2001
  • 본 논문에서는 rank-order 필터의 구현을 위해 세 가지 신경회로망의 구조를 제시하고 분석하며 용도를 제안한다. 첫 번째 신경회로망을 이용하여 2-입력 정렬기를 제안하고 이를 이용하여 계층적인 N-입력 정렬기를 구성한다. 두 번째로 입력 신호간의 상대적인 크기 정보를 이용하여 학습 패턴을 구성한 후 역전파 학습 기법을 이용하여 구현되는 순방향 신경회로망을 이용한 rank-order 필터를 구현한다. 세 번째로 신경회로망의 구조의 출력층에 외부 입력으로 순위 정보를 가지도록 하는 rank-order 필터를 순방향 신경회로망을 이용하여 구현한다. 그리고 이러한 제안된 기술들에 대해 확장성, 구조의 복잡도와 시간 지연 등에서의 성능을 비교, 평가한다. 2-입력 정렬기를 이용하는 방식은 확장이 용이하고 비교적 구조가 간단하나 입력 신호들의 정렬을 위해 신경회로망은 순환하는 구조를 가지며 입력 신호의 수에 비례하는 반복 연산 후에 결과를 얻게 된다. 반면에, 순방향 신경회로망을 이용한 rank-order 필터의 구현 방식은 이러한 반복 연산으로 인한 시간 지연을 줄일 수 있으나 상대적으로 복잡한 구조를 가진다.

  • PDF

Development of the Engineering Calculator using Mobile Java (모바일 자바를 이용한 공학용 계산기 개발)

  • Kim, Sung-Ho
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 2008.06a
    • /
    • pp.169-174
    • /
    • 2008
  • 본 논문에서는 사용자가 원하는 수식을 휴대 전화기의 사용자 입력 인터페이스를 통해 한꺼번에 모두 입력하면, 입력받은 수식을 분석하고 계산 및 연산자 우선순위를 파악한 후에 순차적으로 계산을 수행해주는 휴대 전화기용 공학 계산기 개발에 대하여 기술한다. 기존의 계산 기능을 지원하는 휴대 전화기에서는 수식 전체를 한꺼번에 입력받지 못하는 단점으로 인하여 간단한 수식 계산을 수행할 때에도 여러 번의 수식 입력을 해야 하기 때문에 하나의 수식을 계산하는데 시간이 많이 소모되는 불편함을 가지고 있었다. 또한 입력받은 수식을 저장할 메모리의 부족과 수식 분석 기능 등의 부재로 인해 현재까지 휴대 전화기용 공학 계산 기능은 제대로 서비스되지 못하고 있다. 그러므로 본 논문에서는 이러한 문제점들을 개선하여 모든 수식을 한꺼번에 입력하고 계산 및 연산자 우선순위에 의하여 실시간으로 결과 값을 확인할 수 있는 시스템을 개발하였으며, 향후 공학용 계산기가 필요한 학생 및 일반인들에게 매우 유용하게 사용될 수 있을 것으로 기대한다.

  • PDF

Design of Complex Fault Detection and Isolation for Sensor and Actuator by Using Unknown Input PI Observer (미지 입력 PI 관측기를 이용한 센서 및 구동기의 복합 고장진단)

  • 김환성
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 1999.05a
    • /
    • pp.437-441
    • /
    • 1999
  • In this paper, a fault diagnosis method using unknown-input proportional integral (PI) observers including the magnitude of actuator failures is proposed. It is shown that actuator failures are detected and isolated perfectly by monitoring the integrated error between the actual output and the estimated output using an unknown-input PI observer. Also in presence of complex actuator and sensor failures, these failures are detected and isolated by multiple unknown-input PI observers perfectly.

  • PDF

Design and Implementation of Pinpad using Secure Technology from Shoulder Surfing Attack (비밀번호 훔쳐보기로부터 안전한 기술을 내장시킨 비밀번호 입력기의 설계 및 구현)

  • Kang, Moon-Seol;Kim, Young-Il
    • The KIPS Transactions:PartD
    • /
    • v.17D no.2
    • /
    • pp.167-174
    • /
    • 2010
  • When entering the PIN(personal identification number), the greatest security threat is shoulder surfing attack. Shoulder surfing attack is watching the PIN being entered from over the shoulder to obtain the number, and it is the most common and at the same time the most powerful security threat of stealing the PIN. In this paper, a psychology based PINpad technology referred to as DAS(Dynamic Authentication System) that safeguards from shoulder surfing attack was proposed. Also, safety of the proposed DAS from shoulder surfing attack was tested and verified through intuitive viewpoint, shoulder surfing test, and theoretical analysis. Then, a PINpad with an internal DAS that was certified for its safety from shoulder surfing attack was designed and produced. Because the designed PINpad significantly decreases the chances for shoulder surfing attackers being able to steal the PIN when compared to the ordinary PINpad, it was determined to be suitable for use at ATM(automated teller machine)s operated by banks and therefore has been introduced and is being used by many financial institutions.

Low-Power Multiplier Using Input Data Partition (입력 데이터 분할을 이용한 저전력 부스 곱셈기 설계)

  • Park Jongsu;Kim Jinsang;Cho Won-Kyung
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.30 no.11A
    • /
    • pp.1092-1097
    • /
    • 2005
  • In this paper, we propose a low-power Booth multiplication which reduces the switching activities of partial products during multiplication process. Radix-4 Booth algorithm has a characteristic that produces the Booth encoded products with zero when input data have sequentially equal values (0 or 1). Therefore, partial products have higher chances of being zero when an input with a smaller effective dynamic range of two multiplication inputs is used as a multiplier data instead of a multiplicand. The proposed multiplier divides a multiplication expression into several multiplication expressions with smaller bits than those of an original input data, and each multiplication is computed independently for the Booth encoding. Finally, the results of each multiplication are added. This means that the proposed multiplier has a higher chance to have zero encoded products so that we can implement a low power multiplier with the smaller switching activity. Implementation results show the proposed multiplier can save maximally about $20\%$ power dissipation than a previous Booth multiplier.

High Efficiency Half-Bridge Converter with Wide Input Voltage Range (넓은 입력전압 범위에서 높은 효율을 가지는 비대칭 하프-브릿지 컨버터)

  • Han, Jung-Kyu;Choi, Seung-Hyun;Moon, Gun-Woo
    • Proceedings of the KIPE Conference
    • /
    • 2018.07a
    • /
    • pp.12-14
    • /
    • 2018
  • 본 논문에서는, 넓은 입력전압 범위에서 높은 효율을 가지는 비대칭 하프-브릿지 컨버터를 제안한다. 비대칭 하프-브릿지 컨버터는 적은 소자수를 가지고, 영전압 스위칭이 가능한 특징으로 인해 작은 용량의 전원장치에서 널리 쓰이는 토폴로지이다. 하지만, 비대칭 하프-브릿지 컨버터는 넓은 입력전압 범위에서 설계되면 변압기에 큰 DC-오프셋 전류를 가지기 때문에, 변압기의 크기를 증가시키고 영전압 스위칭 에너지를 감소시키는 문제점을 갖는다. 따라서 이를 해결하기 위해, 제안하는 회로는 결합 인덕터를 사용한 새로운 구조의 정류기를 사용하여 변압기의 오프셋 전류를 제거한다. 이로 인해 제안하는 회로는 오프셋 전류로 인해 발생하는 문제점을 해결하여 넓은 입력전압 범위에서도 높은 효율을 가진다. 제안하는 회로의 효용성을 증명하기 위해 250-400V 입력전압과 100V/200W의 출력에서 실험이 진행되었다.

  • PDF

Design of High Performance Buffer Manager for an Input-Queued Switch (고성능 입력큐 스위치를 위한 버퍼관리기의 설계)

  • GaB Joong Jeong;Lee, Bhum-Cheol
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2003.05a
    • /
    • pp.394-397
    • /
    • 2003
  • In this paper, we describe the implementation of high performance buffer manager that is used in an advanced input-queued switch fabric. The designed buffer manager provides wire-speed cell/packet routing with low cost and tolerates the transmission pipeline latency of request and grant data. The buffer manager is implemented in a FPGA chip and supports the speed of OC-48c, 2.5Gbps per port.

  • PDF

Actuator Fault Diagnosis of UAVs using Adaptive Unknown Input Observers (적응 미지입력 관측기를 이용한 무인항공기의 조종면 구동기 고장진단)

  • Cho, Shin-Je;Shin, Sung-Sik;Choi, Seung-Kie;Moon, Jung-Ho;Roh, Eun-Jung
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.38 no.12
    • /
    • pp.1177-1183
    • /
    • 2010
  • In this paper, a parallel bank of multiple adaptive unknown input observers approach suggested by D.Wang is applied to detect a single fault of control surface actuator and to estimate the actuator position of lock-in-place fault using a small fixed-wing UAV model with eight control surfaces. This paper shows that not only the fault diagnosis algorithm detects and estimates each faults of lock-in-place in 1 second by simulation but also it may be unavailable to isolate among two same-shaped rudders.

Design of a time-to-digital converter without delay time (지연 시간 없는 시간-디지털 신호 변환기의 설계)

  • Choe, Jin Ho
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.38 no.5
    • /
    • pp.11-11
    • /
    • 2001
  • 본 논문에서는 카운터와 커패시터를 사용하여 시간 정보로부터 디지털 출력 값을 얻을 수 있는 새로운 시간-디지털 변환기를 제안하였다. 기존의 시간-디지털 변환회로의 경우 디지털 출력 값을 얻기 위해서는 입력 신호가 인가된 후 입력 시간보다 더 긴 공정시간이 필요하였다. 또한 입력 신호의 시간 간격에 무관하게 카운터의 클럭 주파수가 일정하여 변환된 디지털 값의 분해도는 항상 일정하였다. 그러나 본 논문에서 제안한 시간-디지털 변환 회로는 입력 신호가 인가됨과 동시에 지연시간 없이 디지털 출력 신호를 얻을 수 있으며, 또한 수동소자의 값을 변화시킴으로서 원하는 입력 시간 영역과 분해도를 쉽게 구현할 수 있다.