• 제목/요약/키워드: 이중 대역 저잡음 증폭기

검색결과 11건 처리시간 0.026초

소스 피드백을 이용한 무선랜용 이중대역 저잡음 증폭기 설계 (Design of Dual Band LNA for Wireless LAN Using Source Feedback)

  • 전현진;최금성;구경헌
    • 대한전자공학회논문지TC
    • /
    • 제44권7호통권361호
    • /
    • pp.23-28
    • /
    • 2007
  • 본 논문에서는 무선 랜용 이중대역 GaAs FET 저잡음 증폭기를 설계하기 위하여 인덕턴스 소스 피드백을 이용하고 입력 단에는 이중대역 LC 공진회로를 이용하였으며, 출력단에는 Cheyshev 필터의 임피던스 변환 회로를 이용하였다. 이중대역 증폭기의 입출력정합회로 설계에 필요한 기법 및 수식들을 유도하였으며 설계된 증폭기를 제작하여 측정한 결과 시뮬레이션 결과와 유사한 측정치를 얻을 수 있었다.

24-GHz/77-GHz 이중 대역 CMOS 저 잡음 증폭기 설계 (Design of 24-GHz/77-GHz Dual Band CMOS Low Noise Amplifier)

  • 성명우;김신곤;;최근호;;;최승우;류지열;노석호
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 춘계학술대회
    • /
    • pp.824-825
    • /
    • 2015
  • 본 논문은 차량 레이더용 24-GHz/77-GHz 이중 대역 CMOS 저 잡음 증폭기를 제안한다. 이러한 회로는 1.8볼트 전원에서 동작하며, 저 전압 전원 공급에서도 높은 전압 이득과 낮은 잡음지수를 가지도록 설계하였다. 제안한 회로는 TSMC $0.13-{\mu}m$ 혼성신호/고주파 CMOS 공정($f_T/f_{MAX}=120/140GHz$)으로 설계되어 있다. 전체 칩 면적을 줄이기 위해 가능한한 많은 부분에 실제 수동형 인덕터 대신 전송선을 이용하였다. 제안한 회로는 최근 발표된 연구결과에 비해 높은 전압 이득, 낮은 잡음지수 및 작은 칩 크기 특성을 보였다.

  • PDF

이중 대역 RFID 리더에 적용 가능한 Concurrent 이중 대역 저잡음 증폭기 설계 연구 (A Study on the Design of Concurrent Dual Band Low Noise Amplifier for Dual Band RFID Reader)

  • 오재욱;임태서;김형석
    • 전기학회논문지
    • /
    • 제56권4호
    • /
    • pp.761-767
    • /
    • 2007
  • In this paper, we deal wih a concurrent dual band low noise amplifier for a Radio Frequency Identification(RFID) reader operating at 912MHz and 2.45GHz. The design of the low noise amplifier is based on the TSMC $0.18{\mu}m$ CMOS technology. The chip size is $1.8mm\times1.8mm$. To improve the noise figure of the circuit, SMD components and a bonding wire inductor are applied to input matching. Simulation results show that the 521 parameter is 11.41dB and 9.98dB at 912MHz and 2.45GHz, respectively The noise figure is also determined to 1.25dB and 3.08dB at the same frequencies with a power consumption of 8.95mW.

HEMT를 이용한 직접 위성 방송 수신기용 MMIC 회로 설계

  • 정우영;이승희
    • 한국산업정보학회:학술대회논문집
    • /
    • 한국산업정보학회 1998년도 춘계공동학술대회 발표논문집 IMF시대의정보화 추진전략
    • /
    • pp.297-303
    • /
    • 1998
  • 본 논문에서는 게이트 길이 0.25um, 게이트 폭 150um(6 $\times$25)um 인 HEMT를 이용하여 11.7GHz~12.2GHz 대역 위성방송용 수신기의 기본회로를 설계하였다. 수신기는 저잡음증폭기, 믹서, 국부발진기, 중간주파수증폭기로 구성되어 있으며 LO 주파수는 10.75GHz 이고 IF 주파수는 0.95 ~1.45GHz 이다. 수신기의 설계목표는 전체이득 32dB 이상, 잡음지수 2.6dB 이하, 입출력 단의 반사손실은 각각 -10dB, -10dB 이하이며 저잡음증폭기, 믹서 및 중간주파수증폭기의 최소이득 및 최대잡음지수 14dB, 1dB, 믹서는 각각 0dB, 10dB, 중간주파수증폭기는 각각 18dB, 5dB 가 되게 설계하였다. 저잡음증폭기와 중간주파수증폭기는 2단으로 , 믹서는 이중 게이트구조로, 국부발진기는 반사형의 구조로 설계하였다.

소스 피드백을 이용한 이중대역 저잡음 증폭기 설계 (Design of Dual Band LNA Using Source Feedback)

  • 전현진;최금성;구경헌
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2007년도 하계종합학술대회 논문집
    • /
    • pp.127-128
    • /
    • 2007
  • A dual band LNA is designed to set input matching and noise matching with source transmission feedback for wireless LAN applications. Some design techniques for the transmission line feedback of the dual band LNA have been developed with input and output design equations. The measured results shows close agreement with the simulated performance.

  • PDF

데이터 통신용 트랜시버의 설계 및 제작 (Design and Fabrication of the Transceiver for Data Communication)

  • 최준수;허창우
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2000년도 춘계종합학술대회
    • /
    • pp.433-437
    • /
    • 2000
  • 본 논문에서는 데이터 전송용 특정 소출력 무선국용 무선기기의 송수신단의 회로를 설계하고 제작하여 특성을 측정하였다. 주파수 대역은 424.7~424.95MHz이고, 반이중(Half Duplex Communication) 통신방식, PLL Synthesized, 20 Channel, 12.5kHz Channel Bandwidth 그리고 FSK Modulation/Demodulation 방식을 사용하였다. 송신단은 저잡음 증폭기와 전력증폭기를 사용하여 10mW의 출력으로 설계하였고, 발생되는 스퓨리어스를 감쇄시키기 위해 저역통과필터와 공진 회로로 구성하였다. 수신단은 Dual Conversion 방식을 사용하였다. 설계한 결과, 송신단의 출력은 9.71dBm, 스퓨리어스특성 47dBc 그리고 수신단은 감도가 -113dBm에서 Jitter가 $\pm$12.3%로 나타났다.

  • PDF

고주파 데이터 전송을 위한 송수신기 설계 (The Design of Transceiver for High Frequency Data Transmission)

  • 최준수;윤호군;허창우
    • 한국정보통신학회논문지
    • /
    • 제5권7호
    • /
    • pp.1326-1331
    • /
    • 2001
  • 본 논문에서는 데이터 전송용 특정 소출력 무선국용 무선기기의 송수신판의 회로를 설계하고 제작하여 특성을 측정 하였다. 주파수 대역은 424.7~424.95MHz이고, 반이중(Half Duplex Communication) 통신방식, PLL Synthesized, 20 채널1, 12.5kHz 채널 대역폭 그리고 FSK Modulation/Demodulation 방식을 사용하였다. 송신단은 저잡음 증폭기와 전력증폭기를 사용하여 10mW의 출력으로 설계하였고, 발생되는 스퓨리어스를 감쇄시키기 위해 저역통과필터와 공진 회로로 구성하였다. 수신단은 이중 변환방식을 사용하였다. 설계한 결과, 송신단의 출력은 9.71dBm, 스퓨리어스특성 47dBc 그리고 수신단은 감도가 -1130Bm에서 지터가 $\pm$12.3%로 나타났다.

  • PDF

LC-Tank 매칭 회로를 적용한 RFID 리더용 이중대역 저잡음 증폭기 설계 (A Design of Dual Band LNA for RFID Reader Using LC-tank Matching Circuit)

  • 이제광;고재형;김군태;김형석
    • 정보통신설비학회논문지
    • /
    • 제9권4호
    • /
    • pp.153-157
    • /
    • 2010
  • In this paper, a dual band LNA (Low Noise Amplifier) with a LC-tank matching circuit is designed for 912MHz and 2.45GHz RFID reader. The operating frequency is decided by the LC-tank resonance. The simulated results demonstrate that S21 parameter is 11.683dB and 5.748dB at 912MHz and 2.45GHz, respectively, and the S11 are -10.796dB and -21.261dB, the S22 are -7.131dB and -14.877dB at the same frequencies. The measured NF (Noise Figure) is 0.471 and 1.726 at 912MHz and 2.45GHz, respectively.

  • PDF

Hybrid 형태의 이중 대역 저잡음 증폭기 설계에 관한 연구 (A Study on the Design of Hybrid Dual Band Low Noise Amplifier)

  • 오재욱;김형석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 제38회 하계학술대회
    • /
    • pp.264-265
    • /
    • 2007
  • In this paper, we deal with a hybrid dual band low noise amplifier with tunable matching circuits for a Radio Frequency Identification(RFID) reader operating at 433MHz and 912MHz. The tunable matching circuit consists of the microstrip line, SMD component and varactor. Simulation results show that the S21 parameter is 17dB and 7.91dB at 433MHz and 912MHz, respectively. The noise figure is also determined to 3.56dB and 5.58dB at the same frequencies with a power consumption of 19.36mW.

  • PDF

WLAN 및 Mobile WiMAX를 위한 2.3-2.7 GHz 대역 이중모드 CMOS RF 수신기 (A 2.3-2.7 GHz Dual-Mode RF Receiver for WLAN and Mobile WiMAX Applications in $0.13{\mu}m$ CMOS)

  • 이성구;김종식;김영조;신현철
    • 대한전자공학회논문지SD
    • /
    • 제47권3호
    • /
    • pp.51-57
    • /
    • 2010
  • IEEE 802.11n 기반 무선 LAN과 IEEE 802.16e 기반 Mobile WiMAX에 적용할 수 있는 이중모드 직접 변환 수신기를 $0.13\;{\mu}m$ RF CMOS 공정을 이용하여 설계하였다. 설계된 직접 변환 수신기는 2.3-2.7 GHz의 주파수 범위에서 동작을 한다. 저잡음 증폭기에 Current Steering 기술을 사용하여 전체 이득의 크기를 3 단계로 조절이 가능하게 하였다. 플리커 잡음 영향을 낮추기 위해 믹서에 Current Bleeding 기술을 사용하였다. 믹서 LO를 위한 I/Q 위상 신호 발생을 위해 주파수 2-분주회로를 포함하였다. 제작된 직접 변환 수신기는 1.4V의 공급 전원에서 LO 버퍼를 포함하여 56 mA를 사용하며, 32 dB의 전력이득과 4.8dB의 잡음지수, 그리고 +6 dBm의 출력 $P_{1dB}$를 가진다.