• Title/Summary/Keyword: 이산 신호 연산기

Search Result 9, Processing Time 0.027 seconds

Implementation of HVPM circuit using N-type mapping function (N형 비선형 매핑함수를 이용한 HVPM 회로의 구현)

  • 이익수;여지환
    • Proceedings of the Korean Institute of Intelligent Systems Conference
    • /
    • 2000.11a
    • /
    • pp.263-266
    • /
    • 2000
  • 본 논문에서는 복잡한 카오스 신호를 발생시키는 HVPM(hyperchaotic volume preserving maps) 모델과 HVPM 모델의 구현회로를 제안한다. 랜덤한 카오스 신호를 발생시키기 위하여 3차원 이산시간(discrete-time) 연산과 비선형 사상(maps)으로 모듈러(modulus) 함수를 이용하여 하이퍼카오스 신호를 발생시킨다. 그리고 HVPM 모델은 여러 가지 시스템 파라미터들을 변화시키면 다양한 카오스 신호를 발생시킬 수 있으며, 출력되는 카오스 신호는 비주기성을 갖게 된다. 이러한 특징을 갖는 HVPM 모델의 회로 구현을 위하여 2단 N형의 함수를 CMOS와 선형 연산증폭기 및 비교기를 이용하여 보드상에서 구현하여, 다양한 하이퍼카오스 신호를 확인할 수 있었다.

  • PDF

HVPM model and circuit implementation for generating hyperchaotic signals (하이퍼카오스 신호발생을 위한 HVPM 모델 및 회로 구현)

  • 이익수;이동록;여지환;송규익
    • Proceedings of the IEEK Conference
    • /
    • 2000.11c
    • /
    • pp.17-20
    • /
    • 2000
  • 본 논문에서는 복잡한 카오스 신호를 발생시키는 HVPM(hyperchaotic volume preserving maps) 모델과 HVPM 모델의 구현회로를 제안한다. 랜덤 한 카오스 신호를 발생시키기 위하여 3차원 이산시간(discrete-time) 연산과 비선형 사상(maps)으로 모듈러(modulus) 함수를 이용하여 하이퍼카오스 신호를 발생시킨다. 그리고 HVPM 모델은 여러 가지 시스템 파라미터들을 변화시키면 다양한 카오스 신호를 발생시킬 수 있으며, 출력되는 카오스 신호는 비주기성을 갖게 된다. 이러한 특징을 갖는 HVPM 모델의 회로 구현을 위하여 2단 N형의 함수를 CMOS와 선형 연산증폭기 및 비교기를 이용하여 보드상에서 구현하여, 다양한 하이퍼카오스 신호를 확인할 수 있었다.

  • PDF

Implementation of HVPM Model Using Nonlinear mapping Circuit (비선형 매핑회로를 이용한 HVPM 모델의 구현)

  • 이익수;여지환
    • Journal of the Korean Institute of Intelligent Systems
    • /
    • v.11 no.1
    • /
    • pp.22-27
    • /
    • 2001
  • 본 논문에서는 복잡한 하이퍼카오스 신호를 발생시키는 HVPM (Hyperchaotic Volume Preserving Maps) 모델의 회로를 제안하고, 보드상에서 구현하고자 한다. 제안한 HVPM 모델은 3차원 이산시간(discrete-time) 연립차분방정식으로 구성되어 있으며, 비선형 사상(maps)과 모듈러(modulus) 함수를 사용하여 랜덤한 카오스 어트랙터(attractor)를 발생시킨다. 이러한 HVPM 모델을 하드웨로 구현하기 위하여 연산 부분은 연산증폭기를 사용하고, 매핑(mapping) 부분은 N형 함수와 비교기를 사용하여 설계한다. 특히, N형의 비선형 함수는 CMOS 전달특성과 선형증폭기의 출력특성을 조합하여 독특하게 구현하였다. 구현한 보드상의 실험에서 카오스 시스템 파라미터 값에 대응하는 가변저항기를 조절하여 비주기적인 하이퍼카오스 신호를 발생시킴을 입증하였다. 또한 출력된 카오스 신호들간의 오실로스코프 사진에서 위상공간(phase space)의 동적응답은 랜덤한 어트랙터를 발생시킴을 확인할 수 있었다.

  • PDF

Development of Artificial-Intelligent Power Quality Diagnosis Algorithm using DSP (DSP를 이용한 인공지능형 전력품질 진단기법 연구)

  • Chung, Gyo-Gbum;Kwack, Sun-Geun
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.23 no.1
    • /
    • pp.116-124
    • /
    • 2009
  • This paper proposes a new Artificial-Intelligent(AI) Power Quality(PQ) diagnosis algorithm using Discrete Wavelet Transform(DWT), Fast Fourier Transform(FFT), Root-Mean-Square(RMS) value. The developed algorithm is able to detect and classify the PQ problems such as the transient, the voltage sag, the voltage swell, the voltage interruption and the total harmonics distortion. The 15.36[kHz] sampling frequency is used to measure the voltages in a power system. The measured signals are used for DWT, FFT, RMS calculation. For AI diagnosis of the PQ problems, a simple multi-layered Artificial Neural Network(ANN) with the back-propagation algorithm is adopted, programmed in C++ and tested in PSIM simulation studies. Finally, the algorithm, which is installed in MP PQ+256 with TI DSP320C6713, is proved to diagnose the PQ problems efficiently.

A Study on Frequency Estimation using Recursive Discrete Wavelet Transform (Fast Recursive Discrete Wavelet Transform 에 의한 주파수 추정)

  • Park, Chul-Won;Ban, Yu-Hyeon
    • Proceedings of the KIEE Conference
    • /
    • 2011.07a
    • /
    • pp.172-173
    • /
    • 2011
  • 전력시스템 주파수는 주파수 계전기용도 이외에 전력시스템에 대용량 집중전원 및 소규모 분산전원이 연계될 때 동기 검정 계전기와 발전기 및 소내 변압기의 과여자 상태를 감지하는 V/F 계전기에서도 사용된다. 주파수 계측장치는 주파수 및 주파수 편이를 실시간으로 정확하고 신속하게 측정함으로서 정규 주파수를 유지시키고 더 나아가 사고파급방지에 대한 책무를 수행해야 한다. DFT필터는 광범위하게 사용되었으나 주파수가 편이하게 되면 오차가 발생된다. 근래 웨이브릿 변환이 새로운 주목을 받고 것은 지속적인 연구 결과, 단일 반복 방정식 형태로 연산 부담이 적어 실시간 신호 처리에 적당한 고속 반복 이산 웨이브릿 변환이 제시되었기 때문으로 생각된다. 본 논문에서는 FRDWT에 의한 주파수 추정 기법을 제시하고자 한다. 제시된 기법의 성능 평가는 발전기 내부사고와 외부사고 데이터에 의해 이루어졌다.

  • PDF

A Development of Hardware-in-the Loop Simulation System For a Electric Power Steering System (전동식 동력 조향 장치 연구를 의한 HILS 시스템 개발)

  • Park, Dong-Jin;Yun, Seok-Chan;Han, Chang-Su
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.24 no.12
    • /
    • pp.2883-2890
    • /
    • 2000
  • In this study, a Hardware-In-The-Loop-Simulation(HILS) system for developing a Electric-Power-Steering(EPS) system is designed. To test a EPS by HILS system, a mathematical vehicle model with a steering system model has been constructed. This mathematical model has been constructed. This mathematical model has been downloaded to the Digital-Signal-Processor(DSP) board. To realize the lateral force acting on the front wheel in a real car. the steering wheel angle sensor and vehicle velocity have been used for input signal. The force sensor has been used for a feedback signal. The full vehicle states could by simulated by the HILS system. Consequently, the HILS system could by used to analyze control-parameters of a EPS that contributes to the maneuverability and stability of a vehicle. At the same time, the HILS system can evaluate the whole performance of the vehicle-steering system. Also the HILS system could do test could not be executed in real vehicle. The HILs system will useful for developing the control logic for the EPS system.

Transform Domain Active Noise Control for Broadband Noise (광대역 소음의 변환영역 능동소음제어)

  • Kim, Jong-Boo;Lee, Tae-Pyo;Yim, Kook-Hyun
    • Journal of the Korean Institute of Telematics and Electronics T
    • /
    • v.35T no.2
    • /
    • pp.48-55
    • /
    • 1998
  • The main drawback of filtered-X LMS(FXLMS) algorithm for the ANC of broadband noises is its low convergence speed when the filtered reference signals are strongly correlated, producing a large eigenvalue ratio in correlation matrix. This correlation can be caused either by autocorrelation of the signals of the reference sensors, or by coupling between the error path which introduces intercorrelation in the filtered reference signals. In this paper, we introduce a transform domain FXLMS(TD-FXLMS) algorithm that has a high convergence speed by orthogonal transform's decorrelation properties.

  • PDF

Microcontroller based Chaotic Lorenz System for Secure Communication Applications (암호통신 응용을 위한 마이크로 컨트롤러 기반 로렌츠 카오스 시스템)

  • Jayawickrama, Chamindra;Song, Hanjung
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.22 no.12
    • /
    • pp.1698-1704
    • /
    • 2018
  • This paper presents a implementation of a chaotic Lorenz system for data secure communication applications. Here we have used PIC18F family-based microcontroller to generate the chaotic signal, and simulated waveform patterns confirm that the chaotic behavior of the microcontroller based discrete time chaotic Lorenz system. There are three R-2R ladder type A/D converters have been implemented for conversion of direct microcontroller digital output into analog waveform, utilizing this specific microcontroller relevant to this experiment work, microcontroller ports B, C and D have been utilized for its time waveform outputs X, Y and Z respectively. XC8 compiler used for the compilation of the program. MATLAB and PROTEUS software platforms are used for simulation. Finally, chaotic time wave forms, 2D chaotic attractors were obtained and secure communication analog waveforms were also verified by experimental measurement.

Low Power Architecture of FIR Filter for 2D Image Filter (2D Image Filter에 적합한 저전력 FIR Filter의 구현)

  • Han, Chang-Yeong;Park, Hyeong-Jun;Kim, Lee-Seop
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.38 no.9
    • /
    • pp.663-670
    • /
    • 2001
  • This paper proposes a new power reduction method for 2D FIR (Finite Impulse Response) filters. We exploited the spatial redundancy of image data in order to reduce power dissipation in multiplication of FIR filters. Since the higher bits of input pixels are hardly changed, the redundant multiplication of higher bits is avoided by separating multiplication into higher and lower parts. The calculated values of higher bits are stored in memory cells, cache such that they can be reused when a cache hit occurs. Therefore, we can reduce power in 2D FIR Filter modules about 15% by using the proposed separated multiplication Technique (SMT).

  • PDF