• Title/Summary/Keyword: 이론적 성능한계

Search Result 98, Processing Time 0.01 seconds

A Study on Performance Limit Index of Feedforward ANC (피드포워드 ANC의 한계성능지표에 관한 연구)

  • 김현석;박영진
    • Proceedings of the Korean Society for Noise and Vibration Engineering Conference
    • /
    • 1995.04a
    • /
    • pp.161-164
    • /
    • 1995
  • 실시간 ANC 이전에, 소음원으로부터 대상계를 거친 신호와 소음원신호가 오차계를 거친 신호를 측정함으로서 이론적인 한계성능을 파악하기 위한 지표를 제시하였다. 이 지표는 오차계를 통과한 신호를 입력으로, 대상계를 통과한 신호를 출력으로 하는 계의 선형화 정도를 나타내는 다중기여도함수와 흡사한 형태로 나타났다. 제한된 상황에서 ANC 성능을 최대화 하고자 할 때 이 지표는 레퍼런스와 부가음원의 위치 및 갯수 결정등 여러가지 파라메터 결정에 매우 유용하게 쓰일 수 있다고 생각된다.

  • PDF

Study on Practical MTF Budget of Satellite Electro-Optical Imaging System (위성 전자광학 결상계의 실용적 MTF 성능 지표)

  • 조영민
    • Proceedings of the Optical Society of Korea Conference
    • /
    • 2001.02a
    • /
    • pp.80-81
    • /
    • 2001
  • 우주에서 작동이 검증되었고 영상 품질이 잘 알려진 기존 위성 전자광학 결상계들의 MTF 특성을 분석하여 위성 전자광학 결상계 설계에서 실제로 적용될 수 있는 최적화된 MTF 성능 지표를 구하는 방법을 제시하였다. KOMPSAT-1 EOC와 IKONOS에 대해 이론적 한계가 잘 알려진 MTF 성분들인 광학회절한계 MTF와 Spatial 및 Temporal Sampling MTF를 분석하여 실용적인 MTF 성능 지표를 구하였고, 이 지표를 이용하여 몇 가지 광학계의 최소 구경을 추정하여 지표의 실용성을 검토하였다. (중략)

  • PDF

On the Performance Analysis of Blind Equalization for Parial Response Channels (부분응답 채널에 대한 블라인드 등화기의 성능분석)

  • Lee, Sang-Kyung;Lee, Jae-Chon
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.28 no.4C
    • /
    • pp.413-423
    • /
    • 2003
  • The CMA algorithmis most widely investigated blind algorithm and the most widely used one in practice. But, since nonlinear CM cost function have not closed form solution about the optimum weight. There have been difficultiesto analyze the CMA equalizer's theoretical performance. Recently, Zeng presents the notable theoretical resultabout the MSE of CM-minimizing estimators for the FIR linear channel in the presence of AWGN. Through this method, It wouldbe possible to campare the theoretical performance between CMA and Wiener equalizer in terms of MSE. In this paper, based on Zeng's method, we first calculate the theoretical MSE bound of CMA equalizer in partial response channel which is widely used in HDD, digital VCR such as high-density digital recording.playback systems. We confirmedthis result withthe computer simulation. Except this, we also performedthe theoretical and simulation analysis about the modified CMA equalizer, which was proposed to improve the performance of CMA equalizer in partial response channel. Finally, we compare and evaluate the performance analysis results between CMA and Modified CMA equalizer.

Theoretical Performance Bounds and Parallelization of a Two-Dimensional Packing Algorithm (이차원 팩킹 알고리즘의 이론적 성능 분석과 병렬화)

  • Hwang, In-Jae;Hong, Dong-Kweon
    • The KIPS Transactions:PartA
    • /
    • v.10A no.1
    • /
    • pp.43-48
    • /
    • 2003
  • Two-dimensional packing algorithm can be used for allocating submeshes in mesh multiprocessor systems. Previously, we developed an efficient packing algorithm called TP heuristic, and showed how the results of the packing could be used for allocating submeshes. In this paper, we present theoretical performance bounds for TP heuristic. We also present a parallel version of the algorithm that consumes reduced time when it is executed by multiple processors in mesh multiprocessors.

단조 버퍼링 방식 Banyan 형 ATM 스위치의 성능평가

  • 김범식;우찬일;신인철
    • Journal of Korea Society of Industrial Information Systems
    • /
    • v.3 no.1
    • /
    • pp.37-47
    • /
    • 1998
  • 멀티미디어 서비스를 비롯한 다양한 서비스를 제공하여 줄 광대역 종합 통신망의 성능은 망을 구성하는 핵심적인 요소인 교환기의 성능에 크게 좌우된다. ATM교환용 스위치의 구조로 다단 상호 접속망인 Banyan 망을 설정하였으며 , Banyan망은 블록킹 현상으로 인한 성능의 한계가 있다. 블록킹 현상의 완화를 위해 입력단에 선입선출 방식의 버펄르 둔 입력 Buffered Banyan망과 셀우회이론을 사용한 입력 buffered banyan 망 각각에 단조버퍼링 방식을 적용, 성능을 비교하였다. 시뮬레이션 결과 셀 우회이론을 사용한 Buffered Banyan 망이 선입선출 방식의 Buffered Banyan 망보다 성능이 우수하며 단조 증가 버퍼링 방식이 단조 감소 버퍼링 방식보다 성능이 우수하였다.

Performance measurement of a Communication Kernel on the IXP1200 (IXP1200 네트워크 프로세서를 이용한 Communication Kernel의 성능측정)

  • 박우진;백성찬;황광섭;정영환;안순신
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2002.04a
    • /
    • pp.310-312
    • /
    • 2002
  • 본 논문은 인텔사의 IXP1200 네트워크 프로세서를 사용한 Communication Kernel의 설계 및 구현을 토대로 하여 그것의 타당성을 검증하고, 그것의 성능을 측정하였으며, 이러한 성능측정을 위해 고정된 64바이트 및 1518바이트의 패킷 전송이 가능하도록 IXP1200을 사용하여 packet generator를 구현하였다. 우리의 Communication Kernel의 성능측정 결과는 이론적 한계치의 75%였다.

  • PDF

A Study on the Prediction Accuracy Bounds of Instruction Prefetching (명령어 선인출 예측 정확도의 한계에 관한 연구)

  • Kim, Seong-Baeg;Min, Sang-Lyul;Kim, Chong-Sang
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.27 no.8
    • /
    • pp.719-729
    • /
    • 2000
  • Prefetching aims at reducing memory latency by fetching, in advance, data that are likely to be requested by the processor in a near future. The effectiveness of prefetching is determined by how accurate the prediction on the needed instructions and data is. Most previous studies on prefetching were limited to proposing a particular prefetch scheme and its performance evaluation, paying little attention to theoretical aspects of prefetching. This paper focuses on the theoretical aspects of instruction prefetching. For this purpose, we propose a clairvoyant prefetch model that makes use of perfect history information. Based on this theoretical model, we analyzed upper limits on the prefetch prediction accuracies of the SPEC benchmarks. The results show that the prefetch prediction accuracy is very high when there is no cache. However, as the size of the instruction cache increases, the prefetch prediction accuracy drops drastically. For example, in the case of the spice benchmark, the prefetch prediction accuracy drops from 53% to 39% when the cache size increases from 2Kbyte to 16Kbyte (assuming 16byte block size). These results indicate that as the cache size increases, most localities are captured by the cache and that instruction prefetching based on the information extracted from the references that missed in the cache suffers from prediction inaccuracies

  • PDF

A Study on the Prediction of the Limiting Depth of Cut in Dynamic Cuting of a Tapered Workpiece (테이퍼진 가공물의 동적 한계절삭깊이의 예측에 관한 연구)

  • Ssengonzi, J. B.
    • Transactions of the Korean Society of Mechanical Engineers
    • /
    • v.6 no.3
    • /
    • pp.271-281
    • /
    • 1982
  • 이 연구는 테이퍼진 가공물이 동적 절삭상태에서 가지는 한계절삭깊이의 예측을 위한 이론 및 실험적 방법을 논하였다. 절삭 모델은 Usui-Hirota(1)가 제안한 것을, 가공물의 형상은 MTIRA (2)가 제안한 공작기계 동적성능시험용 표준시편을 다소 수정하여 사용하였다. 칩유동각은 Usui-Hirota의 에너지 방법에 의하여 구하였고, Inamura-Sata(6)의 원통형 가공물에 대한 절 삭동력학 이론을 일반화시켜 테이퍼진 가공물에 적용하여 절삭의 안정한계를 구한 후 채터시험 결과와 비교하여 이론의 타당성을 검증하였다.

Performance Load Balancing and Sensitivity Analysis of Ramjet/Scramjet for Dual-Combustion/Dual-Mode Ramjet Engine Part I. Performance Load Balancing (이중램제트(이중연소/이중모드)엔진을 위한 램제트/스크램제트의 작동영역분배 및 성능민감도분석 Part I. 작동영역분배)

  • Kim, Sun-Kyoung;Jeon, Chang-Soo;Sung, Hong-Gye;Byen, Jong-Ryul;Yoon, Hyun-Gull
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.38 no.6
    • /
    • pp.586-595
    • /
    • 2010
  • An analytical study based on physical understandings and aero-thermodynamic theories was conducted to observe the performance characteristics and to derive the essential design parameters of dual ramjet(dual-combustion/dual-mode) propulsion for wide Mach number. The performances and operating limitations of the engines with two types combustors, such as constant pressure- and constant area- combustor, over various flight Mach numbers was investigated. Finally, the transition Mach number from ramjet to scramjet was carried out to optimize performance load balancing of ramjet and scramjet.

A Performance Evaluation of a Fully Asynchronous Disk Array System Using Simulation (시뮬레이션을 이용한 완전 비동기 디스크 어레이 시스템의 성능 평가)

  • 오유영;김성수
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 1999.10c
    • /
    • pp.18-20
    • /
    • 1999
  • 대용량 데이터의 실시간 처리를 요구하는 멀티미디어 시대에 고성능 입출력을 제공할 수 있는 저장 시스템으로서 디스크 어레이가 보편적으로 사용되고 있다. 비용 효율적인 디스크 어레이가 설계될 수 있도록 디스크 어레이의 성능을 분석할 수 있는 성능 모델의 개발은 중요하다. 큐잉 모델링을 통해서 성능 평가를 할 수 있는 방법으로는 큐잉 이론이나 시뮬레이션을 이용할 수 있다. 디스크 어레이의 병렬 및 병행 처리 특성상 큐잉 이론의 분석적인 방법의 한계성을 인식하고, 본 논문에서는 낮은 수준에서 디스크 어레이 시스템을 추상화한 시뮬레이션 기법을 이요하여 디스크 어레이의 성능 평가를 수행한다. 시뮬레이션을 통해서 산출된 디스크 어레이 요구에 대한 평균 응답 시간, 평균 큐잉 지연, 평균 서비스 시간, 평균 길이 및 디스크 어레이 시스템의 이용률, 처리율 등은 최적화된 디스크 어레이 설계를 위한 시스템의 용량 산정에 활용될 수 있다.

  • PDF