• Title/Summary/Keyword: 이득설정

Search Result 184, Processing Time 0.021 seconds

Anti-windup for Complex Vector Synchronous Frame PI Current Controller (복소 벡터 동기좌표계 비례 적분 전류 제어기의 안티와인드업 이득 설정)

  • Yoo, Hyun-Jae;Jeong, Yu-Seok;Sul, Seung-Ki
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.11 no.5
    • /
    • pp.404-408
    • /
    • 2006
  • This paper presents an anti-windup gain selection method for a complex vector synchronous frame PI current controller. The complex vector PI current controller is more robust to the parameter variation than the state feedback decoupling PI current controller. The complex vector PI current controller also includes an integral term, which can results in windup problem when the controller is saturated due to physical limitation of the system. Furthermore, even an anti-windup is utilized, inappropriate gain can deteriorate the performance of the current controller. Therefore, appropriate anti-windup gain selection method for a complex vector current controller has been proposed based on the mathematical description of the current control system. The superior performance of the current control system with the proposed anti-windup gain has been verified by the experimental results.

Reference Vector Diversity of Subspace Interference Alignment in Multi-cell Multi-user Uplink Systems (부분공간 간섭 정렬을 이용한 다중 셀 상향링크 시스템에서 합용량 향상을 위한 레퍼런스 벡터 다이버서티)

  • Seo, Jong-Pil;Lee, Yoon-Ju;Kwon, Dong-Seung;Lee, Myung-Hoon;Chung, Jae-Hak
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.47 no.7
    • /
    • pp.23-28
    • /
    • 2010
  • We propose a reference vector diversity method in multi-cell multi-user uplink system with the subspace interference alignment to obtain higher sum rate capacity. The proposed method transmits several reference vectors before the data transmission, and selects the best reference vector to maximize the cell sum rate. The proposed method provides higher sum-rate capacity compared with the previous interferenc alignment. Simulation result exhibits the proposed method improves the sum-rate capacity by 60%.

Comparative Analysis of Unjust Enrichment as a Governing Law in International Arbitration Between The U.S. and Korea (국제중재 준거법으로서의 부당이득법리에 관한 한미간 비교 연구)

  • 하충룡
    • Journal of Arbitration Studies
    • /
    • v.13 no.2
    • /
    • pp.657-682
    • /
    • 2004
  • The method of finding the laws in the common law countries is significantly different from that in French civil code countries. The former usually derives the laws from the previous court decisions and applies the derived rules to the current case, called inductive, while the latter prescribes the laws beforehand and then applies the prescribed rule to the current case, called deductive. Such dichotomy in comparative legal research seems to be most recognizable and common. Accordingly, the mainstream of comparative legal research would come from comparison of common laws with civil codes. (omitted)

  • PDF

A Study on the Determination of Temperature Control Gains by Experiment for a Gas Engine Cogeneration System (가스엔진 열병합시스템의 온도제어변수 결정에관한 실험적연구)

  • 장상준;유재석;방효선;한정옥
    • Proceedings of the Korea Society for Energy Engineering kosee Conference
    • /
    • 1995.05a
    • /
    • pp.199-206
    • /
    • 1995
  • 200kW급 가스엔진 열병합시스템에서 엔진 냉각수는 엔진을 냉각시키는 기능 뿐아니라 배열회수용 열원으로 사용된다. 전력부하나 냉·난방 부하가 변할 때 엔진 냉각수의 온도가 민감하게 변하므로 이를 일정하게 제어하기 위하여 PID 제어기를 사용하고 있다. 본 연구는 이 제어기의 적정 이득값(gain)을 설정하기 위하여 공정 전달함수를 실험적방법을 이용하여 일차시간지연함수(First Order Plus Dead Time)로 근사한 후 여러 조율방법을 사용하여 이득값을 구하였다. 이 이득값과 전달함수를 가지고 공정모사기인 “MATLAB”을 사용하여 시스템에 적합한 적정이득값을 선정 하였으며 실증실험 결과 시스템의 온도동특성이 안정됨을 보였다.

  • PDF

A Study of Synchronous Reference Frame PI Current Controller Gain Selection Robust to Grid Disturbance (계통 외란에 강인한 동기 좌표계 비례 적분 전류 제어기 이득 선정 연구)

  • Jo, Hyeungil;Kim, Ji-Chan;Cha, Hanju
    • Proceedings of the KIPE Conference
    • /
    • 2015.11a
    • /
    • pp.141-142
    • /
    • 2015
  • 본 논문에서는 동기 좌표계 비례 적분(PI) 전류 제어기의 이득 산정에 따른 계통 외란 발생 시 제어기의 응답 특성을 연구하였다. PI 전류 제어기의 이득 선정 시 플랜트의 시정수와 적분기 시정수를 같게 설정하는 극점-영점 상쇄 기법을 사용하여 전류 제어 특성을 결정할 수 있다. 그러나 극점-영점 상쇄 기법을 통해 이득이 선정된 전류 제어기는 계통에 외란 발생시 제어기 응답 특성이 느려진다. 적분기 시정수를 샘플링 주기를 이용하여 선정한다면 계통 외란에 강인한 특성을 갖게 된다. 제안된 방법은 각각 선정된 적분기 시정수를 가지고 외란에 대한 주파수 응답 특성과 데드 타임이 추가된 계통연계형 인버터 시뮬레이션 결과를 비교 분석하여 제안된 적분기 시정 수 선정 방법이 외란에 더 강인함을 검증하였다.

  • PDF

Receiver Gain of Active Phased Array Radar-Dependence on ADC Characteristic (ADC 특성에 따른 능동 위상 배열 레이더 수신기의 이득 설정 방법)

  • Kim, Tae-Hwan;Choi, Beyung-Gwan;Lee, Hee-Young;Cho, Choon-Sik
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.20 no.1
    • /
    • pp.52-59
    • /
    • 2009
  • In modern radars, dynamic range requirements far severed due to high CNR(Clutter-to-Noise Ratio) environment operation scenario. ADC spurious signal restricted the required dynamic range. In this paper, receiver gain of active phased array radar dependent on ADC nonlinear characteristic was analyzed. Within limited scope of ADC SFDR which blocks required system dynamic range, ADC dynamic range reaches trade-off with ADC SNR loss. Comparing antenna stage output noise voltage to that of ADC input, receiver gain was mathematically analyzed. Finally the whole contents were explained from the application example.

Current Reference Adjustment Method and PI Current Controller Gain Selection for Direction Priority Control of Magnetic Agent (자성체의 방향 우선 제어를 위한 전류 지령 보정법 및 PI 전류 제어기 이득 설정)

  • Lee, Jun;Ha, Jung-Ik
    • Proceedings of the KIPE Conference
    • /
    • 2016.11a
    • /
    • pp.65-66
    • /
    • 2016
  • 이 논문은 자성체 주변에 자기장과 자기장 기울기를 형성하여 자성체의 위치와 각도를 제어하는 자기장 제어 시스템을 위한 제어법을 제안한다. 자기장 제어 시스템을 구성하는 각 코일은 전류 제한 아래 동작하게 되는데 만약 각 코일이 독립적으로 제한되는 경우 합성된 자기장이 주어진 지령과 달라져 자성체의 정렬 및 병진운동 방향이 잘못 제어될 수 있다. 이 논문은 이를 방지하여 방향 우선 제어를 수행하기 위한 비례 전류 지령 보정법을 제안한다. 이와 함께 전압 제한으로 인해 발생할 수 있는 자성체의 과도기 방향 제어 오류를 방지하기 위한 PI 전류제어기 이득 설정 방법을 제안한다. 제안된 전류 지령 보정법의 유효성은 실험을 통해 확인되었다.

  • PDF

Advanced Passive Anti-Islanding Method Using Voltage Acceleration Gain (전압 가속이득을 이용한 향상된 단독운전 수동인지법)

  • Kang, Jin-A;Lee, Yong-Seok;Choe, Gyu-Yeong;Lee, Byoung-Kuk
    • Proceedings of the KIEE Conference
    • /
    • 2008.10c
    • /
    • pp.231-233
    • /
    • 2008
  • 본 논문에서는 연계점전압의 변화율과 가속이득을 이용한 향상된 수동적 인지법을 제안하였다. 기존의 수동적 인지법과 비교하여 불검출영역의 감소를 확인하였고 적정한 가속이득 값을 설정하기 위하여 단독운전 검출 소요시간과 시스템 민감도를 분석하였으며 컴퓨터 시뮬레이션을 통해 제안한 알고리즘의 타당성을 검증하였다.

  • PDF

Linearization Technique for Bang-Bang Digital Phase Locked-Loop by Optimal Loop Gain Control (최적 루프 이득 제어에 의한 광대역 뱅뱅 디지털 위상 동기 루프 선형화 기법)

  • Hong, Jong-Phil
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.51 no.1
    • /
    • pp.90-96
    • /
    • 2014
  • This paper presents a practical linearization technique for a wide-band bang-bang digital phase locked-loop(BBDPLL) by selecting optimal loop gains. In this paper, limitation of the theoretical design method for BBDPLL is explained, and introduced how to implement practical BBDPLLs with CMOS process. In the proposed BBDPLL, the limited cycle noise is removed by reducing the proportional gain while increasing the integer array and dither gain. Comparing to the conventional BBDPLL, the proposed one shows a small area, low power, linear characteristic. Moreover, the proposed design technique can control a loop bandwidth of the BBDPLL. Performance of the proposed BBDPLL is verified using CppSim simulator.

A Multiple Gain Controlled Digital Phase and Frequency Detector for Fast Lock-Time (빠른 Lock-Time을 위한 다중 이득 제어 디지털 위상 주파수 검출기)

  • Hong, Jong-Phil
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.51 no.2
    • /
    • pp.46-52
    • /
    • 2014
  • This paper presents a multiple gain controlled digital phase and frequency detector with a fast lock-time. Lock-time of the digital PLL can be significantly reduced by applying proposed adaptive gain control technique. A loop gain of the proposed digital PLL is controlled by three conditions that are very large phase difference between reference and feedback signal, small phase difference and before lock-state, and after lock-state. The simulation result shows that lock-time of the proposed multiple gain controlled digital PLL is 100 times faster than that of the conventional structure with unit gain mode.