• 제목/요약/키워드: 유효 비트

검색결과 122건 처리시간 0.029초

노치 발파공에 의한 파단면 제어 효과에 관한 연구 (Assessment of Notch Effect on Fracture Plane Control)

  • 김광염;김동규;정동호;조상호
    • 화약ㆍ발파
    • /
    • 제26권1호
    • /
    • pp.57-66
    • /
    • 2008
  • 발파에서 특정한 방향으로 균열 성장을 제어하는데 장약공 노치가 유효하다는 연구결과가 발표되어오고 있다. 본 연구에서는 장약공의 노치가 파단면 형성에 미치는 영향을 살펴보기 위하여 일반 장약공과 노치 장약공에 의한 파단면의 표면을 비교하였다. 암석시편에 노치를 형성하기 위하여 노치비트시스템이 적용되었다. 파단면의 표면은 디지털 영상 계측법을 적용하여 DEM 모델로 재구성하고, 표면 거칠기 지수를 사용하여 파단면의 거칠기를 평가하였다.

0.18㎛ CMOS 공정을 이용한 12-bit 1MSps 연속 근사화 아날로그-디지털 변환기 설계 (Design of a 12-bit 1MSps SAR ADC using 0.18㎛ CMOS Process)

  • 성명우;최성규;김성우;김신곤;이주섭;오세명;서민수;류지열
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2013년도 추계학술대회
    • /
    • pp.365-367
    • /
    • 2013
  • 본 논문에서는 $0.18{\mu}m$ CMOS 공정 기술을 이용하여 12-bit 1MSps 연속 근사화 아날로그-디지털 변환기(Analog to Digital Converter : ADC)를 설계하였다. 설계된 아날로그-디지털 변환기는 Cadence Tool을 이용하여 시뮬레이션 및 레이아웃을 진행하였다. 시뮬레이션 결과 1.8V의 공급전압에서 전력 소모는 5.5mW였고, 입력 신호의 주파수가 100kHz일 때, SNDR은 70.03dB, 유효 비트수는 11.34bit의 결과를 보였다. 설계된 변환기는 $0.8mm{\times}0.7mm$ 크기로 레이아웃 되었다.

  • PDF

패리티 판별을 위한 유전자 알고리즘을 사용한 신경회로망의 학습법 (Learning method of a Neural Network using Genetic Algorithm for 3 Bit Parity Discrimination)

  • 최재승;김정화
    • 전자공학회논문지CI
    • /
    • 제44권2호
    • /
    • pp.11-18
    • /
    • 2007
  • 신경회로망의 학습에 널리 사용되고 있는 오차역전파 알고리즘은 최급하강법을 기초로 하고 있기 때문에 초기값에 따라서는 극소값에 떨어지거나, 신경회로망을 학습시킬 때 중간층 유닛수를 얼마로 설정하는 등의 문제점이 있다. 따라서 이러한 문제점을 해결하기 위하여, 본 논문에서는 3비트 패리티 판별을 위하여 신경회로망의 학습에 교차법, 돌연변이법에 새로운 기법을 도입한 개량형 유전적 알고리즘을 제안한다. 본 논문에서는 세대차이, 중간층 유닛수의 차이, 집단의 개체수의 차이에 대하여 실험을 실시하여, 본 방식이 학습 속도의 면에서 유효하다는 것을 나타낸다.

순지연 시간 추정을 이용한 네트워크 반향 제거기의 실시간 구현 (Real-Time Implementation of Network Echo Canceller Using Bulk-delay Estimation)

  • 나성재;한철희;최용수;강환종;윤대희
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 2002년도 하계학술발표대회 논문집 제21권 1호
    • /
    • pp.135-138
    • /
    • 2002
  • 본 논문은 반향경로의 순지연 시간 추정 및 보상을 이용한 네트워크 반향 제거기의 실시간 구현에 관한 연구이다. VoIP 게이트웨이와 연결된 복잡한 교환기망(PSTN)에서 발생되는 건 반향은 통화품질의 저하를 초래한다. 긴 순지연 시간을 포함하는 반향을 실시간 구현에 적합한 연산량으로 제거하기 위해, 간축 영역에서 반향 경로를 추정하여 순지연 시간을 추정후 보상하는 반향제거기를 구현하였다. 순지연 시간의 안정적인 추정을 위해 문턱치 보다 큰 유효 계수를 이용하여 순지연 시간을 추정하는 기법을 제안하였으며, 실시간 구현시 순간 최대 연산량을 줄이기 위해 추정된 반향 경로를 분할하여 순지연 시간을 추정하는 기법을 제안하였다. 제안된 시스템을 Texas Instruments사의 16비트 고정소수점 DSP TMS320C5409를 사용하여 구현하였고, 시뮬레이터를 통하여 성능을 검증하였다.

  • PDF

레지스터 기반 비동기 FIFO 구조 설계 기법 (Design Technique of Register-based Asynchronous FIFO)

  • 이용환
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 춘계종합학술대회
    • /
    • pp.1038-1041
    • /
    • 2005
  • 현재 SoC 설계에 사용되는 많은 IP들은 대부분 이들이 연결되는 버스 클럭과 주파수가 서로 다른 클럭을 사용하며 이를 위해서는 비동기 FIFO가 필수적이다. 그러나 아직 많은 수의 비동기 FIFO가 잘못 설계되고 있으며 이에 따른 비용이 심각하다. 이에 본 논문에서는 레지스터 기반의 비동기 FIFO를 유효비트를 사용하여 설계함으로써 비동기 회로에서 발생하는 metastability를 없애고 비동기 카운터의 오류를 수정함으로써 비동기 클럭들 사이에서 안전하게 데이터를 전송할 수 있는 FIFO 구조를 제안한다. 또한 이 FIFO 구조의 HDL 기술을 바탕으로 합성하여 다른 방식의 FIFO 설계 방식과 비교 평가한다.

  • PDF

세그먼트 부분 정합 기법 기반의 10비트 100MS/s 0.13um CMOS D/A 변환기 설계 (A 10b 100MS/s 0.13um CMOS D/A Converter Based on A Segmented Local Matching Technique)

  • 황태호;김차동;최희철;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제47권4호
    • /
    • pp.62-68
    • /
    • 2010
  • 본 논문에서는 주로 소면적 구현을 위하여 세그먼트 부분 정합 기법을 적용한 10비트 100MS/s DAC를 제안한다. 제안하는 DAC는 비교적 적은 수의 소자로도 요구되는 선형성을 유지하면서 고속으로 부하저항의 구동이 가능한 세그먼트 전류 구동방식 구조를 사용하였으며, 제안하는 세그먼트 부분 정합 기법을 적용하여 정합이 필요한 전류 셀들의 숫자와 크기를 줄였다. 또한, 전류 셀에는 작은 크기의 소자를 사용하면서도 높은 출력 임피던스를 얻을 수 있도록 이중-캐스코드 구조를 채용하였다. 시제품 DAC는 0.13um CMOS 공정으로 제작되었으며, 유효 면적의 크기는 $0.13mm^2$이다. 시제품 측정 결과, 3.3V의 전원전압과 $1V_{p-p}$의 단일 출력 범위 조건에서 $50{\Omega}$의 부하저항을 구동할 때 DNL 및 INL은 각각 -0.73LSB, -0.76LSB 수준이며, SFDR은 100MS/s의 동작 속도에서 최대 58.6dB이다.

대전상관기의 다중편파 관측데이터 상관처리 방법에 관한 연구 (A Study on Correlation Processing Method of Multi-Polarization Observation Data by Daejeon Correlator)

  • 오세진;염재환;노덕규;정동규;황주연;오충식;김효령
    • 융합신호처리학회논문지
    • /
    • 제19권2호
    • /
    • pp.68-76
    • /
    • 2018
  • 본 논문에서는 대전상관기의 다중 편파 관측데이터의 상관처리 방법에 대해 기술한다. VLBI 관측에는 천체의 종류에 따라 단일 또는 다중 편파 관측이 있는데, 천체의 특성을 잘 관찰하기 위해 편파관측을 수행한다. 그리고 천체를 관측하는 동안 관측장치에 포함된 지연값과 천체의 변동원인을 확인하기 위해서도 편파관측을 수행한다. 대전상관기의 편파관측 데이터의 상관처리는 각 안테나 유닛에 입력되는 데이터를 출력하는 동기재생처리장치의 OCTAVIA에서 출력비트 선택 기능을 활용하여 비트를 변환하고, 이때 데이터 스트림(Stream)의 순서가 변경되며, 대전상관기의 입력은 기존의 스트림 번호는 동일하게 설정하여 상관처리를 수행하면 편파상관처리를 할 수 있는 구성을 제안하였다. 편파상관처리를 위해 관측한 시험데이터를 대상으로 상관처리를 수행하였으며, 본 연구에서 제안한 대전상관기의 편파상관처리 방법이 유효하게 동작하고 있음을 실험을 통하여 확인하였다.

Development and Validation of an Analytical Method for Betanine and Isobetanine in Processed Food Products Labeled with Beet Red

  • Kang, Hyun-Hee;Yun, Choong-In;Lee, Gayeong;Shin, Jae-Wook;Kim, Young-Jun
    • 한국식품위생안전성학회지
    • /
    • 제36권5호
    • /
    • pp.376-381
    • /
    • 2021
  • Red beet roots (Beta vulgaris L.)는 천연색소로 붉은 색계열의 betacyanins은 75-95%의 betanine와 이성질체인 isobetanine 15-45%으로 존재한다. 본 연구는 비트레드를 사용한 식품에 대해 HPLC-DAD를 이용하여 지표성분인 betanine 및 isobetanine에 대해 분석법을 확립하였으며, 유효성 검증을 위해 직선성, 검출한계, 정량한계, 정확성, 정밀성, 측정불확도를 측정하였다. 캔디류, 빙과류, 코코아 가공품의 matrix에 적용하여 matrix matched calibration법을 사용하였으며 R2이 0.9998 이상으로 높은 직선성을 보였다. 검출한계와 정량한계는 각각 0.16-0.32 mg/L, 0.48-0.97 mg/L으로 확인되었다. 분석법의 정확성 및 정밀성을 검증하기 위해 intra-day 및 inter-day 반복 실험 결과, 회수율은 96.0-103.1 %, 100.0-102.2 %이였으며, RSD는 0.5-3.3 %, 0.9-3.8 %로 산출되었다. 측정불확도는 매트릭스 및 측정 농도에 따라 1.71-12.43%로 평가되었다. 또한, 확립된 분석법의 적용성 검토를 위해서 비트레드 색소를 사용한 가공식품 26종을 분석한 결과, betanine과 isobetanine을 정량 할 수 있었다 (8.4-3,823.4 mg/kg).

산느타리(Pleurotus pulmonarius) 병·봉지재배에 적합한 배지조성 연구 (Study on suitable substrate formulation for bottle and bag cultivation of Pleurotus pulmonarius)

  • 이재홍;이남길;박영학;문윤기;정태성;권순배;김재록;김진원
    • 한국버섯학회지
    • /
    • 제12권4호
    • /
    • pp.275-279
    • /
    • 2014
  • 산느타리를 안정적으로 생산할 수 있는 배지를 개발하기 위하여 미루나무톱밥, 면실피, 면실박, 비트펄프, 콘코브 등 5종을 혼합하여 혼합비율별 6처리로 시험을 수행하여 배지조성별 화학성분, 균사생장속도 및 수량특성을 조사하였다. 배지조성별 화학성분 분석결과 pH는 대부분 pH 5.0 내외로서 큰 차이가 없었으나, V배지의 경우 다른 조성에 비하여 pH와 유기물 함량에 있어 각각 5.52, 29.07%로 높게 나타났다. 유기물대질소비는 IV배지가 30.53으로 가장 높았고, I, V, VI배지가 25정도를 나타냈으며, II, III배지는 20.68, 22.12로 낮은 값을 나타냈다. 시험관 칼럼배지를 이용해서 균사생장속도를 조사한 결과 균접종 28일 조사에서 향산 품종에서는 V배지가 105.0 mm로 가장 빠른 생장을 나타냈고, 호산 품종에서는 II번 배지가 114.3 mm로 가장 빨랐다. 병재배시 배지조성별 생육특성 조사결과 초발이소요일수는 3일, 생육일수는 4일로 모든 처리에서 동일하였고, 수량에 있어서는 호산품종의 경우 V배지가 병당 유효경수가 19.1개, 병당 수량이 198.4 g으로 가장 높은 수치를 나타냈으며, 향산 품종에서는 IV배지와 V배지가 각각 유효경수 15.3개, 14.4개, 수량은 161.1 g, 163.1 g으로 비슷하였다. 봉지재배에서 호산품종의 경우 초발이소요일수는 IV배지가 7일로서 가장 빨랐고 다음이 V, VI배지로서 8일, 그 다음이 I배지 9일 순이었다. 향산 품종에서 초발이소요일수는 I배지가 6일로서 가장 빨랐고 다음으로 IV, VI, V배지 순이었다. 그리고 생육일수는 4내지 5일로서 품종별, 배지조성별 차이가 없었다. 수량특성 조사결과 호산 품종의 경우 I배지가 봉지당 435.7 g으로 가장 높았고, 향산 품종에 있어서는 V배지가 463.5 g으로 높은 수량을 나타냈다.

회생전력 제어용 인버터 시스템의 구현에 관한 연구 (A Study on the Implementation of Inverter Systems for Regenerated Power Control)

  • 金 敬 源;徐 永 泯;洪 淳 瓚
    • 전력전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.205-213
    • /
    • 2002
  • 본 논문에서는 직류모선에서 교류모선으로 회생되는 전력을 제어할 수 있는 3상 전압원 인버터 시스템을 구현하였다. 전체 시스템은 선간접압 및 선전류용 센서, d-q 변환방식을 사용한 실제전력 연산기. PI제어기법을 적용한 복소전력 제어기, 수정 q도통방식을 구현하기 위한 게이팅신호 생성기, 주파수를 추종하기 위한 DPLL과 전력회로로 구성된다. 제어보드는 32비트 DSP인 TMS32C32, EFLD 2개, ACD 6개와 DAC로 구성하였다. 제안한 시스템의 성능을 검증하기 위해 교류 220V에서 5kVA 전력용량인 축소모델을 설계, 제작하였다. 실험결과, 회생 유효전력은 명령값으로 잘 제어되며 회생 무효전력은 운전동안 내내 거의 0의 값을 유지함을 확인하였다.