• Title/Summary/Keyword: 웨이퍼 공정

Search Result 601, Processing Time 0.027 seconds

c-BN 박막의 박리현상에 미치는 공정인자의 영향

  • 이성훈;변응선;이건환;이구현;이응직;이상로
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1999.07a
    • /
    • pp.148-148
    • /
    • 1999
  • 다이아몬드에 버금가는 높은 경도뿐만 아니라 높은 화학적 안정성 및 열전도성 등 우수한 물리화학적 특성을 가진 입방정 질화붕소(cubic Boron Nitride)는 마찰.마모, 전자, 광학 등의 여러 분야에서의 산업적 응용이 크게 기대되는 자료이다. 특히 탄화물형성원소에 대해 안정하여 철계금속의 가공을 위한 공구재료로의 응용 또한 기대되는 재료이다. 특히 탄화물형성원소에 대해 안정하여 철계금속의 가공을 위한 공구재료로의 응용 또한 크게 기대된다. 이 때문에 각종의 PVD, CVD 공정을 이용하여 c-BN 박막의 합성에 대한 연구가 광범위하게 진행되어 많은 성공사례들이 보고되고 있다. 그러나 이러한 c-BN 박막의 유용성에도 불구하고 아직 실제적인 응용이 이루어지지 못한 것은 증착직후 급격한 박리현상을 보이는 c-BN 박막의 밀착력문제때문이다. 본 연구에서는 평행자기장을 부가한 ME-ARE(Magnetically Enhanced Activated Reactive Evaporation)법을 이용하여 c-BN 박막을 합성하고, 합성된 c-BN 박막의 밀착력에 미치는 공정인자의 영향을 규명하여, 급격한 박리현상을 보이는 c-BN 박막의 밀착력 향상을 위한 최적 공정을 도출하고자 하였다. BN 박막 합성은 전자총에 의해 증발된 보론과 (질소+아르곤) 플라즈마의 활성화반응증착(activated reactive evaporation)에 의해 이루어졌다. 기존의 ARE장치와 달리 열음극(hot cathode)과 양극(anode)사이에 평행자기장을 부여하여 플라즈마를 증대시켜 반응효율을 높혔다. 합성실험용 모재로는 p-type으로 도핑된 (100) Si웨이퍼를 30$\times$40 mm크기로 절단 후, 100%로 희석된 완충불산용액에 10분간 침적하여 표면의 산화층을 제거한후 사용하였다. c-BN 박막을 얻기 위한 주요공정변수는 기판바이어스 전압, discharge 전류, Ar/N가스유량비이었다. 증착공정 인자들을 변화시켜 다양한 조건에서 c-BN 박막의 합성하여 밀착력 변화를 조사하였다. 합성된 박막의 결정성 분석을 FTIR을 이용하였으며, Bn 박막의 상 및 미세구조관찰을 위해 투과전자현미경(TEM;Philips EM400T) 분석을 병행하였고, 박막의 기계적 물성 평가를 위해 미소경도를 측정하였다. 증착된 c-BN 박막은 3~10 GPa의 큰 잔류응력으로 인해 증착직후 급격한 박리현상을 보였다. 이의 개선을 위해 증착중 기판바이어스 제어 및 후열처리를 통해 밀착력을 수~수백배 향상시킬 수 있었다. c-BN 박막의 합성을 위해서는 증착중인 박막표면으로 큰 에너지를 갖는 이온의 충돌이 필요하기 때문에 기판 바이어스가 요구되는데, c-BN의 합성단계를 핵생성 단계와 성장 단계로 구분하여 인가한 기판바이어스를 달리하였다. 이 결과 그림 1에서 나타낸 것처럼 c-BN 박막의 핵생성에 필요한 기판바이어스의 50% 정도만을 인가하였을 때 잔류응력은 크게 경감되었으며, 밀착력이 크게 향상되었다.

  • PDF

Analysis of the Effect of the Etching Process and Ion Injection Process in the Unit Process for the Development of High Voltage Power Semiconductor Devices (고전압 전력반도체 소자 개발을 위한 단위공정에서 식각공정과 이온주입공정의 영향 분석)

  • Gyu Cheol Choi;KyungBeom Kim;Bonghwan Kim;Jong Min Kim;SangMok Chang
    • Clean Technology
    • /
    • v.29 no.4
    • /
    • pp.255-261
    • /
    • 2023
  • Power semiconductors are semiconductors used for power conversion, transformation, distribution, and control. Recently, the global demand for high-voltage power semiconductors is increasing across various industrial fields, and optimization research on high-voltage IGBT components is urgently needed in these industries. For high-voltage IGBT development, setting the resistance value of the wafer and optimizing key unit processes are major variables in the electrical characteristics of the finished chip. Furthermore, the securing process and optimization of the technology to support high breakdown voltage is also important. Etching is a process of transferring the pattern of the mask circuit in the photolithography process to the wafer and removing unnecessary parts at the bottom of the photoresist film. Ion implantation is a process of injecting impurities along with thermal diffusion technology into the wafer substrate during the semiconductor manufacturing process. This process helps achieve a certain conductivity. In this study, dry etching and wet etching were controlled during field ring etching, which is an important process for forming a ring structure that supports the 3.3 kV breakdown voltage of IGBT, in order to analyze four conditions and form a stable body junction depth to secure the breakdown voltage. The field ring ion implantation process was optimized based on the TEG design by dividing it into four conditions. The wet etching 1-step method was advantageous in terms of process and work efficiency, and the ring pattern ion implantation conditions showed a doping concentration of 9.0E13 and an energy of 120 keV. The p-ion implantation conditions were optimized at a doping concentration of 6.5E13 and an energy of 80 keV, and the p+ ion implantation conditions were optimized at a doping concentration of 3.0E15 and an energy of 160 keV.

RIE기반 저결함 결정질실리콘 표면 Texturing패턴 연구

  • Jeong, Ji-Hui;Yun, Gyeong-Sik;Lee, Byeong-Chan;Park, Gwang-Muk;Lee, Myeong-Bok
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.283-283
    • /
    • 2010
  • 17~18% 대역의 고효율 결정질실리콘 태양전지를 양산하기 위하여 국내외에서 다양한 연구개발이 수행되고 있으며 국내 다결정실리콘 태양전지 양산에서도 새로운 구조와 개념에 입각한 공정기술과 관련 장비의 국산화에 집중적인 투자를 진행하고 있다. 주지하는 바와 같이, 태양전지의 광전효율은 표면에 입사되는 태양광의 반사를 제외하면 흡수된 광자에 의해 생성되는 전자-정공쌍의 상대적인 비율인 내부양자효율에 의존하게 된다. 실제 생성된 전자-정공쌍은 기판재료의 결정상태와 전기광학적 물성 등에 의해 일부가 재결합되어 2차적인 광자의 생성이나 열로서 작용하고 최종적으로 전자와 정공이 완전히 분리되고 전극에 포집되어 실질적인 유효전류로 작용한다. 16% 이상의 고효율 결정질 실리콘 태양전지 양산이 요구되고 있는 현실에서 광전효율 개선 위해 가장 우선적으로 고려되어야 할 변수는 입력 태양광스펙트럼에 대한 결정질 실리콘 표면반사율을 최소화하여 광흡수를 극대화하는 것이라 할 수 있다. 현재까지 다결정 실리콘 표면을 화학적으로 혹은 플라즈마이온으로 50-100nm 직경의 바늘형 피라미드형상으로 texturing 함으로 단파장대역에서 광반사율의 감소를 기대할 수 있기 때문에 결정질실리콘 태양전지효율 개선에 긍정적인 영향을 미치는 것으로 알려져 있다. 고효율 다결정실리콘 태양전지 양산공정에 적용하기 위해 마스크를 사용하지 않는, RIE기반 건식 저반사율 결정질실리콘 표면 texturing 패턴연구를 수행하였다. 마스크없이 표면 texturing이 완료된 시료들에 대하여 A1.5G 표준태양광스펙트럼의 300-1100nm 파장대역에서 반사율과 minority carrier들의 life time 분포를 측정하고 검토하여 공정조건을 최적화 하였다. 저반사율의 건식 결정질실리콘 표면 texturing에 가장 적합한 플라즈마파워는 100W 내외로 낮았고 $SF_6/O_2$ 혼합비율은 0.8~0.9 범위엿다. 본 연구에서 확인된 최적의 texturing을 위한 플라즈마공정 조건은 이온에 의한 Si표면원자들의 스퍼터링과 화학반응에 의한 증착이 교차하는 상태로서 확인된 최저 평균반사율은 ~14% 내외였고 p-형 결정질실리콘 표면 texturing 패턴과 minority carrier의 life time 상관는 단결정이 16uS대역에서 14uS대역으로 감소하는 반면에서 다결정은 1.6uS대역에서 1.7uS대역으로 오히려 미세한 증가를 보여 다결정 웨이퍼생산과정에서 발생하는 saw-damage 제거의 긍정적 효과와 texturing공정의 표면 결함발생에 의한 부정적 효과가 상쇄되어 큰 변화를 보이지 않는 것으로 해석된다.

  • PDF

Measurement of Width and Step-Height of Photolithographic Product Patterns by Using Digital Holography (디지털 홀로그래피를 이용한 포토리소그래피 공정 제품 패터닝의 폭과 단차 측정)

  • Shin, Ju Yeop;Kang, Sung Hoon;Ma, Hye Joon;Kwon, Ik Hwan;Yang, Seung Pil;Jung, Hyun Chul;Hong, Chung Ki;Kim, Kyeong Suk
    • Journal of the Korean Society for Nondestructive Testing
    • /
    • v.36 no.1
    • /
    • pp.18-26
    • /
    • 2016
  • The semiconductor industry is one of the key industries of Korea, which has continued growing at a steady annual growth rate. Important technology for the semiconductor industry is high integration of devices. This is to increase the memory capacity for unit area, of which key is photolithography. The photolithography refers to a technique for printing the shadow of light lit on the mask surface on to wafer, which is the most important process in a semiconductor manufacturing process. In this study, the width and step-height of wafers patterned through this process were measured to ensure uniformity. The widths and inter-plate heights of the specimens patterned using photolithography were measured using transmissive digital holography. A transmissive digital holographic interferometer was configured, and nine arbitrary points were set on the specimens as measured points. The measurement of each point was compared with the measurements performed using a commercial device called scanning electron microscope (SEM) and Alpha Step. Transmission digital holography requires a short measurement time, which is an advantage compared to other techniques. Furthermore, it uses magnification lenses, allowing the flexibility of changing between high and low magnifications. The test results confirmed that transmissive digital holography is a useful technique for measuring patterns printed using photolithography.

Flapper-nozzle Valve Fabrication Using Silicon Micromachining and Flow Characterization (실리콘 마이크로머시닝을 이용한 플래퍼-노즐 밸브의 제작 및 특성 실험)

  • Kwon, Young-Shin;Kim, Tae-Hyun;Cho, Dong-Il
    • Journal of Sensor Science and Technology
    • /
    • v.6 no.1
    • /
    • pp.72-80
    • /
    • 1997
  • One of the concerns in micro fluidic valve designs is that of reverse direction leakage. This paper designs and fabricates a new fluidic valve to achieve zero leakage. The design uses flapper and nozzle elements. In the forward direction the working fluid pushes the flapper upward to allow flow. In the reverse direction, the flapper pushes against the orifice seat, and thus, no flow can be generated, unless the flapper or nozzle element breaks. The nozzle element fabrication involves fabricating an orifice by wet etching of (100) wafer, The flapper element fabrication involves $20{\mu}m$ deep patterning of the negative image of the flapper, followed by wet etching from backside. Flow experiments were conducted with DI water as the working fluid, and the results are compared to analytical predictions. The results show that the developed flapper-nozzle valve achieves a true diodic flow characteristic.

  • PDF

A Development of Recycling Technology of Solar Cell Wafering Slurry (태양전지 Wafering Slurry 재생기술 개발에 관한 연구)

  • Na, Won-Shik;Lee, Jae-Ha
    • Journal of Advanced Navigation Technology
    • /
    • v.14 no.3
    • /
    • pp.426-431
    • /
    • 2010
  • 68% of the manufacturing costs of solar cell wafer can be attributed to the slurry. The recycling of slurries is mandatory for reducing the costs of manufacturing wafering production, and the disposal of industrial waste, as well as for cutting down pollution levels. Slurries are currently being recycled using the centrifuge(decanter) method. However, this method is less than optimal as it does not completely remove the fine particles, leading to low quality. Also, be cause of the incomplete separation from the oil, it causes the impurities in the dried slurries. This study aims to develope a new recycling technology that overcomes the flaws of the centrifuge by utilizing chemicals. It will provide a total solution to the crucial process of recycling slurries in the making of solar cell wafer, by increasing the efficiency and renewable rate.

Atomic layer deposited $Al_2O_3$ for the surface passivation of crystalline silicon solar cells ($Al_2O_3$ 부동화 막의 태양전지 응용)

  • Kim, Sun Hee;Shin, Jeong Hyun;Lee, Jun Hyeok;Lee, Hong Jae;Kim, Bum Sung;Lee, Don Hee
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.06a
    • /
    • pp.73.1-73.1
    • /
    • 2010
  • 태양광 시장은 세계적인 금융 위기 속에서도 점점 그 규모가 확대되고 있다. 시장의 규모가 확대되고 있음에도 불구하고 금융 위기를 겪으면서 생산자 중심의 시장에서 수요자 중심의 시장으로 바뀌게 되었다. 이에 따라 더 적은 비용으로 높은 출력의 제품만이 경쟁력을 가지게 됨으로써 효율이 더욱 이슈화되었다. 여러 태양전지 중 가장 점유율이 높은 결정질 태양전지는 일반적인 양산 공정만으로 효율을 높이는데 한계가 있으므로 selective emitter, back contact, light induced plating 등의 새로운 공정을 도입하여 효율을 높이려는 경향이 나타나고 있다. 본 연구에서는, ALD 장치를 사용하여 결정질 태양전지의 후면을 passivation 함으로써 효율을 높이는 방법을 모색하였다. 부동화 층으로는 $Al_2O_3$를 사용하였으며 셀을 제조하여 평가하였다. 실험방법은 p-type의 웨이퍼를 이용하여 습식으로 texturing 후 $POCl_3$ 용액으로 p-n junction을 형성하였고 anti-reflection 막인 SiNx는 PECVD를 사용하여 R.I 2.05, 80nm 두께로 증착하였다. 그런 다음 후면의 n+ layer를 제거하기 위하여 SiNx에 영향을 미치지 않는 용액을 사용하여 후면을 식각하였다. BSF 층은 screen printer로 Al paste를 printing하여 형성하였고 Al etching용액으로 여분의 Al제거한 후 ALD 장치를 이용하여 $Al_2O_3$를 증착하였다. 마지막으로 전극을 형성한 후 laser로 isolation하여 효율을 평가하였다.

  • PDF

Multi-functional (Temperature, Pressure, Humidity) Sensor by MEMS technology (MEMS 기술을 이용한 온도, 압력, 습도 복합 센서)

  • Kwon Sang-wook;Won Jong-Hwa
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.42 no.11
    • /
    • pp.1-8
    • /
    • 2005
  • In this paper, we present design and prototyping of a low-cost, integrated multi-functional micro health sensor chip that can be used or embedded in widely consumer devices, such as cell phone and PDA, for monitoring environmental condition including air pressure, temperature and humidity. This research's scope includes basic individual sensor study, architecture for integrating sensors on a chip, fabrication process compatibility and test/evaluation of prototype sensors. The results show that the integrated TPH sensor has good characteristics of ${\pm}\;1\%FS$ of linearity and hysteresis for pressure sensor and temperature sensor and of ${\pm}\;5\%FS$ of linearity and hysteresis But if we use 3rd order approximation for humidity sensor, full scale error becomes much smaller and this will be one of our future study.

Investigation of plasma effect for defect-free nitrogen doping of graphene

  • Lee, Byeong-Ju;Jeong, Gu-Hwan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.211.2-211.2
    • /
    • 2016
  • 그래핀은 본연의 우수한 물성으로 인하여 전자소자, 에너지 저장매체, 유연성 전도막 등 다양한 분야로의 응용가능성이 제기되었으나, 실제적인 응용을 위해서는 구조적인 결함을 최소화하며, 특성을 자유로이 제어하거나 향상시키는 공정의 개발이 요구된다. 특히 그래핀을 전자소자로 응용하기 위해서는 전기적 특성을 제어하는 것이 요구된다. 일반적으로 화학적 도핑은 그래핀의 전기적 특성을 제어하는 효율적인 방법으로 알려져 있다. 화학적 도핑은 그래핀을 구성하는 탄소원자를 이종원자로 치환하거나 표면에 흡착시켜 기능화 된 그래핀을 얻는 방법으로, 특정 가스 분위기에서 고온 열처리하거나 활성종들이 존재하는 플라즈마에 노출시키는 방법이 제시되었다. 특히 플라즈마를 이용한 도핑방법은 저온에서 단시간의 처리로 도핑이 가능하고, 플라즈마 변수를 변경하여 도핑정도를 수월하게 제어할 수 있다는 장점을 가지고 있다. 그러나 플라즈마내의 극성을 띄는 다양한 활성종들의 충돌효과로 인하여 구조적인 손상이 발생하여 오히려 특성이 저하될 수 있어 이를 고려한 플라즈마 공정조건의 설정이 필수적이다. 따라서 본 연구에서는 플라즈마에 노출된 그래핀의 Raman 특성을 고찰함으로써 화학적 도핑과 구조적인 결함의 경계를 확립하고 구조결함의 형성을 최소화한 효율적인 도핑조건을 도출하였다. 그래핀은 물리적 박리법을 이용하여 300 nm 두께의 실리콘 산화막이 존재하는 실리콘 웨이퍼 위에 제작하였으며, 평행 평판형 직류 플라즈마 장치를 이용하여 전극의 위치, 인가전력, 처리시간을 변수로 암모니아($NH_3$) 플라즈마를 방전하여 그래핀의 Raman 특성변화를 관찰하였다. 그래핀의 구조적 결함 및 도핑 효과는 라만 스펙트럼의 D, D', 2D밴드의 강도와 G밴드의 위치와 반치폭(Full width at half maximum; FWHM)의 변화를 통해 확인하였다. 그 결과, 인가전력과 처리시간에 따라 결함형성과 질소도핑 영역이 구분 가능함을 확인하였으며, 이를 바탕으로 결함형성을 최소화한 효율적인 도핑조건이 접지전위, 0.45 W의 인가전력, 처리시간 10초이며, 최적조건에서 계산된 도핑레벨은 $1.8{\times}10^{12}cm^{-2}$임을 확인하였다.

  • PDF

Raman characterization of plasma-treated graphene

  • Lee, Byeong-Ju;Jeong, Gu-Hwan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2015.08a
    • /
    • pp.238.1-238.1
    • /
    • 2015
  • 2차원 탄소나노재료인 그래핀은 본연의 우수한 물성으로 인하여 전자소자, 에너지 저장매체, 유연성 전도막 등 다양한 분야로의 응용가능성이 제기되었다. 그러나 실제적인 응용을 위해서는 그래핀의 구조적인 결함을 최소화하며, 특성을 자유로이 제어하거나 향상시키는 공정의 개발이 필요하다. 일반적으로 화학적 도핑은 그래핀의 전기적 특성을 제어하는 효율적인 방법으로 알려져 있다. 화학적 도핑의 방법으로는 그래핀을 특정 가스 분위기에서 고온 열처리하거나 활성종들이 존재하는 플라즈마에 노출시킴으로써, 그래핀을 구성하는 탄소원자를 이종원자로 치환하거나 표면에 흡착시켜 기능화 된 그래핀을 얻는 방법 등이 제시되었다. 특히 플라즈마를 이용한 도핑방법은 저온에서 단시간의 처리로 효율적인 도핑이 가능하고, 인가전력, 처리시간 등의 플라즈마 변수를 변경하여 도핑정도를 수월하게 제어할 수 있다는 장점을 가지고 있다. 그러나 플라즈마 내에 존재하는 극성을 띄는 다양한 활성종들로 인하여 그래핀에 구조적인 결함을 형성하여 오히려 특성이 저하될 수 있어 이를 고려한 플라즈마 공정조건의 설정이 필수적이다. 따라서 본 연구에서는 플라즈마에 노출된 그래핀의 Raman 특성을 고찰함으로써 화학적 도핑과 구조적인 결함의 경계를 확립하고 구조결함의 형성을 최소화한 효율적인 도핑조건을 도출하였다. 고품질 그래핀은 물리적 박리법을 이용하여 300 nm 두께의 실리콘 산화막이 존재하는 실리콘 웨이퍼 위에 제작하였으며, 평행 평판형 직류 플라즈마 장치를 이용하여 전극의 위치, 인가전력, 처리시간을 변수로 암모니아(NH3) 플라즈마를 방전하여 그래핀의 Raman 특성변화를 관찰하였다. 그래핀의 구조적 결함 및 도핑은 라만 스펙트럼의 D, G, D', 2D밴드의 강도비와 G밴드의 위치와 반치폭(Full width at half maximum; FWHM)의 변화를 통해 확인하였다. 그 결과, 인가전력과 처리시간이 증가함에 따라 그래핀의 도핑레벨이 증가되고, 이후에는 도핑효과가 없어지고 결함의 정도가 상승하는 천이구역이 존재하며, 이를 넘어서는 너무 높은 인가적력의 처리는 그래핀에 결함을 형성하여 구조적인 붕괴를 야기함을 확인하였다.

  • PDF