• 제목/요약/키워드: 에칭공정

Search Result 235, Processing Time 0.038 seconds

Plasma Etching을 이용한 RF-Magnetron Sputtering 방법으로 제작된 PTFE 발수 특성

  • Baek, Cheol-Heum;Jang, Ji-Won;Bang, Seung-Gyu;Seo, Seong-Bo;Kim, Hwa-Min;Bae, Gang
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.02a
    • /
    • pp.273-273
    • /
    • 2012
  • 최근 스마트 윈도우, 자가세정(Self-Cleaning), 김서림방지(Anti-Fogging), 디스플레이 표시장치, 대전방지 코팅 등 다각적으로 활용이 가능한 PTFE (Ploytetrafluoroethylene)를 Sol-gel, Sputtering, Spin-Coating, CVD (Chemical vapor deposition)방법을 이용하여 낮은 표면에너지와 나노사이즈의 표면 거칠기를 가지는 $150^{\circ}$ 이상의 초-발수성 표면에 대한 많은 연구가 진행되고 있다. 본 실험에서는 영구자석을 이용한 고밀도 플라즈마로 높은 점착성과, 균일한 박막 및 대 면적 공정이 가능한 RF-magnetron sputtering방법을 이용하여 Plasma etching으로 표면적의 거칠기와 낮은 표면에너지를 만든 뒤, 발수특성을 가진 PTFE를 증착하여 접촉각 변화와 구조적 및 광학적 특성을 측정하였다. AFM (Atomic Force Microscope)측정결과 100 w에서 가장 높은 1.7 nm의 RMS(Root mean square)값이 측정되었고, 접촉각 측정결과 Plasma etched glass는 25 w에서 125 w로 증가함에 따라 친수성을 나타내었으며, 100 w에서 가장 낮은 $15^{\circ}$의 접촉각을 나타내었다. PTFE박막을 증착하였을 때는 100 w에서 $150^{\circ}$의 초발수 특성을 나타내었고, 투과율 측정 결과 85%이상의 높은 투과율을 나타내었다. Plasma etching을 이용한 PTFE 발수 특성은 비가 오면 자동으로 이물질이 씻겨 내리는 자동차 유리등의 개발이 가능하고, 높은 투과율이 요구되는 액정표시장치(LCD)같은 차세대 대형 디스플레이의 표면 코팅에 사용이 가능 할 것이라 사료된다. 본 연구는 중소기업청에서 지원하는 2011년도 산학연 공동기술개발 지원사업의 연구수행으로 인한 결과물임을 밝힙니다.

  • PDF

알루미늄 표면처리를 통한 발수 특성 개발

  • Byeon, Eun-Yeon;Lee, Seung-Hun;Kim, Jong-Guk;Kim, Yang-Do;Kim, Do-Geun
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2012.11a
    • /
    • pp.185-185
    • /
    • 2012
  • 최근 자연모사를 이용한 연구가 다양한 분야에 적용되고 있다. 특히 연 잎의 표면에서 나타나는 초발수 특성이 마이크로 나노 크기의 구조와 표면에너지를 제어하는 에피큐티클 왁스에 기인하다는 것이 밝혀지면서 이를 응용한 연구가 진행되고 있다. 본 연구는 알루미늄 표면처리로 마이크로와 나노 구조물을 형성하고 그 위에 발수 특성을 가진 물질을 증착하여, 발수성을 가지는 표면을 개발하였다. 알루미늄 표면에 마이크로 크기의 알루미나($Al_2O_3$) 분말을 이용한 블라스트(blast) 공정으로 표면에 마이크로 구조를 형성하고, Linear Ion Source(LIS)를 적용한 Ar 이온빔 에칭으로 나노 구조를 형성하였다. FE-SEM 분석을 통해 수~수십 마이크로 구조 위에 나노 크기의 구조가 형성 된 것을 관찰하였다. 마이크로 나노 구조가 형성된 알루미늄의 표면에너지를 낮추기 위해 trimethylsilane(TMS) 및 Ar을 이용한 플라즈마처리로 표면에 기능성 코팅막을 형성하였다. 그 결과 TMS 발수 코팅하기 전에 비해 표면에너지가 $99.75mJ/m^2$에서 $9.05mJ/m^2$으로 급격히 낮아지고 접촉각 값이 $123^{\circ}$로 향상된 것을 확인하였다.

  • PDF

Capacitively Coupled Plasma Simulation for Low-k Materials Etching Process Using $H_2/N_2$ gas (저 유전 재료의 에칭 공정을 위한 $H_2/N_2$ 가스를 이용한 Capacitively Coupled Plasma 시뮬레이션)

  • Shon, Chae-Hwa
    • The Transactions of the Korean Institute of Electrical Engineers C
    • /
    • v.55 no.12
    • /
    • pp.601-605
    • /
    • 2006
  • The resistance-capacitance (RC) delay of signals through interconnection materials becomes a big hurdle for high speed operation of semiconductors which contain multi-layer interconnections in smaller scales with higher integration density. Low-k materials are applied to the inter-metal dielectric (IMD) materials in order to overcome the RC delay. Relaxation continuum (RCT) model that includes neutral-species transport model have developed to model the etching process in a capacitively coupled plasma (CCP) device. We present the parametric study of the modeling results of a two-frequency capacitively coupled plasma (2f-CCP) with $N_2/H_2$ gas mixture that is known as promising one for organic low-k materials etching. For the etching of low-k materials by $N_2/H_2$ plasma, N and H atoms have a big influence on the materials. Moreover the distributions of excited neutral species influence the plasma density and profile. We include the neutral transport model as well as plasma one in the calculation. The plasma and neutrals are calculated self-consistently by iterating the simulation of both species till a spatio-temporal steady state profile could be obtained.

Electronic characteristics of nanowire-nanoparticle-based FETs (나노선-나노입자 결합에 따른 FETs 전기적 특성 고찰)

  • Kang, Jeong-Min;Keem, Ki-Hyun;Jeong, Dong-Young;Yoon, Chang-Joon;Yeom, Dong-Hyuk;Kim, Sang-Sig
    • Proceedings of the KIEE Conference
    • /
    • 2007.07a
    • /
    • pp.1339-1340
    • /
    • 2007
  • 본 연구에서는 이종 차원 나노선과 나노입자의 결합에 따른 단일 나노선 소자의 전기적 특성 및 메모리 효과를 연구하였다. 열증착법으로 성장 된 p 형 Si 나노선에 Atomic Layer Deposition (ALD) 방법으로 10nm의 $Al_{2}O_{3}$를 증착한 후 Low Precensure - Chemical Vapor Deposition (LP-CVD)를 이용하여 Polycrystalline Sicon(Poly-Si)을 Si 나노선 위에 5nm 증착하고 습식 에칭법을 이용하여 poly Si 내의 $SiO_x$를 제거하여 Si 나노입자를 Si 나노선 위에 형성시켰다. 그 후 포토리소그래피 공정을 이용하여 Top gate 형태의 나노선-나노입자 이종결합 Field-Effect Transistor (FET) 소자를 제작하여 게이트 전압에 따른 드레인 전류-전압($I_{DS}-V_{DS}$)의 변화를 측정하여 나노선의 전기 소자로서의 특성을 확인하고, 게이트 전압을 양방향으로 swing 하면서 인가하여 $I_{DS}$ 전류 특성이 변화하는 것을 통해 메모리 효과를 조사하였다. 또한 나노입자의 결합이 게이트 전압의 인가 시간에 따라 드레인 전류에 영향을 미치는 것을 확인하여 메모리 소자로서의 가능성을 확인하였다.

  • PDF

플라즈마를 이용한 저온 수정(Quartz) 직접 접합에서 공정변수의 영향

  • Lee, Ji-Hye;;Kim, Gi-Don;Choe, Dae-Geun;Choe, Jun-Hyeok;Jeong, Jun-Ho;Lee, Ji-Hye
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.460-460
    • /
    • 2010
  • 단결정 수정은 높은 자외선(UV) 투과성, 화학정 내성, 압전성 등의 특성을 가지고 있으며, 이로 인해 UV 나노임프린트 리소그래피의 스탬프, 광학 리소그래피의 마스크, MEMS 능동소자 등의 다양한 분야에 응용되고 있다. 단결정 수정의 응용분야를 넓히기 위해서 수정과 수정을 접합하는 것은 매우 유용하다. 수정과 수정의 접합은 무결정 유리, 금속등의 중간층을 이용한 접합이 소개되었으나, 접합 시 접합 계면의 평평도가 낮아 지거나, 중간 금속층의 내화학성이 낮은 단점이 있다[1,2]. 이를 극복하기 위해 중간층을 사용하지 않고, 습식 화학적 에칭을 통한 수정-수정의 직접 접합 방법이 소개되었다[3]. 이 방법은 UV 투과성과 내화학성이 높은 접합을 형성할 수 있으나 500도씨 이상의 고온의 어닐링이 필요한 단점이 있다. 본 연구에서는 플라즈마를 이용하여 저온(200도씨)에서 수정-수정의 직접 접합을 형성하였다. 플라즈마 처리를 통해 수정-수정 직접 접합의 접합 강도가 향상되는 것을 확인하였다. 플라즈마 시간과 수정의 표면 거칠기가 접합 강도에 미치는 영향을 분석하였다. 이 방법을 이용하여 나노 임프린트 리소그래피용 스탬프를 제작하였으며, 성공적으로 나노임프린트를 수행하였다. 이 방법은 MEMS 능동 소자 제작, UV 나노임프린트 리소그래피 스탬프 등 다층 수정구조 제작에 등에 응용될 것으로 기대된다.

  • PDF

Study of Treatment Methods on Solution-Processed ZnSnO Thin-Film Transistors for Resolving Aging Dynamics

  • Jo, Gwang-Won;Baek, Il-Jin;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.348-348
    • /
    • 2014
  • 차세대 디스플레이 구동 회로 소자를 위한 재료로서, Amorphous Oxide Semiconductor (AOS)가 주목받고 있다. AOS는 기존의 Amorphous Silicon과 비교하여 뛰어난 이동도를 가지고 있으며, 넓은 밴드 갭에 의한 투명한 광학적 특성을 가지고 있다. 이러한 장점을 이용하여, AOS 박막은 thin film transistor (TFT)의 active channel로 이용 되고 있다. 하지만, AOS를 이용한 TFT의 경우, 시간이 경과함에 따라 $O_2$$H_2O$ 흡착에 의해 전기적 특성이 변하는 현상이 있다. 이러한 현상은 소자의 신뢰성에 있어 중요한 문제가 된다. 이러한 문제를 연구하기 위해 본 논문에서는, AOS 박막을 이용하여 bottom 게이트형 TFT를 제작하였다. 이를 위해 먼저, p-type Si 위에 건식산화방식으로 $SiO_2$(100 nm)를 성장시켜 게이트 산화막으로 이용하였다. 그리고 Zn과 Sn이 1: 2의 조성비를 가진 ZnSnO (ZTO) 용액을 제조한 후, 게이트 산화막 위에 spin coating 하였다. Splin coating된 용액에 남아 있는 솔벤트를 제거하기 위해 10분 동안 $230^{\circ}C$로 열처리를 한 후, 포토리소그래피와 에칭 공정을 이용하여 ZTO active channel을 형성하였다. 그 후, 박막 내에 남아 있는 불순물을 제거하고 ZTO TFT의 전기적인 특성을 향상시키기 위하여, $600^{\circ}C$의 열처리를 30분 동안 진행 하여 junctionless형 TFT 제작을 완료 하였다. 제작된 소자의 시간 경과에 따른 열화를 확인하기 위하여, 대기 중에서 2시간마다 HP-4156B 장비를 이용하여 전기적인 특성을 확인 하였으며, 이러한 열화는 후처리 공정을 통하여 회복시킬 수 있었다. 열화의 회복을 위한 후처리 공정으로, 퍼니스를 이용한 고온에서의 열처리와 microwave를 이용하여 저온 처리를 이용하였다. 결과적으로, TFT는 소자가 제작된 이후, 시간에 경과함에 따라서 on/off ratio가 감소하여 열화되는 경향을 보여 주었다. 이러한 현상은, TFT 소자의 ZTO back-channel에 대기 중에 있는 $O_2$$H_2O$의 분자의 물리적인 흡착으로 인한 것으로 보인다. 그리고 추가적인 후처리 공정들에 통해서, 다시 on/off ratio가 회복 되는 현상을 확인 하였다. 이러한 추가적인 후처리 공정은, 열화된 소자에 퍼니스에 의한 고온에서의 장시간 열처리, microwave를 이용한 저온에서 장시간 열처리, 그리고 microwave를 이용한 저온에서의 단 시간 처리를 수행 하였으며, 모든 소자에서 성공적으로 열화 되었던 전기적 특성이 회복됨을 확인 할 수 있었다. 이러한 결과는, 저온임에도 불구하고, microwave를 이용함으로 인하여, 물리적으로 흡착된 $O_2$$H_2O$가 짧은 시간 안에 ZTO TFT의 back-channel로부터 탈착이 가능함과 동시에 소자의 특성을 회복 가능 함 의미한다.

  • PDF

Recovery of high-purity phosphoric acid from the waste acids in semiconductor manufacturing process (반도체(半導體) 제조공정(製造工程)에서 발생하는 혼산폐액(混酸廢液)으로부터 고순도(高純度) 인산회수(燐酸回收))

  • Park, Sung-Kook;Roh, Yu-Mi;Lee, Sang-Gil;Kim, Ju-Yup;Shin, Chang-Hoon;Kim, Jun-Young;Ahn, Jae-Woo
    • Resources Recycling
    • /
    • v.15 no.5 s.73
    • /
    • pp.26-32
    • /
    • 2006
  • The waste solution discharged from the LCD manufacturing process contains acids like nitric, acetic and phosphoric acid and metal ions such as Al, Mo and other impurities. It is important to remove impurities less than 1 ppm in phosphoric acid to reuse as an etchant because the residual impurities even in sub-ppm concentration in semiconductor materials play a major role on the electronic properties. In this study, a mixed system of solvent extraction, diffusion dialysis and ion-exchange was developed to commercialize in an efficient system fur recovering the high-purity phosphoric acid. By vacuum evaporation, almost 99% of nitric and acetic acid was removed. And by solvent extraction method with tri-octyl phosphate (TOP) as an extractant, the removal of acetic and nitric acid from the acid mixture was achieved effectively at the ratio A/O=1/3 with 4th stage of extraction stage. About 97.5% of Al and 36.7% of Mo were removed by diffusion dialysis. Essentially almost complete removal of metal ions and purification of high-purity phosphoric acid could be obtained by using ion exchange.

Recovery of phosphoric acid from the waste acids in semiconductor manufacturing process (반도체 제조공정에서 발생하는 혼산폐액으로부터 고순도 인산 회수)

  • Park, Sung-Kook;Roh, Yu-Mi;Lee, Sang-Gil;Kim, Ju-Yup;Shin, Chang-Hoon;Ahn, Jae-Woo
    • Proceedings of the Korean Institute of Resources Recycling Conference
    • /
    • 2006.05a
    • /
    • pp.90-94
    • /
    • 2006
  • The waste solution discharged from the LCD manufacturing process contains acids like nitric, acetic and phosphoric acid and metal ions such as Al, Mo and other impurities. It is important to removal of impurities to tess than 1ppm in phosphoric acid to reuse as an etchant because the residual impurities even in sub-ppm concentration in semiconductor materials play a major role on the electronic properties. In this study, we have been clearly established that a mixed system of solvent extraction, diffusion dialysis and ion-exchange technique, which made individually the most of characteristics is developed to commercialize in an efficient system for recovering the high-purity phosphoric acid. By applying vacuum evaporation, the yield of the process are almost 99% removal of nitric acid and acetic acid was achieved. And by applying the solvent extraction method with tri-octyl phosphate(TOP) as an extractant, the removal of acetic and nitric acid from the acid mixture was achieved effectively at the ratio O/A=1/3 with four stages and the stripping of nitric acid from organic phase is attained at a ration of O/A=1 with six stages by distilled water. About 97% and 76% removal of Al and Mo were achieved by diffusion dialysis. Essentially complete less than 1ppm removal of Al, Mo by using ion exchange ion resin and purification of the phosphoric acid was obtain.

  • PDF

Fabrication of Silica Nanoparticles by Recycling EMC Waste from Semiconductor Molding Process and Its Application to CMP Slurry (반도체 몰딩 공정에서 발생하는 EMC 폐기물의 재활용을 통한 실리카 나노입자의 제조 및 반도체용 CMP 슬러리로의 응용)

  • Ha-Yeong Kim;Yeon-Ryong Chu;Gyu-Sik Park;Jisu Lim;Chang-Min Yoon
    • Journal of the Korea Organic Resources Recycling Association
    • /
    • v.32 no.1
    • /
    • pp.21-29
    • /
    • 2024
  • In this study, EMC(Epoxy molding compound) waste from the semiconductor molding process is recycled and synthesized into silica nanoparticles, which are then applied as abrasive materials contains CMP(Chemical mechanical polishing) slurry. Specifically, silanol precursor is extracted from EMC waste according to the ultra-sonication method, which provides heat and energy, using ammonia solution as an etchant. By employing as-extracted silanol via a facile sol-gel process, uniform silica nanoparticles(e-SiO2, experimentally synthesized SiO2) with a size of ca. 100nm are successfully synthesized. Through physical and chemical analysis, it was confirmed that e-SiO2 has similar properties compared to commercially available SiO2(c-SiO2, commercially SiO2). For practical CMP applications, CMP slurry is prepared using e-SiO2 as an abrasive and tested by polishing a semiconductor chip. As a result, the scratches that are roughly on the surface of the chip are successfully removed and turned into a smooth surface. Hence, the results present a recycling method of EMC waste into silica nanoparticles and the application to high-quality CMP slurry for the polishing process in semiconductor packaging.

Study On Effect of Fe Density on Electrolyte Exfoliation of Chromium Plating Layer (전해액의 Fe 농도에 의한 크롬도금 탈락 연구)

  • Park, Jin-Saeng
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.39 no.12
    • /
    • pp.1297-1303
    • /
    • 2015
  • The internal chromium plating of a long-axis tube is widely used in military and industrial application, with the thick hard plating formed using a mixed solution of Chromium acid and catalytic $H_2SO_4$. A large-caliber gun can endure a high explosive force as a result of the increased stiffness and wear resistance provided by this internal hard chromium surface. The internal chromium layer of a tube is prone to exfoliation caused by the high kinetic energy of the projectile and high pressure of the explosion. Therefore, we reviewed the plating process. Chromium plating comprises many steps, including the removal of Grease, water cleaning, electrolytic abrasion, etching, plating, water cleaning, and hydrogen brittleness removal. The exfoliated chromium plating layer is affected by the adhesion property of the plating. In particular, the Fe concentration of the electrolyte affects the adhesion property. The optimum Fe concentration for effectively suppressing the exfoliation of the plating layer was established by using a scanning electron microscope to determine the surface roughness, and the effectiveness was proved in an adhesion test, etc.