• Title/Summary/Keyword: 아날로그디지털 변환기

Search Result 218, Processing Time 0.033 seconds

직접변환방식을 이용한 멀티캐리어 디지털 송신기 설계 (Design of Multi-carrier Digital Transmitter Using a Direct Conversion Scheme)

  • 신관호;조성언;오창헌
    • 한국통신학회논문지
    • /
    • 제28권6A호
    • /
    • pp.425-432
    • /
    • 2003
  • 본 논문에서는 직접변환방식을 이용한 CDMA 기지국용 멀티캐리어 디지털 송신기를 설계하고 시뮬레이션을 통해 그 성능을 검증해 보았다. 먼저, 멀티캐리어 송신기를 설계하기 위해 필요한 새로운 기술들을 검토해보고, 이 새로운 기술을 적용하여 멀티캐리어 송신기를 설계하고 시뮬레이션 하였다. 설계와 시뮬레이션은 Agilent Technologies사의 RF 시뮬레이션 S/W인 ADS (Advanced Design System)을 사용하였으며, 디지털 블록과 아날로그 블록으로 나누어 설계한 후 두 블록을 co-simulation하여 결과를 분석하였다. 결과에 의하면, 직접변환방식을 이용하여 멀티캐리어 디지털 송신기를 구현한 경우 최종 아날로그출력이 시스템의 요구조건 (IS-97 & 3G TS 25.104) 인 스펙트럼 마스크 특성을 만족하였다. 이것은 제안한 멀티캐리어 디지털 송신기의 성능이 CDMA 기지국에 적용될 수 있다는 것을 의미한다. 따라서, 본 논문에서 제안한 직접변환방식을 이용한 멀티캐리어 디지털 송신기는 향후 CDMA 기지국에 적용되어 구현될 때, 가격적으로나 기술적으로 한 단계 발전된 시스템을 구현할 수 있다.

자율운항선박 원격제어신호 변환기 & 에뮬레이터 개발

  • 박규성;옥경석
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2023년도 춘계학술대회
    • /
    • pp.184-185
    • /
    • 2023
  • 육상의 원격제어자가 선박을 제어할 때 가상의 모형선박이 같이 조종되도록 하여, 운전상태의 확인을 도울수 있도록 하고, 시험운항시 에뮬레이터를 선박에 연결하여 원격운전데이터의 시각적 확인이 될수 있도록 하였다. 또한 이더넷의 디지털데이터가 아날로그로 변환된후 커넥터로 케이블을 연결할수 있도록 하여, 아날로그 인터페이스를 가진 선박의 장비가 제어가 될수 있는 예시를 보여준다.

  • PDF

지연시간 최소화를 위한 고속 데이터 광 전송용 ADC 개발에 관한 연구 (A Study on Development of High-speed Data Optical Transmission ADC for Minimization of Time Delay)

  • 박종대;박찬홍;박병호;안창엽;성현경
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2014년도 추계학술대회
    • /
    • pp.182-185
    • /
    • 2014
  • 본 논문에서는 지연시간 최소화를 위한 고속 데이터 광 전송용 ADC 개발에 관한 연구를 진행하였다. 기존 광 중계기의 전송 방식은 데이터 신호 변환에서 $6{\mu}s$이상의 지연시간을 갖고 있어 고속 데이터 전송 및 신호 변환에 제한을 받고 있으므로 이를 직접 변환 방식을 이용하여 데이터 신호 변환 시 지연시간을 $2{\mu}s$ 이내로 줄이는 새로운 기술의 개발이 요구된다. 이동통신 LTE, LTE advanced 등의 서비스 전송망 구축에 필요한 신호변환 부품 핵심기술의 발전이 요구되고 있으므로, 본 논문에서는 신호변환 단계에서 지연시간을 획기적으로 줄일 수 있는 기술을 적용하여 $3{\mu}s$의 지연시간을 갖는 ADC를 개발하였다.

  • PDF

TWO-CHANNEL 방식의 디지털 광센서 설계 (LIGHT TO DIGITAL SENSOR DESIGN OF TWO-CHANNEL SYSTEM)

  • 한만혁;한도희;윤준호;안희태
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 Techno-Fair 및 추계학술대회 논문집 전기물성,응용부문
    • /
    • pp.118-119
    • /
    • 2007
  • TWO-CHANNEL방식의 디지털 광센서는 I2C의 출력을 가지고 있다. 하나의 CMOS집적회로에 포토다이오드와 기존의 아날로그-디지털 변환기(ADC)로 구성되어 있었던 방식과는 달리 2개의 비교기(Comparotor)로 2개의 채널을 형성하게 된다. 인간의 눈과 비슷한 반응을 얻기 위해 16-bit의 유효 범위를 갖는다. 이 광센서는 광원의 넓은 파장에 적합하게 설계 되었다.

  • PDF

HEV용 풀-브릿지 DC-DC 컨버터 디지털 제어에 관한 연구 (Study on a digital controlled Full-Bridge DC-DC converter for HEV)

  • 장동욱;정중기;김희준
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2009년도 제40회 하계학술대회
    • /
    • pp.1021_1022
    • /
    • 2009
  • 본 논문은 친환경 하이브리드 자동차의 높은 배터리 전압을 자동차 전장에 사용할 수 있게끔 낮은 전압으로 변환 시키는 DC-DC 컨버터 회로에 관한 연구이다. 자동차의 전장들이 증가함에 따라 전력변환회로의 용량도 증가하는 추세이며, 높은 용량의 전력변환회로를 구현하기 위하여 풀-브릿지 컨버터 토폴로지를 선택하여 실험 회로를 구현해 보았다. 회로의 효율을 향상시키기 위하여 영전압 스위칭 방식과 동기정류기를 적용하였으며 대전류 출력에 적합한 배전류 정류 회로를 사용하였다. 각각 아날로그 제어 IC와 MCU를 사용하는 두 종류의 800W급 풀-브릿지 DC-DC 컨버터 실험 회로를 제작 후 실험하였으며 MCU를 사용한 디지털 제어를 적용한 실험 회로의 최대 효율이 90.5%로 아날로그 IC를 사용한 실험 회로의 최대 효율 86%보다 높은 것을 확인 할 수 있었다.

  • PDF

일반 싱글폴리 Nwell 공정에서 제작된 아날로그 메모리 (An Analog Memory Fabricated with Single-poly Nwell Process Technology)

  • 채용웅
    • 한국전자통신학회논문지
    • /
    • 제7권5호
    • /
    • pp.1061-1066
    • /
    • 2012
  • 디지털 메모리는 신뢰성, 속도 그리고 상대적인 단순한 제어회로로 인해 지금까지 저장장치로서 널리 사용되어 왔다. 그러나 디지털 메모리 저장능력은 공정의 선폭감소의 한계로 인해 결국 한계에 다다르게 될 것이다. 이러한 저장 능력을 획기적으로 증가시키는 방안의 하나로서 메모리의 셀에 저장하는 데이터의 형태를 디지털에서 아날로그로 변화시키는 것이다. 한 개의 셀과 프로그래밍을 위한 주변회로로 구성된 아날로그 메모리가 0.16um 표준 CMOS 공정에서 제작되었다. 제작된 아날로그 메모리는 저밀도 불활성 메모리, SRAM과 DRAM에서 리던던시 회로 제어, ID나 보안코드 레지스터, 영상이나 음성 저장장치 등에 응용될 것이다.

14 비트 분해능을 갖는 2차 Sigma-Delta 변조기 설계를 위한 구성요소의 최대에러 허용 범위 조사 (Investigation of miximum permitted error limits for second order sigma-delta modulator with 14-bit resolution)

  • 조병욱;최평;손병기
    • 한국통신학회논문지
    • /
    • 제23권5호
    • /
    • pp.1310-1318
    • /
    • 1998
  • 저주파의 아날로그 신호를 디지털 신호로 변환하기 위해 sigma-delta 아날로그-디지털 변환기의 이용이 용이하다. 이 변환기는 변조기와 디지털 필터로 구성되는데 여기에서는 변조기에 대해 언급한다. 14비트 분해능을 갖는 2차 sigma-delta 변조기를 설계하기 위한 변조기의 구성요소 즉 연산 증폭기, 적분기, 내부 ADC 및 DAC의 최대 허용 에러 범위를 규정하였다. 이를 위하여 먼저 이상적인 변조기를 모델링하고 다음으로 변조기의 성능을 저하시키는 여러 가지 에러 요인 즉 연산증폭기의 최대 출력 제한, DC 이득, slew rate, 축전기의 불일치에 의한 적분기 이득 에러와 내부 ADC 및 DAC의 에러 등을 이상적인 모델에 적용하여 성능을 검증하였다. 이러한 에러 허용 범위에 대한 조사를 바탕으로 sigma-delta 변조기 설계 시 요구되는 구성 요소의 사양을 결정 할 수 있으며, 제조과정에서 나타나는 에러 성분에 대한 한계를 규정하여 최종 제작될 변조기의 성능을 확신 할 수 있다.

  • PDF

RTL-SDR을 이용한 스테레오 주파수 변조 방송의 실시간 수신기 구현 (Implementation of Real-time Stereo Frequency Demodulator Using RTL-SDR)

  • 김영주
    • 방송공학회논문지
    • /
    • 제24권3호
    • /
    • pp.485-494
    • /
    • 2019
  • 주파수 변조 방식의 방송 주파수에 동조되는 안테나와 Realtek 사(社)의 RTL2832 칩을 이용하는 디지털 TV용 튜너와 아날로그-디지털 변환기로 구성되는 universal serial bus (USB) 동글을 이용하여 스테레오 주파수 변조 방송의 실시간 수신기를 컴퓨터의 소프트웨어로 구현한다. 아날로그 방송 신호가 USB 동글에서 디지털 신호로 변환되고 이진 데이터를 컴퓨터에서 매트랩 및 파이선 프로그래밍 언어의 신호처리 기법을 이용하여 저역 통과 필터, 대역 통과 필터, 주파수 판별기, 양측파대 진폭 복조, 위상 고정 루프. 샘플링 변환, 디앰퍼시스 등의 기능 블록을 설계한다. 최종적으로 수신기의 실시간 구현을 위하여 파이선 및 C++로 구성되는 그누라디오 (GNU Radio)를 이용하여 수신기 알고리즘을 소프트웨어로 구현한다.

SDR(Software Defined Radio)시스템을 위한 디지털 IF수신기 구현 (An Implementation of Digital IF Receiver for SDR System)

  • 송형훈;강환민;김신원;조성호
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 제14회 신호처리 합동 학술대회 논문집
    • /
    • pp.951-954
    • /
    • 2001
  • 본 논문에서는 SDR (Software Defined Radio)시스템을 위한 디지털 IF (Intermediate Frequency)수신기를 구현하였다[1][2]. 구현된 수신기의 하드웨어 구조는 AD변환부, PDC(Programmable Down Converter)부, DSP (Digital Signal Processing)부분으로 이루어졌다. AD변환부는 Analog Devices사의 AD6644를 이용하여 아날로그 신호를14bit의 디지털 신호로 변환된다. PDC부분은 Intersil사의 HSP 50214B를 이용하여 14bit 샘플 된 IF(Intermediate Frequency)입력을 혼합기와 NCO(Numerically Controlled Oscillator)에 의해 기저대역으로 다운 시키는 역할을 한다. PDC는 CIC (Cascaded Integrator Comb)필터, Halfband 필터 그리고 프로그램할 수 있는 FIR필터로 구성되어 있다. 그리고 PDC부분을 제어하고 PDC부분에서 처리할 수 없는 캐리어, 심볼 트래킹을 위해 Texas Instrument사의 16비트의 고정소수점 DSP인 TMS320C5416과 Altera사의 FPGA를 사용하였다. 그러므로 중간주파수 대역과 기저대역 간의 신호변환을 디지털 신호처리를 수행함으로써 일반적인 아날로그 처리방식보다 고도의 유연성과 고성능 동작이 가능하고 시간과 환경 변화에 우수한 동작 특성을 제공한다.

  • PDF