• 제목/요약/키워드: 실리콘 결정화

검색결과 305건 처리시간 0.034초

$AlCl_3$$NiCl_2$ 화합물 분위기를 이용한 LPCVD 비정질 실리콘 박막의 고상결정화 (Solid phase crystallization of LPCVD amorphous Si films using $AlCl_3$ and $NiCl_2$ atmosphere)

  • 엄지혜;안병태
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 추계학술발표강연 및 논문개요집
    • /
    • pp.61-61
    • /
    • 2003
  • 다결정 실리콘 박막은 박막 트랜지스터와 실리콘 태양전지등에 응용되며, 비정질 실리콘을 재결정화 하여 얻어지는 다결정 실리콘 박막이 주로 이용되고 있다. 비정질 실리콘 박막을 금속 원소와 접촉시킨 상태에서 열처리할 경우 결정화 온도가 낮아지고 결정화에 필요한 열처리 시간이 짧아지게 된다. 금속을 실리콘 박막 표면에 가하는 방법은 진공증착법등으로 비정질 실리콘 박막 위에 금속원소 층을 형성하는 방법이 주로 이용되었다. 본 연구에서는 AlCl$_3$와 NiCl$_2$ 금속화합물 분위기에서 LPCVD 비정질 실리콘 박막을 열처리하여 결정화 거동을 관찰하였다. 금속화합물과 결정화할 비정질 실리콘 박막을 각각 다른 온도로 가열해 줄 수 있는 노를 이용하여 열처리를 시행하였다. AlCl$_3$와 NiCl$_2$ 분말을 혼합하여 소스로 이용한 경우 48$0^{\circ}C$ 5시간 열처리로 결정화가 완료되었으며, 박막 전체에 걸친 균일도와 재현성이 우수하였다. AlCl$_3$와 NiCl$_2$를 이용한 결정화 초기 상태에는 박막 전면에 걸쳐 등근 형태의 결정립이 균일한 핵 생성으로 나타났다. 이와 같은 결과는 Al과 Ni이 고상결정화에 동시에 작용하면서 나타난 것으로, Al이 가해진 비정질 실리콘으로 인해 결정화 속도가 빨라지고 결함이 작은 결정립을 얻을 수 있었으며, Ni로 인해 결정화의 균일성과 재현성을 높일 수 있었다.

  • PDF

Investigation on solid-phase crystallization of amorphous silicon films

  • 김현호;지광선;배수현;이경동;김성탁;이헌민;강윤묵;이해석;김동환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2016년도 제50회 동계 정기학술대회 초록집
    • /
    • pp.279.1-279.1
    • /
    • 2016
  • 박막 트랜지스터 (thin film transistor, TFT)는 고밀도, 대면적화로 높은 전자의 이동도가 요구되면서, 비정질 실리콘 (a-Si)에서 다결정 실리콘 (poly-Si) TFT 로 연구되었다. 이에 따라 비정질 실리콘에서 결정질 실리콘으로의 상변화에 대한 결정화 연구가 활발히 진행되었다. 또한, 박막 태양전지 분야에서도 유리기판 위에 비정질 층을 증착한 후에 열처리를 통해 상변화하는 고상 결정화 (solid-phase crystallization, SPC) 기술을 적용하여, CSG (thin-film crystalline silicon on glass) 태양전지를 보고하였다. 이러한 비정질 실리콘 층의 결정화 기술을 결정질 실리콘 태양전지 에미터 형성 공정에 적용하고자 한다. 이 때, 플라즈마화학증착 (Plasma-enhanced chemical vapor deposition, PECVD) 장비로 증착된 비정질 실리콘 층의 열처리를 통한 결정화 정도가 중요한 요소이다. 따라서, 비정질 실리콘 층의 결정화에 영향을 주는 인자에 대해 연구하였다. 비정질 실리콘 증착 조건(H2 가스 비율, 도펀트 유무), 실리콘 기판의 결정방향, 열처리 온도에 따른 결정화 정도를 엘립소미터(elipsometer), 투과전자현미경 (transmission electron microscope, TEM), 적외선 분광기 (Fourier Transform Infrared, FT-IR) 측정을 통하여 비교 하였다. 이를 기반으로 결정화 온도에 따른 비정질 실리콘의 결정화를 위한 활성화 에너지를 계산하였다. 비정질 실리콘 증착 조건 보다 기판의 결정방향이 결정화 정도에 크게 영향을 미치는 것으로 확인하였다.

  • PDF

Ni Solution을 이용한 비정질 실리콘의 결정화 (Crystallization of Amorphous Silicon thin films using a Ni Solution)

  • 조재현;허종규;한규민;이준신
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 하계학술대회 논문집 Vol.9
    • /
    • pp.141-142
    • /
    • 2008
  • 다결정 실리콘 박막 트랜지스터를 만들기 위해 가장 많이 사용되는 제작방법은 비정질 실리콘을 기판에 형성한 뒤 결정화 시키는 방법이다. 고온에서 장시간 열처리하는 고상 결정화(SPC)와 레이저를 이용한 결정화(ELA)가 자주 사용되어진다. 그러나 SPC의 경우는 고온에서 장시간 열처리하기 때문에 유리 기판이 변형될 수 있고 ELA의 경우 장비가격이 비싸고 표면일 불균일하다는 문제점이 있다. 본 연구에서는 이 문제를 해결하기 위해서 화학 기상 증착법(저온 공정)을 이용하여 비정질 실리콘 박막을 증착 시키고, 이를 금속 촉매를 이용하여 금속 유도 결정화 방법(MIC)으로 결정화 시키는 공정을 이용하였다. 유리 기판 상부에 버퍼 층을 형성한 후 플라즈마 화학 기상 증착법(PECVD)을 이용하여 비정질 실리콘을 증착하고 Ni-solution을 이용하여 얇게 Ni 코팅하고 그 시료를 약 $650^{\circ}C$의 Rapid Thermal Annealing(RTA) 공정을 이용하여 비정질 실리콘을 다결정 실리콘으로 결정화 시키는 연구를 진행하였다. Ni 코팅시간은 20분, RTA 공정은 5시간의 진행시간을 거쳐야 최적의 결정화 정도를 만들어낸다.

  • PDF

금속 유도 엑시머 레이져 어닐링을 이용한 다결정 실리콘 박막 트랜지스터의 제작 (Poly-Si TFT's Fabricated by Metal Induced Excimer Laser Annealing)

  • 한상면;박기찬;이재훈;한민구
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 C
    • /
    • pp.1400-1402
    • /
    • 2002
  • 금속유도 측면 결정화 (Metal Induced Lateral Crystallization; MILC)를 통하여 형성한 다결정 실리콘 박막에 엑시머 (excimer) 레이저를 조사하여 우수한 특성을 갖는 박막 트랜지스터를 제작하였다. MILC 공정 중에 형성되는 금속 유도 결정화 (Metal Induced Crystallization; MIC) 실리콘 박막은 다량의 Ni을 함유하고 있기 때문에, 이에 인접한 MILC 실리콘 박막 내에는 니켈 농도의 점진적인 차이가 발생한다. MILC 다결정 실리콘 박막 내의 Ni 농도 차이는 실리콘 박막의 용융점 차이를 유발하여 레이저 결정화 시에 매우 큰 실리콘 결정립의 성장을 유도한다. 새로운 다결정 실리콘 박막 트랜지스터는 기존의 레이저 결정화 방식으로 제작한 다결정 실리콘 박막 트랜지스터에 비하여 40% 향상된 전계효과 이동도를 나타내었다.

  • PDF

다결정 실리콘 박막트랜지스터 1T-DRAM에 관한 연구

  • 박진권;조원주;정홍배;이영희
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.109-109
    • /
    • 2011
  • 1T-1C로 구성되는 기존의 DRAM(Dynamic Random Access Memory)은 데이터를 저장하기 위한 적절한 capacitance를 확보해야 한다. 따라서 캐패시터 면적으로 인한 집적도에 한계에 직면해있다. 따라서 이를 대체하기 위한 새로운 DRAM인 1T (Transistor) DRAM이 각광받고 있다. 기존의 DRAM과 달리 SOI (Silicon On Insulator)기술을 이용한 1T-DRAM은 데이터 저장을 위한 캐패시터가 필요없다. Impact Ionization 또는 GIDL을 이용해 발생한 정공을 채널영역에 가둠으로 서 발생하는 포텐셜 변화를 이용한다. 이로서 드레인 전류가 변화하며, 이를 이용해 '0'과 '1'을 구분한다. 기존의 1T-DRAM은 단결정 실리콘을 이용하여 개발되었으나 좀더 광범위한 디바이스로의 적용을 위해서는 다결정 실리콘 박막의 형태로 제작이 필수적이다. 단결정 실리콘을 이용할 경우 3차원 집적이나 기판재료선택에 제한적이지만 다결정 실리콘을 이용할 경우, 기판결정이 자유로우며 실리콘 박막이나 매몰 산화층의 형성 및 두께 조절이 용이하다. 때문에 3차원 적층에 유리하여 다결정 실리콘 박막 형태의 1T-DRAM 제작이 요구되고 있다. 따라서 이번연구에서는 엑시머 레이저 어닐링 및 고상결정화 방법을 이용하여 결정화 시킨 다결정 실리콘을 이용하여 1T-DRAM을 제작하였으며 메모리 특성을 확인하였다. 기판은 상부실리콘 100 nm, buried oxide 200 nm로 구성된 SOI구조의 기판을 사용하였다. 엑시머 레이저 어닐링의 경우 400 mJ/cm2의 에너지를 가지는 KrF 248 nm 엑시머 레이저 이용하여 결정화시켰으며, 고상결정화 방법은 $400^{\circ}C$ 질소 분위기에서 24시간 열처리하여 결정화 시켰다. 두가지 결정화 방법을 사용하여 제작되어진 박막트랜지스터 1T-DRAM 모두 kink 현상을 확인할 수 있었으며 메모리 특성 역시 확인할 수 있었다.

  • PDF

수소화된 비정질 실리콘 박막의 결정화에 수소의 희석비가 미치는 영향 (The effect of hydrogen dilution ratio on the crystallization of hydrogenated amorphous silicon thin films)

  • 이유진;신진국
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 춘계학술발표강연 및 논문개요집
    • /
    • pp.98-98
    • /
    • 2003
  • 비정질 실리콘 박막을 태양전지, 박막 트랜지스터, 이미지 센서, 컬러 디텍터 등에 적용하기 위한 많은 연구가 진행되고 있다. 이중 태양전지에 적용하기 위한 비정질 실리콘 박막은 p/i/n 다이오드 구조를 형성하게 되는데, 태양전지의 효율을 증가시키기 위해 결정질을 형성하거나 실리콘 화합물 박막을 적용한다. 본 연구에서는 비정질 태양전지의 흡수층(absorption layer)으로 사용되는 수소화된 비정질 박막의 결정화에 수소의 희석비가 미치는 영향을 파악하고자 하였다. PECVD 장비로 실란(SiH$_4$)과 수소(H$_2$) 가스를 이용하여 실리콘 박막을 증착하였고, 수소의 희석비(dilution ratio)를 변화시켜 비정질 실리콘 박막 내에 결정질 실리콘이 형성되는 정도를 관찰하였다. SEM과 Raman Spectroscopy를 이용해 박막의 두께 및 결정화도를 측정하였다. 실란에 대한 수소의 희석비가 증가할수록 증착률은 낮아지지만, 결정화도가 높아지는 것을 관찰할 수 있었다. 본 연구에서 형성한 결정질 실리콘 박막을 태양전지의 흡수층에 적용하면 효율 증가에 크게 기여할 것으로 판단된다.

  • PDF

Improvement of Retention and Memory Window Characteristics by Crystallization in Hydrogenated Microcrystalline Silicon-germanium

  • 김지웅;김태용;이준신
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.237.2-237.2
    • /
    • 2014
  • 이번 연구는 system-on-panel에 적용하기 위한 비휘발성 메모리의 전하보유시간 및 메모리 윈도우 특성 향상에 관한 연구이다. 이를 위해 SiO2/SiOX/SiOXNY의 메모리 구조를 이용하였으며, 채널층으로 결정화 온도에 따른 수소화된 미세결정 실리콘-게르마늄을 이용하였다. 채널 층으로 사용된 수소화된 미세결정 실리콘-게르마늄은 비정질 실리콘-게르마늄보다 더 낮은 bandgap과 더 적은 defect density로 인하여 더 향상된 전하보유시간 및 메모리 윈도우를 얻을 수 있었다. 결정화가 거의 이루어지지 않은 실리콘-게르마늄 비휘발성 메모리의 경우 약 4.9V의 메모리 윈도우를 얻을 수 있었다. 반면 300oC에서 약 43.4%의 결정화가 이루어진 실리콘-게르마늄의 메모리 윈도우는 약 5.9V로 약 17%의 향상이 있으며, 10년 후 74.5%의 높은 전하보유시간을 가졌다.

  • PDF

다결정 실리콘 태양전지 제조를 위한 비정질 알루미늄 유도 결정 입자 특성 (Characteristics of aluminum-induced polycrystalline silicon film for polycrystalline silicon solar cell fabrication)

  • 정혜정;김호성;이호재;부성재
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2010년도 추계학술대회 초록집
    • /
    • pp.49.1-49.1
    • /
    • 2010
  • 본 연구에서는 증착법에 의해 제조된 다결정 실리콘을 이용한 태양전지 제작과 관련하여 다결정 실리콘 씨앗층 제조를 위한 기판에 대하여 연구를 수행하였다. 다결정 실리콘 씨앗층을 제조할 수 있는 기술중 aluminum-induced layer exchange(ALILE) 공정을 이용하여 다결정 실리콘 씨앗층을 제조하였다. glass/Al/oxide/a-Si 구조로 알루미늄과 비정질 실리콘 계면에 알루미늄 산화막을 다양한 두께로 형성시켜, 알루미늄 유도 결정화에서 산화막의 두께가 결정화 특성에 미치는 영향, 결정결함, 결정크기에 대하여 연구하였다. 형성된 다결정 실리콘 씨앗층 막의 특성은 OM, SEM, FIB, EDS, Raman spectroscopy, XRD, EBSD 을 이용하여 분석하였다. 그 결과 산화막의 두께가 증가할수록 결함도 함께 증가하였다. 16nm 두께의 산화막 구조에서 <111> 방향의 우선배향성을 가진, $10{\mu}m$의 sub-grain 결정립을 갖는 씨앗층을 제조 하였다.

  • PDF

고온열처리가 측면결정화시킨 다결정 실리콘 박막의 미세구조와 박막트랜지스터 특성에 미치는 영향 (Effect of high-temperature annealing on the microstructure of laterally crystallized polycrystalline Si films and the characteristics of thin film transistor)

  • 이계웅;김보현;안병태
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 추계학술발표강연 및 논문개요집
    • /
    • pp.70-70
    • /
    • 2003
  • 금속용액을 이용하여 측면고상결정화 시킨 다결정 실리콘 박막내의 고각입계를 줄이기 위해 서 고온열처리를 실시하였다. SEM과 TEM을 이용하여 다결정 실리콘내의 바늘모양의 결정립의 폭의 증가를 관찰하였고, 결정 립내의 결함이 감소를 관찰하였다. 그리고 결정화된 다결정 실리콘의 표면 거칠기를 AFM이용하여 퍼니스에서 53$0^{\circ}C$에서 25시간 동안 결정화 시킨 시편과 이후 80$0^{\circ}C$에서 40분간 추가 고온 열처리시킨 시편을 비교한 결과 6.09$\AA$에서 4.22$\AA$으로 개선되었음을 확인할 수 있었다. 박막내의 금속에 의한 오염을 줄이기 위해 금속의 농도를 줄인 금속용액을 결정화에 사용하였다. 이때 저농도 금속용액을 사용하여 측면결정화시킨 다결정 실리콘 박막내의 소각입계를 이루는 결정립군의 크기가 고농도 금속용액을 이용하여 측면결정화시킨 경우보다 증가함을 확인 할 수 있었다. 박막트랜지스터를 제작하여 트랜지스터의 전기적특성을 살펴보았다. 전계이동도가 80$0^{\circ}C$ 고온 열처리에 의해서 53$\textrm{cm}^2$/Vsec 에서 95$\textrm{cm}^2$/Vsec 로 상승하였는데 이는 고온열처리에 의해서 측면결정화된 다결정 실리콘내의 트랩 밀도가 2.2$\times$$10^{12}$/$\textrm{cm}^2$ 에서 1.3$\times$$10^{12}$$\textrm{cm}^2$로 감소하였기 때문이다.

  • PDF

Excimer laser annealing에 의한 결정화 및 High-k Gate-dielectric을 사용한 poly-Si TFT의 특성 (Electric characteristics of poly-Si TFT using High-k Gate-dielectric and excimer laser annealing)

  • 이우현;구현모;오순영;안창근;정종완;조원주
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 하계학술대회 논문집 Vol.8
    • /
    • pp.19-19
    • /
    • 2007
  • Excimer laser annealing (ELA) 방법을 이용하여 결정화하고 게이트 절연체로써 high-k 물질을 가지는 다결정 실리콘박막 트랜지스터의 전기적 특성을 평가하였다. 다결정 실리콘 박막 트랜지스터는 비결정질 실리콘 박막 트랜지스터 보다 높은 전계 효과 이동도와 운전 용이한 장점을 가진다. 기존의 결정화 방법으로는 다결정 실리콘 박막 트랜지스터의 높은 열 공급을 피할 수 없기 때문에, 매몰 산화막 위의 비결정질 박막은 저온에서 다결정 실리콘 결정화를 위해 KrF excimer laser (248nm)를 이용하여 가열 냉각 공정을 했다. 게다가 케이트 절연체로써 atomic layer deposition (ALD) 방법에 의해 저온에서 20 nm의 고 유전율을 가지는 $HfO_2$ 박막을 증착하였다. 알루미늄은 n-MOS 박막 트랜지스터의 게이트 전극으로 사용되었다. 금속 케이트 전극을 사용하여 게이트 공핍 효과와 관계되는 케이트 절연막 두께의 증가를 예방할 수 있고, 게이트 저항의 감소에 의해 소자 속도를 증가 시킬 수 있다. 추가적으로, 비결정질 실리콘 박막의 결정화 기술로써 사용된 ELA 방법은 SPC (solid phase crystallization) 방법과 SLS (sequential lateral solidification) 방법에 의해 비교되었다. 결과적으로, ELA 방법에 의해 결정화된 다결정 실리콘 박막의 결정도와 표면 거칠기는 SPC와 SLS 방법에 비해 개선되었다. 또한, 우리는 ELA 결정화 방법에 의한 다결정 실리콘 박막 트랜지스터로부터 우수한 소자 특성을 얻었다.

  • PDF