• 제목/요약/키워드: 실리콘기판

검색결과 43건 처리시간 0.025초

실리콘기판 직접접합기술을 이용한 SOI 홀 센서의 제작과 그 특성 (Fabrication of a SOI hall sensor using Si-wafer direct bonding technology and its characteristics)

  • 정귀상
    • E2M - 전기 전자와 첨단 소재
    • /
    • 제8권2호
    • /
    • pp.165-170
    • /
    • 1995
  • This paper describes the fabrication and characteristics of a Si Hall sensor fabricated on a SOI (Si-on-insulator) structure. The SOI structure was formed by SDB(Si-wafer direct bonding) technology and the insulator of the SOI structure was used as the dielectrical isolation layer of a Hall sensor. The Hall voltage and sensitivity of the implemented SDB SOI Hall sensors showed good linearity with respect to the applied magnetic flux density and supplied current. The product sensitivity of the SDB SOI Hall sensor was average 600V/A.T and its value has been increased up to 3 times compared to that of bulk Si with buried layer of 10.mu.m. Moreover, this sensor can be used at high-temperature, high-radiation and in corrosive environments.

  • PDF

무선부품용 레이저 정밀 마킹 (Precise Laser Marking for Wireless Communication Devices)

  • 주영철;송오성;정영순
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2003년도 춘계학술발표논문집
    • /
    • pp.113-115
    • /
    • 2003
  • 우리가 타자기로 글을 쓸 때는 먹지리본을 햄머가 가격하여 종이 위에 글씨 청태의 먹이 묻는 원리로 진행된다. 이러한 원리를 미세 패터닝에 응용하여, 해머 역할을 하는 Nd-YAG 레이저로 유리기판/100nm Cr(먹지)// 실리콘기판 (종이) 구조의 적충물에 조사시켜 Cr이 실리콘기판 위에 전사됨으로써 미세 패터닝이 가능한지 확인하였다. 제안된 미세 패터닝은 TeraBit/in²급 고밀도 정보저장 또는 반도체 공정의 생산성 향상을 위해 응용이 가능하다. 선폭 50 ㎛급 레이저를 주사속도 200과 1500 ㎜/s, Q스위치 조건을 10,000~50,000 ㎐로 변화시키며 마킹을 실시한 결과 Cr의 전사는 진행되지 않았으나, 최종적으로 입사 선폭의 33% 이하로 마킹이 가능하여 비싼 광학계를 가진 레이저를 대치하여 보다 정말한 마킹이 가능함을 확인하였다.

  • PDF

고밀도 기록을 위한 레이저 타이핑 공정 개발 (Development of Laser Typing Process for the High Density Recording)

  • 주영철;송오성;정영순
    • 한국산학기술학회논문지
    • /
    • 제4권3호
    • /
    • pp.317-321
    • /
    • 2003
  • 우리가 타자기로 글을 쓸 때는 먹지리본을 햄머가 가격하여 종이 위에 글씨 형태의 먹이 묻는 원리로 진행된다. 이러한 원리를 미세 패터닝에 응용하여, 해머 역할을 하는 Nd-YAG 레이저로 유리기판/ 100 ㎚ Cr(먹지)// 실리콘기판(종이)구조의 적층물에 조사시켜 Cr이 실리콘기판 위에 전사됨으로써 미세 패터닝이 가능한지 확인하였다. 제안된 미세 패터닝은 TeraBit/in²급 고밀도 정보저장 또는 반도체 공정의 생산성 향상을 위해 응용이 가능하다. 선폭 50 ㎛급 레이저를 주사속도 200과 1500 ㎜/s Q-스위치 조건을 10,000-50,000 Hz로 변화시키며 마킹을 실시한 결과 Cr의 전사는 진행되지 않았으나, 최종적으로 입사 선폭의 33% 이하로 마킹이 가능하여 비싼 광학계를 가진 레이저를 대치하여 보다 정밀한 마킹이 가능함을 확인하였다.

  • PDF

이것이 신기술이다-주택용 태양전지-다결정 실리콘 태양전지의 장래전망

  • 한국광학기기협회
    • 광학세계
    • /
    • 통권118호
    • /
    • pp.60-63
    • /
    • 2008
  • 7월호와 9월호에 이어 최근 관심이 고조되고 있는 태양전지에 대해 다루고 있다. 이번호는 마지막 시간으로 주택용 태양전지인 다결정 실리콘 태양전지의 전망에 대해 알아본다. 본 원고에서는 다결정 실리콘 태양전지의 변환효율향상 시도에 대해서 개괄한 후, 최근의 연구개발에서 달성된 고효율화 기술에 관한 성과를 소개한다. 각각의 특징을 비교하고 다결정 실리콘 태양전지의 고효율화 기술을 실용화할 때의 지침에 대해서 언급하겠다. 그리고 기판의 저 코스트화와 원료이용효율의 향상책으로서 이미 실용화레벨이 달하고 있는 슬라이스레스 실리콘기판기술에 대해서 비교검토하고, 이후의 지침에 대해서 언급하겠다. 마지막으로 이후의 초박형 Cast기판 태양전지를 전망하겠다.

  • PDF

실리콘기판 효과를 고려한 전송선 파라미터 추출 및 신호 천이 (Parameter extraction and signal transient of IC interconnects on silicon substrate)

  • 유한종;어영선
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.871-874
    • /
    • 1998
  • A new transmission line parameter extraction method of iC interconnects on silicon substrate is presented. To extract the acurate parameters, the silicon substrate effects were taken into account. Since the electromagnetic fields under the silicon substrate are propagated with slow wave mode, effective dielectric constant and different ground plane with the multi-layer dielectric structures were employed for inductance and capacitance matrix determination. Then accurate signal transients simulation were performed with HSPICE by using the parameters. It was shown that the simulation resutls has an excellent agreement with TDR/TDT measurements.

  • PDF

나선 박막 인덕터의 GHz 대역 특성 (Characteristics of spiral thin film inductors in the GHz bandwidth range.)

  • 김지원;조순철
    • 한국자기학회:학술대회 개요집
    • /
    • 한국자기학회 2002년도 동계연구발표회 논문개요집
    • /
    • pp.216-217
    • /
    • 2002
  • 최근의 반도체 제조기술의 급속한 발달로 인하여 시스템의 소형화ㆍ경량화의 추세가 증가하고 있다. 특히 휴대용 전화기, PCS 등 정보통신기기의 소형화 및 경량화의 추세가 두드러지게 나타나고 있다. 또한 각종 부품의 동작 가능 주파수 대역이 종전의 kHz 또는 MHz 대역에서 GHz 대역으로 옮겨지고 있는 추세에 있다[1]. 이러한 추세 중 인덕터의 소형화ㆍ경량화 기술은 반도체 제조기술을 이용해 실리콘기판 등의 위에 평면 모양의 코일을 만드는 박막 인덕터가 이용되고 있다. (중략)

  • PDF

가스센서용 마이크로 히터의 발열특성 (Thermal Characteristics of Microheater for Gas Sensors)

  • 최우창;최혁환;권태하;이명교
    • 센서학회지
    • /
    • 제7권5호
    • /
    • pp.356-363
    • /
    • 1998
  • 유한요소법을 이용한 수치해석의 결과를 바탕으로 실리콘기판위에 스트레스균형이 이루어진 $Si_3N_4$(150 nm)/$SiO_2$(300 nm)/$Si_3N_4$(150 nm) 다이아프램을 증착한 후, 히터의 물질로 Pt를 사용하고, 마이크로머시닝 기술로 뒷면의 실리콘기판을 식각하여 열손실이 개선된 마이크로히터를 제작하였다. 또한, 히터의 온도를 측정하기 위해서 온도센서를 내장하였다. 온도에 따른 온도센서의 저항 값 및 히터의 소비전력을 측정 계산하고, IR thermoviewer로 다이아프램의 열분포를 측정하여, 유한요소법으로 수치해석한 온도분포특성과 비교 분석하였다. 히터의 저항온도계수는 약 $0.00379/^{\circ}C$였고, 약 $300^{\circ}C$의 온도에서 51 mW정도의 전력이 소모되었으며, 히터위의 $SiO_2$층에서의 온도분포는 비교적 균일하였다.

  • PDF

전기화학적 식각정지에 의해 제조된 SDB SOI기판의 평탄도 (Flatness of a SOB SOI Substrate Fabricated by Electrochemical Etch-stop)

  • 정귀상;강경두
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2000년도 춘계학술대회 논문집 전자세라믹스 센서 및 박막재료 반도체재료 일렉트렛트 및 응용기술
    • /
    • pp.126-129
    • /
    • 2000
  • This paper describes on the fabrication of a SOI substrate by SDB technology and electrochemical etch-stop. The surface of the thinned SDB SOI substrate is more uniform than that of grinding or polishing by mechanical method, and this process was found to be very accurate method for SOI thickness control. During electrochemical etch-stop, leakage current versus voltage curves were measured for analysis of the open current potential (OCP) point, the passivation potential (PP) point and anodic passivation potential. The surface roughness and the controlled thickness selectivity of the fabricated a SDB SOI substrate were evaluated by using AFM and SEM, respectively.

  • PDF

Silicon-on-insulator(SOI) 기판이 3C-SiC/Si 박막 내의 잔류응력에 미치는 영향 (Effects of silicon-on-insulator(SOI) substrates on the residual stress within 3C-SiC/Si thin films)

  • 박주훈;이병택;장성주;송호준;김영만;문찬기
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 추계학술발표강연 및 논문개요집
    • /
    • pp.151-151
    • /
    • 2003
  • 열화학기상증착법(Thermal-CVD)을 이용하여 SOI(snilicon-on-insulator)기판과 실리콘기판 상에 단결정 3C-SiC 이종박막을 동시에 성장하고, 그 특성을 비교 분석하였다. 결정성 평가로는 X-선 회절(XRD)분석과 Raman 산란 분광분석, 그리고 투과전자현미경을 이용하였고, 잔류 웅력 비교 분석으로는 laser scanning 방법 과 Raman 산란 분광분석의 3C-SiC LO peak의 위치변화, 그리고 X-선 회절분석의 3C-SiC(004) peak의 위치변화를 이용하였다. 그 결과 SOI 기판과 실리콘 기판상에 고품위의 단결정 3C-SiC 박막이 성장됨을 확인하였고, SOI 기판을 사용한 경우 실리콘 기판에 비해 성장된 3C-SiC 이종박막의 잔류 응력이 실제로 감소됨을 확인하였다.

  • PDF