• Title/Summary/Keyword: 신호 처리기

Search Result 1,618, Processing Time 0.036 seconds

Interferometric fiberoptic sensor signal processor for smart structures (지능형 구조물을 위한 간섭형 광섬유 센서 신호처리기)

  • 홍영준;예윤해
    • Korean Journal of Optics and Photonics
    • /
    • v.14 no.6
    • /
    • pp.588-593
    • /
    • 2003
  • A signal processor for interferometeric fiber optic sensors, which measure dynamic quantities of frequency up to 1 KHz with high sensitivity, is developed. It is a high-speed version of the all-digital phase tracking (ADPT) processor that was used to measure static or slowly-varying quantities. The processor was applied to a fiber optic Mach-Zehnder interferometer to evaluate the performance. The measured total harmonic distortion was near to -50 ㏈, which is the theoretical limit or the ADPT signal processing.

Analysis of the Digital Phase Tracking Technique for Fiber-Optic Gyroscope (광섬유 자이로스코프의 위상추적 신호처리 분석)

  • Yeh, Y.H.;Cho, S.M.;Kim, J.H.
    • Journal of Sensor Science and Technology
    • /
    • v.6 no.2
    • /
    • pp.95-105
    • /
    • 1997
  • A new open-loop signal processing technique of digital phase tracking is known to have a Potential to solve the problems in the open-loop processor such as limited dynamic range, dependence on the optical intensity fluctuations, and dependence on gain fluctuations of signal path. But new problems with digital phase tracking must be solved before it can be a useful signal processing method. In this paper, barriers to the success of the digital phase tracking such as harmonics content, phase difference, amplitude variations of the phase modulation(PM) signal, bandwidth limit of the signal path, and the implementation of the mixer, are pointed out and their effects on the performance of the signal processor are analyzed to calculate the requirements of the signal processor for $1{\mu}rad$-grade FOG.

  • PDF

Design and Implementation of Optical Signal Processor in Fiber-Optic Current Transducer for Electric Equipments (전력기기용 고안정성 광섬유 CT 센서의 광 신호처리기 설계 및 구현)

  • Jang, Nam-Young;Choi, Pyung-Suk;Eun, Jae-Jeong;Cheong, Hyeon-Seong
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.8 no.3
    • /
    • pp.171-177
    • /
    • 2007
  • In this paper, we have designed and implemented an optical signal processor in order to use in a fiber-optic current CT for electric equipments where its properties were discussed. The fabricated optical signal processor is used to reduce a measurement current error that induced by the effects of intensity variation in the optical output signal due to losses coming from optical components or polarization variation in a PFOCS. Also, the optical signal processor was fabricated in compact/lightweight with unification of opto-electronic transducer part, analog signal process part, and real-time measurement part consisted of a level shift and ${\mu}-processor$. The experiment of optical signal processor has been performed in the range of $0{\sim}7,500A$ using the PFOCS made all fiber-optic components. As a result of experiment, the linearity error of measurement current is less than 1.7% and its average error is less than 0.3% in the range of $1,000A{\sim}7,000A$.

  • PDF

Implementation of CDMA Digital Transceiver using the FPGA (FPGA를 이용한 CDMA 디지털 트랜시버의 구현)

  • 이창희;이영훈
    • Journal of the Korea Society of Computer and Information
    • /
    • v.7 no.4
    • /
    • pp.115-120
    • /
    • 2002
  • This paper presents the implementation of IS-95 CDMA signal processor, baseband and Intermediate Frequency(IF) digital converter using Field Programmable Gate Array(FPGA) and ADC/DAC and frequency up/down converter IS-95 CDMA channel processor is generated the pilot channel signal with short PN code and Walsh-code generator. The digital If is composed of FPGA. digital transmit/receive signal processor and high speed analog-to-digital converter(ADC) and digital-to-analog converter(DAC). The frequency up/down converter consisted of filter, mixer, digital attenuator and PLL is analog conversion between intermediate frequency(IF) and baseband. This implemented system can be deployed in the IS-95 CDMA base station device etc.

  • PDF

Digital Signal Processing for a Fiberoptic Fabry-Perot Interferometry (초소형 광파이버 패브리페로 간섭계의 디지털 신호처리)

  • Kim, K.S.;Lee, H.S.;Rim, G.H.
    • Proceedings of the KIEE Conference
    • /
    • 2001.07c
    • /
    • pp.1820-1822
    • /
    • 2001
  • 광파이버 패브리페로 간섭계에서 동작영역을 넓히기 위해 공진기의 길이를 1mm보다 짧은 초소형 간섭계를 구성하고자 하였을 경우, 광출력의 위상변화에 대한 감도가 낮아 전달함수로부터 변화된 위상을 복원하는 과정이 까다로워진다. 이러한 신호복원 과정에는 대부분 신호잡음비를 높여주는 신호처리 수단을 포함하게 되므로 간섭계가 겪은 위상변화를 보다 높은 신뢰성으로 검출하고자 할 때 어떠한 신호처리 방법이 적절한가하는 선택의 문제가 발생된다. 이는 각각의 신호처리방법이 장단점을 가지므로 응용목적에 따른 trade-off가 필요하기 때문이다. 본 연구에서는 참조 간섭계와 센서 간섭계 간의 correlation으로부터 위상을 검출하여 시스템의 잡음을 common mode 잡음으로 처리할 수 있었으며, 디지털 신호처리기법을 응용하여 짧은 공진기로 구성된 센서 간섭계의 위상변화분을 보다 안정적으로 검출하게 되었다.

  • PDF

SMX-1 신호링크기능 S/W설계 및 구현

  • Lee, Geun-U;Baek, Yeong-Sik
    • ETRI Journal
    • /
    • v.14 no.4
    • /
    • pp.236-248
    • /
    • 1992
  • 본 고에서는 국내 신호망에 사용될 NO.7 신호방식을 채택한 신호중계교환기 SMX-1 시스팀의 메시지전달부(MTP)중 레벨2 신호링크 기능에 대한 소프트웨어의 설계 및 구현에 대하여 기술하였다. SMX-1 시스팀내에서 요구하는 레벨2 신호링크의 기능은 NO.7 신호방식-메시지전달부 국내기준안에서 제시한 신호링크 고유기능, 고신뢰도가 만족되도록 설계된 SMX-1 시스팀의 유지보수기능, SMX-1 시스팀 운용시 망상태 파악 및 가용도 등을 파악하기 위해 필요한 측정 및 감시 기능들이 구현되었다. 또한 신호링크 고유기능중에서도 설계자 구현 의존 사항들인 신호 전송로 차단때의 감지 기능, 신호링크 폭주 기능, 옥텟계수 모드 처리기능, 긴 메시지 수신처리 기능 등이 구현되었다. 구현 완료된 신호링크기능이 NO.7 신호방식-메시지전달부 국내기준안에서 요구하는 메시지전달부 신호전송성능의 신호트래픽 처리용량을 만족하는지를 확인하기 위하여 NO.7 프로토콜 분석기를 통하여 시험하였으며 그 결과를 분석 및 기술하였다.

  • PDF

디지틀 이동통신의 최근 부품 개발 동향

  • 한경호
    • 전기의세계
    • /
    • v.43 no.1
    • /
    • pp.20-22
    • /
    • 1994
  • 이동통신은 그 방식이 아날로그든 디지틀이든 같은 기능의 음성신호를 송신하고 수신하는 것이다. 아나로그형은 크게 RF 수신부, RF 송신부, 신호처리부 제어부 그리고 전원부로 나누어 진다. 통화시 송,수신이 동시에 이루어지므로 송신신호와 수신신호가 서로 간섭하지 않도록 정교환 신호 여과기가 필요하다. Philips사의 경우 몇개의 칩으로 RF/IF 변환, 아나로그 신호처리 그리고 신호제어를 할 수 있도록 설계하였고 몇몇 선두회사들은 하나의 아나로그 처리기로 baseband 아나로그 신호를 처리 할 수 있도록 설계하였다. RF 부분은 아직 별도의 PCB에 제작되는데 이유는 IF 부분의 송.수신부가 공간을 많이 차지하며, RF 부분에는 가격을 내리기 위해 개별 소자들이 많이 쓰이기 때문이다.

  • PDF

Realization of the Pulse Doppler Radar Signal Processor with an Expandable Feature using the Multi-DSP Based Morocco-2 Board (다중 DSP 구조의 Morocco-2 보드를 이용한 확장성을 갖는 펄스 도플러 레이다 신호처리기 구현)

  • 조명제;임중수
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.12 no.7
    • /
    • pp.1147-1156
    • /
    • 2001
  • In this paper, a new design architecture of radar signal processor in real time is proposed. It has been designed and implemented under the consideration to minimize the inter-processor communication overhead and to maintain the coherence in Doppler pulse domain and in range domain. Its structure can be easily reconfigured and reprogrammed in accordance with an addition of function algorithm or a modification of operational scenario. As we designed a task configuration for parallel processing from measures of computation time for function algorithms and transmission time for results by signal processing, data exchange between processors for performing of function algorithms could be fully removed. Morocco-2 board equipped ADSP-21060 processor of Analog Devices inc. and APEX-3.2 developed for SHARC DSP were used to construct the radar signal processor.

  • PDF

Effects Analysis of DRAM for Digital Signal Processor Performance (디지털 신호처리 프로세서의 성능에 대한 DRAM의 영향 분석)

  • Lee, Jongbok
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.18 no.3
    • /
    • pp.177-183
    • /
    • 2018
  • Currently, digital signal processing systems are used extensively in image processing, audio processing, filtering, and equalizations, etc. In addition, the importance of DRAM, which has a great influence on the performance of an digital signal processor has been increased, making research on DRAM actively conducted in industry and academia. Therefore, it is important to have a more accurate DRAM model in order to obtain reliable results when evaluating the performance of a digital signal processor through simulation. In this paper, we developed a digital signal processor simulator capable of inter-working with a DRAM simulator. With the simulator, we analyzed the influence of the DRAM model which operates correctly on a cycle-by-cycle basis, on the performance of the digital signal processor by using the UTDSP digital signal benchmark.

Implementation of the Digital Signal Processing Simulator for Optical Data Storage Systems (광 기록 저장 시스템에 대한 디지털 신호처리 시뮬레이터 구현)

  • 김민철;이재진
    • Proceedings of the IEEK Conference
    • /
    • 2000.09a
    • /
    • pp.947-950
    • /
    • 2000
  • 디지털 데이터 처리 및 전송과 함께 방대한 양의 디지털 데이터에 대한 저장 시스템의 용량 증가를 위한 신호처리 기법에 대해 관심이 날로 증가하고 있는 가운데, 다양한 기록 시스템에 대하여 고안된 여러 가지 채널 코딩 및 신호 검출 알고리즘을 분석, 검증하기 위한 시뮬레이터를 하드웨어적으로 구현하였다. 본 시뮬레이터는 광 기록 저장 채널에 대한 신호처리 시뮬레이션프로그램을 토대로 디지털 신호처리 프로세서(DSP)를 이용하여 RLL 변조 코드에 대한 인코더/디코더 및 채널을 통과한 데이터에 대해 심볼간 간섭을 제거하기 위한 등화기와 등화된 채널 출력 신호로부터 전송된 데이터를 결정하기 위한 여러 가지 신호 검출기를 설계하여 채널을 통과하기 전의 원본 데이터와 통과후의 출력 값에 대한 에러율을 분석, 검증하였다.

  • PDF