• Title/Summary/Keyword: 신호처리회로

Search Result 396, Processing Time 0.03 seconds

Optical receiver design (광수신기 설계)

  • Han, Chang-Yong;Kim, Kyu-Chull
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2005.05a
    • /
    • pp.1641-1644
    • /
    • 2005
  • 현재의 인터넷과 같은 전자 통신망과 멀티미디어 시스템의 발달은 고속의 대용량 데이터 전송을 필요로 한다. 초고속 통신 시스템에서의 고속 데이터 전송은 주로 광섬유를 사용하는 광통신으로 이루어지고 있다. FTTH(Fiber To The Home)와 같은 광통신 시스템은 멀티미디어 커뮤니케이션을 위해 필요한 큰 데이터 전송률을 제공할 수 있기 때문에 더욱 더 중요성이 높아지고 있으며 이러한 광통신 시스템에서는 통신환경의 영향을 적게 받고 외부 조절이나 부품이 필요하지 않는 수신기 IC 의 개발이 요구되고 있다. 일반적으로 광통신 수신기에는 고속 동작에 적합한 특성을 가진 GaAs-MESFET 가 사용되고 있으나, 본 논문에서는 0.35um CMOS 2-poly 4-metal 공정을 이용하여 5Gbps 광수신기를 설계하였다. 설계된 수신기는 Preamplifier, Main amplifier, ABC 회로로 구성되어 있다. Transimpedance amplifier 형태의 Preamplifier 는 광검출기에 의해 생성된 전류 신호를 전압 신호로 변환한다. ABC 회로는 Peak_Hold 회로와 Bottom_Hold 회로로 구성되어 있다. 기존의 Peak_Hold 회로에서는 다이오드와 hold capacitor 를 이용하여 peak 값을 검출하도록 되어 있는데, 다이오드를 이용하는 경우 작은 입력 신호전압의 Peak 값을 검출하는 데 한계가 있다. 이러한 단점을 보완하고자 전류 거울형태의 Peak_Hold 회로를 설계하였다. 전류거울(current mirror)형태의 출력 신호의 duty error 를 줄이고 비트 에러율(Bit Error Rate)을 개선하는데 효과적이었다. 설계된 광수신기는 30dB 의 입력 dynamic range 와 입력 capacitance 3pF 에서 80MHz 의 대역폭을 가진다. 전력 소비량은 3.3V 전원 전압이 인가된 경우 약 150mW 정도이다.

  • PDF

The Design of a I/O Interface Circuits for the Signal Driver of the Engine Control Relays and the Output Signal Monitoring of Diesel Generator (디젤 발전기 출력 신호의 모니터링 및 엔진제어 릴레이 구동을 위한 입출력 인터페이스 회로 설계)

  • Joo, Jae-hun;Kim, Jin-ae;Choi, Jung-Keyng
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2009.05a
    • /
    • pp.547-550
    • /
    • 2009
  • This paper presents a digital based input/output interface circuit for controlling and monitoring the Diesel Engine Generator for Emergency. In order to monitor and control of the Emergency Diesel Engine Generator, controlling and monitoring circuits need 5 analog input channels, 2 pick-up coil measuring circuits, 10 digital input channels containing Broken Wire Detect function, and 7 relay control signal output channels. This system performs signal processing of input signal taking advantage of simple filter circuit, photo-coupler and comparator circuit at analog input parts, and output signals for main relay is designed acting by double control, so it prevents malfunction completely. And it improves accuracy of speed input signal by applying digital circuit that processes pick-up coil signal.

  • PDF

The Design of a I/O Circuits for Driving and Monitoring of the Diesel Generator for Emergency (비상용 디젤 발전기 구동 및 모니터링을 위한 입출력 회로 설계)

  • Joo, Jae-Hun;Kim, Jin-Ae;Choi, Jung-Keyng
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.13 no.8
    • /
    • pp.1491-1496
    • /
    • 2009
  • This paper presents an digital based input/output interface circuit for controlling and monitoring the Diesel Engine Generator for emergency. In order to monitor and control of the Emergency Diesel Engine Generator, controlling and monitoring circuits need 5 analog input channels, 2 pick-up coil measuring circuits, 10 digital input channels containing Broken Wire Detect function, and 7 relay control signal output channels. This system performs signal processing of input signal taking advantage of simple filter circuit, photo-coupler and comparator circuit at analog input parts, and output signals for main relay is designed acting by double control, so it prevents malfunction completely. And it improves accuracy of speed input signal by applying digital circuit that processes rick-up coil signal.

통신용 반도체 기술개발추세

  • Cha, Jin-Jong
    • ETRI Journal
    • /
    • v.8 no.4
    • /
    • pp.4-17
    • /
    • 1986
  • 통신용 반도체 기술의 특징으로는 소량 다품종, 초고속화, 애널로그 회로의 집적화, 광집적회로화 등을 들 수 있다. 통신 시스팀의 실현에는 소형화, 저소비 전력화, 초고속화 등의 이유로 LSI 또는 VLSI의 적용이 대전제로 되고 있다. 본고에서는 현재 사용되고 있는 신호 처리, 신호 전송, 전달 처리, 정보 처리용의 주요 LSI에 대하여 살펴보는 한편, 통신용 반도체의 요구 조건을 만족시키기 위한 반도체 기술 중에서 설계 기술과 공정 기술에 대한 최근의 기술 동향을 살펴보고자 한다. 즉, LSI산업의 변환기를 가져오고 있는 직접회로 설계 기술인 ASIC과 함께, 집적도의 향상에 따라 애널로그기능과 디지틀기능을 하나의 칩에 형성시킬 수 있는 BiCMOS 공정기술에 대한 기술 동향을 살펴본다.

  • PDF

Max-based Analog Absolute Circuits with Small Error (작은 에러를 갖는 Max 회로 기반 아날로그 절대값 계산 회로)

  • Prasad sah, Maheshwar;Lin, Hai-Ping;Yang, Chang-Ju;Lee, Jun-Ho;Kim, Hyong-Suk
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.10 no.2
    • /
    • pp.248-255
    • /
    • 2009
  • Error is the major problem in communication system. Absolute circuit is one of the most important building blocks to implement for the error measurement in communication system as well as in analog circuit design. The main goal of this paper is to design a circuit with high accuracy and minimum error performance. In this paper, a new current mode absolute circuit is implemented to calculate the absolute value of two signals. This new design shows enhanced performance and low distortion over the previous implementation. The proposed circuit is simulated using Hspice and implemented in analog viterbi decoder. It is very suitable for implementing in error calculation for the large scale integrated circuit. Hspice simulation results of previous and new one circuit are reported.

Fabrication of a Low Power Parallel Analog Processing Viterbi Decoder for PRML Signal (PRML 신호용 저 전력 아날로그 병렬처리 비터비 디코더 개발)

  • Kim Hyun-Jung;Son Hong-Rak;Kim Hyong-Suk
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.43 no.6 s.348
    • /
    • pp.38-46
    • /
    • 2006
  • A parallel analog Viterbi decoder which decodes PRML signal of DVD has been fabricated into a VLSI chip. The parallel analog Viterbi decoder implements the functions of the conventional digital Viterbi decoder utilizing the analog parallel processing circuit technology. In this paper, the analog parallel Viterbi decoding technology is applied for the PRML signal decoding of DVD. The benefits are low power consumption and less silicon consumption. The designed circuits are analysed and the test results of the fabricated chip are reported.

Design of Signal Processing Circuit for Semi-implantable Middle Ear Hearing Device with Bellows Transducer (벨로즈형 진동체를 갖는 반이식형 인공중이용 신호처리회로 설계)

  • Kim, Jong Hoon;Shin, Dong Ho;Seong, Ki Woong;Cho, Jin-Ho
    • Journal of rehabilitation welfare engineering & assistive technology
    • /
    • v.11 no.1
    • /
    • pp.63-71
    • /
    • 2017
  • In this paper, a signal processing circuit for semi-implantable middle ear hearing device is designed using the TCBT which is recently proposed for a new middle ear transducer that can be implanted at round window of cochlea. The designed semi-implantable hearing device transmits digital sound signal from external device located at behind the ear to the internal device implanted under the skin using inductive coupling link methods with high efficiency. The coils and signal processing circuits are designed and implemented considering the total transmission and reception distance including skin thickness of temporal bone for the semi-implantable hearing device. And also, to improve the data transmission efficiency, the output circuits which can supply sufficient signal power is designed. In order to confirm operation of semi-implantable hearing device using inductive coupling link, the circuit analysis was performed using PSpice, and the performance was verified by implementing a signal processing board of an available size.

Detection Circuit Design and Performance Test of Gimbal-Stuctured Micro-Accelerometer (마이크로 가속도계의 신호 검출 회로 설계 및 성능시험)

  • Sung, W.T.;Lee, J.G.;Kang, T.;Song, J.W.;Sung, S.K.
    • Proceedings of the KIEE Conference
    • /
    • 2001.07d
    • /
    • pp.2111-2113
    • /
    • 2001
  • 본 논문에서는 MEMS 기술에 의해 제작된 마이크로 가속도계를 위한 신호 검출 및 처리회로를 설계 제작하였으며, 레이트 테이블을 이용한 실험을 통해 제작된 센서 및 신호처리회로의 성능을 시험하였다. 본 논문에서 제시한 가속도계는 입력 가속도에 따라 용량이 변하는 방식으로, 두개의 김블 구조를 가지므로 타축 입력 가속도의 영향을 적게 받는 장점이 있다. 또한 감지전극의 효과적 배치를 통해 감도가 커지도록 설계되었다. 신호검출 및 처리는 여기 신호를 이용한 차분검출방식을 이용하였다. 이 방식은 구성이 복잡한 단점이 있으나, 잡음 신호와 검출 신호를 주파수 영역에서 분리시킬 수 있으며, 기생용량의 영향을 감소시키고 전기적 감도를 증가시키는 장점이 있다. 실험을 통해 제시한 신호검출 및 처리방식을 이용할 경우 가속도계의 성능이 향상되는 것을 확인하였다.

  • PDF

Mixed-Mode Simulations of Touch Screen Panel Driver with Capacitive Sensor based on Improved Charge Pump Circuit (개선된 charge pump 기반 정전 센싱 회로를 이용한 터치 스크린 패널 드라이버의 혼성모드 회로 분석)

  • Yeo, Hyeop-Goo
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.16 no.2
    • /
    • pp.319-324
    • /
    • 2012
  • This paper introduces a 2-dimensional touch screen panel driver based on an improved capacitive sensing circuit. The improved capacitive sensing circuit based on charge pump can eliminate the remaining charges of the intermediate nodes, which may cause output voltage drift. The touch screen panel driver with mixed-mode circuits was built and simulated using Cadence Spectre. Verilog-A models the digital circuits effectively and enables them to interface with analog circuits easily. From the simulation results, we can verify the reliable operations of the simple structured touch screen panel driver based on the improved capacitive sensing circuit offering no voltage drift.

Analysis of Microstrip Circuit using FDTD and Signal Processing (시간영역 유한차분법과 신호처리 기법을 사용한 마이크로스트림 회로 해석)

  • 장홍주;장상건;방성일
    • Journal of Korea Society of Industrial Information Systems
    • /
    • v.4 no.1
    • /
    • pp.110-116
    • /
    • 1999
  • In this paper, signal processing is utilized to reduce the computational time which is one of weak point of FDTD(finite difference time domain) method. Compared with the direct FDTD. combination of FDTD and signal processing achieves the same type of accuracy in much shorter time The combination method spends 140 minutes to analyze the frequence characteristics of the microstrip lowpass filter while the direct FDTD consumes about 900 minutes. To verify the obtained results, microstrip lowpass filter is fabricated on dielectric substrate and the measured results are compared with the analyzed results. It is shown that measured results are in good agreement with the theoretical results.

  • PDF