• 제목/요약/키워드: 셀프-캐스코드

검색결과 2건 처리시간 0.017초

셀프-캐스코드 구조를 적용한 LDO 레귤레이터 설계 (Design of Low Dropout Regulator using self-cascode structure)

  • 최성열;김영석
    • 한국정보통신학회논문지
    • /
    • 제22권7호
    • /
    • pp.993-1000
    • /
    • 2018
  • 본 논문에서는 셀프-캐스코드 구조를 이용한 LDO 레귤레이터를 제안하였다. 셀프-캐스코드 구조의 소스 측 MOSFET의 채널 길이를 조절하고, 드레인 측 MOSFET의 바디에 순방향 전압을 인가함으로써 최적화하였다. 오차 증폭기 입력 차동단의 셀프-캐스코드 구조는 높은 트랜스컨덕턴스를 가지도록, 출력단은 높은 출력 저항을 가지도록 최적화하였다. 제안 된 LDO 레귤레이터는 $0.18{\mu}m$ CMOS 공정을 사용하였고, SPECTERE를 이용하여 시뮬레이션 되었다. 제안 된 셀프-캐스코드 구조를 이용한 LDO 레귤레이터의 로드 레귤레이션은 0.03V/A로 기존 LDO의 0.29V/A보다 급격하게 개선되었다. 라인 레귤레이션은 2.23mV/V로 기존 회로보다 약 3배 향상되었다. 안정화 속도는 625ns로 기존 회로보다 346ns 개선되었다.

Native-Vth MOSFET을 이용한 셀프-캐스코드 구조의 아날로그 성능 분석 (Analog Performance Analysis of Self-cascode Structure with Native-Vth MOSFETs)

  • 이대환;백기주;하지훈;나기열;김영석
    • 한국전기전자재료학회논문지
    • /
    • 제26권8호
    • /
    • pp.575-581
    • /
    • 2013
  • The self-cascode (SC) structure has low output voltage swing and high output resistance. In order to implement a simple and better SC structure, the native-$V_{th}$ MOSFETs which has low threshold voltage($V_{th}$) is applied. The proposed SC structure is designed using a qualified industry standard $0.18-{\mu}m$ CMOS technology. Measurement results show that the proposed SC structure has higher transconductance as well as output resistance than single MOSFET. In addition, analog building blocks (e.g. current mirror, basic amplifier circuits) with the proposed SC structure are investigated using by Cadence Spectre simulator. Simulation results show improved electrical performances.