• Title/Summary/Keyword: 보드 설계

Search Result 865, Processing Time 0.027 seconds

Design and Implementation of Mobile Shared Whiteboard System using Cloud Computing (클라우드 컴퓨팅을 이용한 모바일 공유 화이트보드 시스템의 설계 및 구현)

  • Kyeong, Do Jun;Choi, Byeong-Gwang;Lee, Jang Ho
    • Annual Conference of KIPS
    • /
    • 2016.10a
    • /
    • pp.164-165
    • /
    • 2016
  • 최근 리소스의 규모를 자유롭게 변경할 수 있는 클라우드 컴퓨팅이 널리 쓰이고 있다. 본 논문에서는 클라우드 컴퓨팅을 이용하여 스마트폰이나 테블릿상에서 그림, 문자입력을 공유 할 수 있는 화이트보드 시스템의 설계 및 구현을 제시한다. 본 시스템의 사용자가 안드로이드 스마트폰 상의 화이트보드에서 사용자가 그림이나 문자를 그리게 되면 그 데이터는 AWS(Amazon Web Service) 클라우드 컴퓨팅서버를 통해 모든 클라이언트에게 브로드캐스트하며 그 후 클라이언트들은 받은 데이터를 자신의 스마트폰 디스플레이에 출력한다. 본 시스템은 웹서비스만으로 서버를 늘릴 수 있기 때문에 손쉽게 서버증축이 가능하다.

The Design and Implementation of Efficient System for Multiparty Multimedia Collaboration (다자간 멀티미디어 공동작업을 위한 효율적인 시스템의 설계 및 구현)

  • Sung, Baek-Kyon;Lee, Hyun-Woo;Seong, Dong-Su;Lee, Keon-Bae
    • Annual Conference of KIPS
    • /
    • 2002.11a
    • /
    • pp.61-64
    • /
    • 2002
  • 본 논문에서는 다자간 멀티미디어 공동작업에서 QoS를 보장하는 영상, 음성 및 화이트보드 데이터의 효율적인 전송을 위해 IP 그룹화를 이용한 영상 및 데이터의 전송 시스템을 설계하고, 구현한다. 기존의 다자간 멀티미디어 공동작업에서 TCP 방식의 화이트보드 비트맵 데이터 전송으로 인해 발생하는 네트워크 병목현상을 해소하고 음성의 QoS를 보장하기 위해, IP 그룹화를 이용한 효율적인 영상 및 화이트보드 데이터의 전송을 제안, 구현함으로써 전송의 속도 향상 및 손실을 최소화한다.

  • PDF

A Design for the Impulse Denoising Filter of Image Using the DSP Processor (DSP프로세서를 이용한 영상의 임펄스 노이즈 제거 필터 설계에 관한 연구)

  • 이상희;문상국;김윤호;류광렬
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2004.05b
    • /
    • pp.149-153
    • /
    • 2004
  • A Impulse denosing filter design of image for the faster processing time and system compatibility using DSP processor is presented on this paper The system hardware is composed of the stand-alone board with 32 bits DSP processor and vision board for image data acquisition with NTSC CCD camera, and the host computer controls them. The denoising method uses the adaptive median filter. The experiment result is that the system leads to denosing effect as 90% and PSNR 22㏈

  • PDF

Design Considerations of Gigabit Interconnection for High-speed Communication Systems (고속통신시스템의 기가비트 연결설계 고려사항)

  • Park, Jong-Dae;Park, Yeong-Ho;Nam, Sang-Sik;Kim, Su-Hyeong
    • The KIPS Transactions:PartC
    • /
    • v.8C no.4
    • /
    • pp.415-420
    • /
    • 2001
  • VLSI 기술의 빠른 발전으로 디지털 시스템의 동작주파수가 높아짐에 따라 고속 통신시스템 의 하드웨어 설계 시 신호 무결성을 고려한 설계가 필수적이다. 디지털시스템에서의 잡음원 은 전송선에서의 전원장치, 접지 바운스, 실장 재료 등에 관련된다. 본 연구에서는 고속네트 워크/통신시스템의 기가비트 연결 설계기술에 필요한 요소들을 언급하였고, 실제 설계 신호 불연속에 영향을 미치는 커넥터의 누화 및 전송선의 표피 효과, 유전손실 등을 고려한 백플 레인보드를 시뮬레이션 하였다.

  • PDF

An Industrial monitoring board design with support for multiple communications (다양한 통신을 지원하는 산업용 모니터링 보드 설계)

  • Eum, Sang-hee
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2018.05a
    • /
    • pp.197-199
    • /
    • 2018
  • Recently, many industrial instruments face the problem of protocol compatibility with the external monitoring and control system. This paper is prepared in the main control board to support the industrial communication protocol conversion, control, and monitoring. The industrial communication gateway module is also designed to ensure that the protocol conversion of CAN bus and Ethernet. The main board processor is used the Atmega2560, and placed 4ea RS485 serial slots for sub-board. One of them is used for communication CAN bus and Ethernet. It provides analog and digital I / O through each of the slots is used for control and monitoring.

  • PDF

Common-Mode Noise Suppression in Switched-Mode Power Supply Boards Using Segmentation Method (구조분할 해석기법 기반 전원보드 공통모드 노이즈 감쇠 설계)

  • Kim, Myunghoi;Roh, Dongkyu;Jeong, Sungseok;Kwak, Kyumin
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.29 no.2
    • /
    • pp.142-145
    • /
    • 2018
  • In this paper, we present a design technique for the suppression of common-mode(CM) noise in switched-mode power supply boards using the segmentation method. By applying the segmentation method, the example structure is decomposed into two segments with decoupling capacitors and a recombination matrix is extracted for the segments. The effects of the decoupling capacitor on CM noise suppression are examined. The simulation time is significantly reduced on using the segmentation method.

Design and Implementation of A Test Bus Controller for IEEE 1149.1- Based Test System (IEEE 1149.1을 기반으로 하는 테스트 시스템을 위한 테스트 버스 콘트롤러의 설계 및 구현)

  • 조용태;정득수;송오영
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.25 no.11B
    • /
    • pp.1948-1956
    • /
    • 2000
  • 본 논문은 보드 레벨 테스팅 및 경계주사기법의 응용을 위한 테스트 버스 콘트롤러의 설계와 구현에 관해 다룬다. 테스트 버스 콘트롤러는 프로세서와 인터페이스를 통하여 IEEE 1149.1 테스트 버스를 제어하기 위한 칩이다. 최근 들어 IEEE 1149.1은 여러 분야에서 응용되어지고 있어서 다양한 응용분야에 적합한 테스트 버스 콘트롤러의 설계가 요구된다. 보드 레벨 테스팅을 위해서 SVF에 정의된 테스트를 수행할 수 있어야 하며, System-on-a-Chip (SoC) 설계 방식에서 내장되어지기 위해서는 작은 칩 크기와 높은 고장 검출률을 가져야 한다. 본 논문에서 구현된 칩은 기존의 테스트 장비에서 널리 쓰이는 SVF에 정의된 테스트를 모두 지원하며, 12k 게이트 정도의 크기를 가진다. 또한 독립적인 칩으로 쓰일 경우는 테스트 버스 콘트롤러가 버스 슬래이브로 쓰일 수 있으므로 IEEE 1149.1 테스트 회로를 가지도록 설계하였다.

  • PDF

Novel Power Bus Design Method for High-Speed Digital Boards (고속 디지털 보드를 위한 새로운 전압 버스 설계 방법)

  • Wee, Jae-Kyung
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.43 no.12 s.354
    • /
    • pp.23-32
    • /
    • 2006
  • Fast and accurate power bus design (FAPUD) method for multi-layers high-speed digital boards is devised for the power supply network design tool for accurate and precise high speed board. FAPUD is constructed, based on two main algorithms of the PBEC (Path Based Equivalent Circuit) model and the network synthesis method. The PBEC model exploits simple arithmetic expressions of the lumped 1-D circuit model from the electrical parameters of a 2-D power distribution network. The circuit level design based on PBEC is carried with the proposed regional approach. The circuit level design directly calculates and determines the size of on-chip decoupling capacitors, the size and the location of off-chip decoupling capacitors, and the effective inductances of the package power bus. As a design output, a lumped circuit model and a pre-layout of the power bus including a whole decoupling capacitors are obtained after processing FAPUD. In the tuning procedure, the board re-optimization considering simultaneous switching noise (SSN) added by I/O switching can be carried out because the I/O switching effect on a power supply noise can be estimated over the operation frequency range with the lumped circuit model. Furthermore, if a design changes or needs to be tuned, FAPUD can modify design by replacing decoupling capacitors without consuming other design resources. Finally, FAPUD is accurate compared with conventional PEEC-based design tools, and its design time is 10 times faster than that of conventional PEEC-based design tools.

Improvement of Noise Characteristics by Analyzing Power Integrity and Signal Integrity Design for Satellite On-board Electronics (위성용 전장품 탑재보드의 Power Integrity 및 Signal Integrity 설계 분석을 통한 노이즈 성능 개선)

  • Cho, Young-Jun;Kim, Choul-Young
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.48 no.1
    • /
    • pp.63-72
    • /
    • 2020
  • As the design complexity and performances are increased in satellite electronic board, noise related problems are also increased. To minimize the noise issues, various design improvements are performed by power integrity and signal integrity analysis in this research. Static power and dynamic power design are reviewed and improved by DC IR drop and power impedance analysis. Signal integrity design is reviewed and improved by time domain signal wave analysis and PCB(Printed Circuit Board) design modifications. And also power planes resonance modes are checked and mitigation measures are verified by simulation. Finally, it is checked that radiated noise is reduced after design improvements by EMC(Electro Magnetic Compatibility) RE(Radiated Emission) measurement results.

Design and Implementation of Java Clipboard Class Library Based On the Linux System (리눅스 시스템에서의 자바 클립보드 클래스 라이브러리 설계 및 구현)

  • 정명조;성영락;이철훈
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2003.04c
    • /
    • pp.100-102
    • /
    • 2003
  • 오늘날 거의 모든 윈도우 시스템들은 어플리케이션간의 데이터 이동을 위한 클립보드 기능을 제공하고 있다. 최근 각광받고 있는 자바기술도 이런 클립보드 기능을 제공하기 위해 표준 클래스 라이브러리에서 클래스를 정의하고 있다. 그러나 정의된 클래스는 주로 자바 인터페이스와 기본적인 기능만을 가진 클래스로 이루어져 있기 때문에 실제 사용하기 위해서는 개발자의 별도의 구현이 있어야 한다. 그리고 어플리케이션간에 데이타를 주고받기 위해서는 system clipboard를 이용하여야 하는 데 이것은 시스템에 의존적인 부분이다. 따라서 system cupboard기능을 가지도록 하려면 타겟시스템에 따라 클래스 라이브러리 계층에서 별도로 구현해야 한다. 본 논문에서는 리눅스의 X 윈도우 시스템 상에서 클립보드 기능을 지원하기 위한 클래스 라이브러리를 구현하고자 한다.

  • PDF