• Title/Summary/Keyword: 병렬 장치

Search Result 476, Processing Time 0.029 seconds

Comparative Analysis of Parallel System Interleaving Performance of Power Compensator for AC Electric Railway (교류전기철도용 전력보상장치의 병렬 시스템 인터리빙 성능 비교분석)

  • Woo, Jehun;Kim, Jichan;Jo, Jongmin;Cha, Hanju
    • Proceedings of the KIPE Conference
    • /
    • 2020.08a
    • /
    • pp.121-123
    • /
    • 2020
  • 본 논문은 단상 3레벨 조건에서 unipolar 및 bipolar PWM의 구현 및 동작에 대해 서술하였으며, 교류전기철도용 전력보상장치의 병렬 운전 상황에서 unipolar PWM과 bipolar PWM에 따른 인터리빙 효과에 대해 비교하였다. 또한, unipolar PWM 조건에서 전력보상장치의 3병렬과 4병렬 시스템의 인터리빙 결과에 대해 비교하였다. 이를 통해 단상 unipolar PWM을 사용한 병렬 시스템의 인터리빙이라는 특수한 조건에서는 PWM 캐리어의 180° phase shift가 포함되는 2병렬 및 4병렬의 경우 마치 bipolar PWM처럼 동작하여 스위칭 리플의 저감효과가 기대한 결과보다 낮음을 확인하였다. 따라서 스위칭 리플의 저감 측면만을 고려한다면 전력보상장치의 병렬 시스템은 180° 캐리어가 포함된 4병렬 시스템보다 120° 캐리어를 사용하는 3병렬 시스템이 유리한 것을 확인하였다.

  • PDF

A Study on Parallel Operation of 3 Phase Power Converter (3상 전력변환장치의 병렬운전을 위한 연구)

  • Hwang, Soon-Sang;Jung, Ho-Chul;Yoon, Byung-Chul;Kim, Hag-Wone
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.305-306
    • /
    • 2012
  • 일반적으로 전력변환 장치의 용량증대 및 신뢰성 향상 위한 방안으로 병렬운전을 실시한다. 하지만, 전력변환장치 간의 전력 불평형과 순환전류의 문제점을 해결해야만 한다. 본 논문에서는 전력변환 장치 간의 전력 불평형을 억제하기 위한 커플링 된 멀티인덕터를 적용한 전력변환장치의 병렬운전을 제안 한다.

  • PDF

Battery charging system Using Parallel Operation Control Technique. (병렬운전 제어기법을 적용한 베터리 충전 장치)

  • Yoon, Ju-Houc;Lee, Jong-Hun;Kim, Hong-Min;Ahn, Jin-Woo;Lee, Dong-Hee
    • Proceedings of the KIPE Conference
    • /
    • 2010.11a
    • /
    • pp.365-366
    • /
    • 2010
  • 본 논문은 큰 용량의 배터리 충전을 위해 PWM 인버터 방식을 적용한 개별 전원장치를 병렬로 구성하여 제어하는 방식을 제안한다. 대용량의 단일 전원장치는 전력소자의 정격으로 인해 사이리스터를 사용하게 되고, 이와같은 방법은 급격한 부하 변동에 대해 응답성이 낮고 대용량의 파워필터를 사용해야 하는 단점이 발생한다. PWM 인버터 기술을 적용한 개별 전원장치를 병렬로 구성하여 제어하게 되면, 위 단점을 해소할 수 있게 되고, 전부하 영역에서 고효율의 안정적인 제어 운전이 가능하다. 제안된 방식은 PWM 인버터와 변압기 및 전력 필터로 구성하였고, 별도의 병렬 제어기가 없이 부하 전류의 분담이 가능하도록 설계 하였다.

  • PDF

Parallel Processing System with combined Architecture of SIMD with MIMD (SIMD와 MIMD가 결합된 구조를 갖는 병렬처리시스템)

  • Lee, Hyung;Choi, Sung-Hyuk;Kim, Jung-Bae;Park, Jong-Won
    • The KIPS Transactions:PartA
    • /
    • v.8A no.1
    • /
    • pp.9-15
    • /
    • 2001
  • 영상에 관련된 다양한 응용 시스템들을 구현하는 많은 연구들이 진행되어 왔지만, 그러한 영상 관련 응용 시스템을 구현함에 있어서 처리속도의 저하로 인하여 많은 어려움을 겪고 있다. 이를 해결하기 위해 대두된 여러 방법들 중에서 최근 하드웨어 접근 방법에 고려한 많은 관심과 연구가 진행되고 있다. 본 논문은 영상을 실시간으로 처리하기 위하여 하드웨어 구조를 갖는 병렬처리시스템을 기술하며, 또한 병렬처리시스템을 얼굴 검색 시스템에 적용한 후 처리속도 및 실험 결과를 기술한다. 병렬처리시스템은 SIMD와 MIMD가 결합된 구조를 갖고 있기 때문에 다양한 영상 응용시스템에 대해서 융통성과 효율성을 제공하며, 144개의 처리기와 12개의 다중접근기억장치, 외부 메모리 모듈을 위한 인터페이스와 외부 프로세서 장치(i960Kx)와의 통신을 위한 인터페이스로 구성되어있다. 다중접근기억장치는 메모리 모듈선택회로, 데이터 라이팅회로, 그리고, 주소계산 및 라우팅회로로 구성되어 있다. 또한 얼굴 검색 시스템을 병렬처리 시스템에 적합한 병렬화를 제공하기 위해 메쉬방법을 이용하여 전처리, 정규화, 4개 특징값 추출, 그리고 분류화로 구성하였다. 병렬처리시스템은 하드웨어 모의실험 패키지인 CADENCE사의 Verilog-XL로 모의실험을 수행하여 기능과 성능을 검증하였다.

  • PDF

Construction and Performance Test of a Supercomputing PC System using PC-clustering and Parallel Virtual Machine (PC-Clustering과 병렬가상장치에 의한 수치계산용 슈퍼컴퓨팅 PC 시스템 구축과 성능 테스트)

  • Hong, Woo-Pyo;Kim, Jong-Jae;Oh, Kwang-Sik
    • Journal of the Korean Data and Information Science Society
    • /
    • v.10 no.2
    • /
    • pp.473-483
    • /
    • 1999
  • We introduce a way to construct a supercomputing capable system with some networked PCs, running the Linux operating system and computing power comparable with expensive commercial workstations, and with the Parallel Virtual Machine (PVM) software which enables one to control the total CPUs and memories of the networked PCs. By benchmarking the system using a PVM parallel program, we find that the system's parallel efficiency is close to 90 %.

  • PDF

The Analysis of Parallel Processing Methods for Sonar Imaging Simulation (소나 영상 시뮬레이션 위한 병렬처리 기술 분석)

  • Lee, Keon-Pyo;Ha, Ok-Kyoon;Jun, Yong-Kee
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 2017.01a
    • /
    • pp.39-40
    • /
    • 2017
  • 소나 영상 시뮬레이션은 실시간 처리를 위해 병렬처리를 사용하여 연산성능을 증대시키고 있다. 하지만 모듈 간 병렬처리, 영상처리 알고리즘, 방대한 데이터 처리와 같은 시뮬레이션에 적용되는 작업은 성능향상을 위한 최적의 연산장치와 병렬처리 기법이 달라 실시간 처리를 위한 최적화가 어렵다. 본 논문에서는 효율적인 소나 영상 시뮬레이션의 개발을 위해 연산장치 및 병렬처리 기법에 따른 기술을 분류하고 실제 적용된 사례들을 소개한다.

  • PDF

High Voltage DC Power Supply having Serial-Parallel Structure (직.병렬 구조를 가지는 고압 DC 전원장치)

  • 정창용
    • Proceedings of the KIPE Conference
    • /
    • 2000.07a
    • /
    • pp.372-375
    • /
    • 2000
  • 본 논문은 대용량에 적합한 직·병렬 구조를 가지는 공진형 고압 DC 전원장치에 대한 것이다 이 장치는 전력소자(IGBT)가 스위칭 할 때 발생하는 스위칭 손실과 EMI를 감소시키기 위해서 UC3879를 이용한 영전압 스위칭 (ZVS; Zero Voltage Switching)방식을 채택하였고 영전압 스위칭 위상차제어 직렬 공진형(ZVS PCS-SPI ; ZVS Phase Shifted Control Series Resonant Inverter)으로 동작시켜 고압변압기의 누설 인덕터와 기생 캐패시터를 이용하여 승압이 효과적으로 일어나도록 하였다 또한 고압부는 입력과 효과적으로 일어나도록 하였다 또한 고압부는 입력과 출력부분이 각각 병렬과 직렬로 구성되어 있어서 각각의 모듈이 독립적인 ZVS가 일어나도록 하여 대용량화가 용의 하도록 하였다 본 논문에서10kV/60kW급의 대용량 고압 DC 전원 장치를 구성하여 이를 증명하였다.

  • PDF

A Parallel Processor System for Cultural Assets Image Retrieval (문화재 검색을 위한 병렬처리기 구조)

  • Yoon, Hee-Jun;Lee, Hyung;Han, Ki-Sun;Partk, Jong-Won
    • Journal of Korea Multimedia Society
    • /
    • v.1 no.2
    • /
    • pp.154-161
    • /
    • 1998
  • This paper proposes a parallel processor system which processes cultural assets image recognition and retrieval algorithm in real time. A serial algorithm which is developed for the parallel processor system is parallellized. The parallel processor system consists of a control unit, 100 PE(Processing Elements), and 10 Park's multi-access memory systems which has 11 memory modules per each one. The parallel processor system is simulated by CADENCE Verilog-XL which is a package for the hardware simulation. With the same simulated results as that of the serial algorithm, the speed ratio of the parallel algorithm to the serial one is 81. The parallel processor system we proposed is quite effective for cultural assets image processing.

  • PDF

Design to Chip with Multi-Access Memory System and Parallel Processor for 16 Processing Elements of Image Processing Purpose (영상처리용 16개의 처리기를 위한 다중접근기억장치 및 병렬처리기의 칩 설계)

  • Lim, Jae-Ho;Park, Seong-Mi;Park, Jong-Won
    • Journal of Korea Multimedia Society
    • /
    • v.14 no.11
    • /
    • pp.1401-1408
    • /
    • 2011
  • This dissertation present a chip with Multi-Access Memory System(MAMS) and parallel processor for 16 Processing Elements of image processing purpose. MAMS is a kind of parallel access memory system and can simultaneously access to random pixel datas with eight types. It is possible to set a interval about pixel datas to access, too. The parallel processor built-in MAMS actually has been realized in 2003 but its performance fell short of a real time process for high-definition images. I designed a improved parallel processing system by means of addition and expansion of Memory Modules and Processing Elements of previous one. It is feasible to perform a Morphological Closing at the speed of 3 times of the previous one and 6 times of serial system.

Development of Parallel Event-Driven Remote IT Convergence (병렬 이벤트 기반 원격 IT 융합 개발)

  • Kim, Jung-Sook;Kim, Sung-Wan;Kim, Hong-Sup
    • Journal of the Korea Society of Computer and Information
    • /
    • v.15 no.12
    • /
    • pp.1-9
    • /
    • 2010
  • This paper describes parallel event-driven remote IT convergence applications which are a combination of traditional industry and IT Technology including advanced communication. In IT convergence system, events can occur currently from many sensors of devices or users. And IT convergence system must have a parallel processing method. In this paper, the parallel processing method was implemented using a thread and we developed a connection method between a device and a mode of communication which is a wireless communication or a power line communication. In addition to that, we developed object modeling, device, user and event modeling, based on XML (eXtensible Markup Language) using object-oriented modeling method. To efficiently show results in real time, systems provide various graphic user interfaces such as a bar graph, a table, and a combination of the two.