• Title/Summary/Keyword: 마이크로프로세서 설계

Search Result 389, Processing Time 0.025 seconds

DSSS MODEM Design and Implementation for a Medium Speed Wireless Link (대중저속 무선 통신을 위한 DSSS 모뎀 설계 및 구현)

  • Won Hee-Seok;Kim Young-Sik
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.43 no.1 s.343
    • /
    • pp.121-126
    • /
    • 2006
  • This paper report on the design and implementation of a 9.6kbps DSSS CDMA modem for a medium speed wireless link. The proposed modem provides a general purpose I/O interface with a microprocessor. The I/O interface consists of 8-bit data bus, chip enable, read/write, and interrupt pins. In transmit block, the 8-bit data delivered from the I/O interface buffer is converted to 9.6kbps serial data, which are spreaded into 76.8kcps with 8-bit PN code generated inside the modem by direct sequence method. An 8-bit training sequence is preceded in the data frame for data synchronization in receiver. In receiver block the PN code is synchronized from the received data spreaded to 76.8kcps and find the data timing from the 8-bit training sequence. We have used the Early-and-Late integration method. The modem has been implemented and verified using a Xilix FPGA board and has been fabricated as an ASIC CHIP through Hynir $0.25{\mu}m$ CMOS. The multiple accessing method is DSSS CDMA.

A Solar Cell based Power Production and Supply Complying with the Active and Sleep Modes of Sensor MAC Protocols (솔라셀 작동 모드와 센서 MAC 프로토콜의 Active 및 Sleep 모드를 고려한 전력 생산 및 공급 제어)

  • Lee, Seung-Yong;Lee, Woong;Oh, Hoon
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.37 no.6B
    • /
    • pp.423-432
    • /
    • 2012
  • We design a control circuit that can switch input power between a rechargeable battery and a sensor communication device (mote) depending on the operating state of a solar cell as well as the active and sleep mode of a sensor MAC protocol. A mote that simply combines a solarcell and a rechargeable battery may die if there is not sunlight long. A battery is recharged if sunlight is sufficient and a device is in a sleep mode, and it supplies power if sunlight is low and the mote is in an active mode. A mote can switch its input power between solar cell and battery depending on the output level of a solar cell. During this switching, a mote may lose its state information due to the reset of a microprocessor by the transient power-off. A capacitor is used to cope with this phenomenon and also supplies power to a mote during a sleep mode. Experimental results show that the solar cell based mote operates in a very stable manner against the lack of sunlight long.

Design and Implementation of Optical Signal Processor in Fiber-Optic Current Transducer for Electric Equipments (전력기기용 고안정성 광섬유 CT 센서의 광 신호처리기 설계 및 구현)

  • Jang, Nam-Young;Choi, Pyung-Suk;Eun, Jae-Jeong;Cheong, Hyeon-Seong
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.8 no.3
    • /
    • pp.171-177
    • /
    • 2007
  • In this paper, we have designed and implemented an optical signal processor in order to use in a fiber-optic current CT for electric equipments where its properties were discussed. The fabricated optical signal processor is used to reduce a measurement current error that induced by the effects of intensity variation in the optical output signal due to losses coming from optical components or polarization variation in a PFOCS. Also, the optical signal processor was fabricated in compact/lightweight with unification of opto-electronic transducer part, analog signal process part, and real-time measurement part consisted of a level shift and ${\mu}-processor$. The experiment of optical signal processor has been performed in the range of $0{\sim}7,500A$ using the PFOCS made all fiber-optic components. As a result of experiment, the linearity error of measurement current is less than 1.7% and its average error is less than 0.3% in the range of $1,000A{\sim}7,000A$.

  • PDF

The Application of Digital Signal Processor(DSP) for Improvement of Local Unit for a Partial Discharge Online Monitoring System (부분방전 예방진단 시스템의 로컬유닛 기능 향상을 위한 Digital Signal Processor(DSP) 응용)

  • Yeon, Man-Seung;Lee, Jae-Ho;Koo, Ja-Yoon;Kang, Chang-Won
    • Proceedings of the KIEE Conference
    • /
    • 2003.07c
    • /
    • pp.1861-1863
    • /
    • 2003
  • 최근 국내 전력시장은 초고압 대전력기기 사용이 현저히 증가하고 있어 이에 따라 부분방전 예방진단 시스템의 필요성은 절대적이며 이러한 시스템의 국산화가 절실히 요구되고 있다. 예방 진단 시스템의 국산화에 있어 부분방전 신호 측정시 신호 대 잡음비(Signal to Noise ratio)를 높이기 위해 측정용 센서의 검출가능 주파수 대역을 높게 설정하여 설계되고 있는데, 따라서 센서에서 검출된 신호를 처리하기 위한 로컬유닛 또한 국산화시 외국 시스템보다 더욱 신뢰성을 가질 수 있도록 설계되어야 한다. 이를 위해서는 기존의 마이크로프로세서를 채용한 저속 시스템을 대체할 수 있도록 더욱 빠르고 높은 신뢰성의 디지털 신호처리 기술이 요구된다. 본 논문에서는 검출 센서의 아날로그 신호를 빠르게 디지털화 한 후 보다 정확한 데이터와 독립적 신호처리 그리고 네트워크를 통한 실시간 전송을 수행할 수 있는 부분방전 예방진단 시스템 로컬유닛의 프로토타입을 Digital Signal Processor (DSP)를 이용하여 구현하였다. 제작된 DSP 로컬유닛을 시험하기 위해 Real-Scale 170kV GIS Mock-up에서 부분방전 신호를 발생 시키고 센서를 통해 검출된 신호를 DSP가 처리하여 사용자의 네트워크를 통한 명령에 따른 실시간 전송모드, ${\Phi}$-q-n 진단모드로 자체 네트워크 기능을 이용하여 사용자에게 데이터를 실시간 전송하도록 하였다. 본 논문에서 구현한 DSP 로컬유닛은 대전력기기 부분방전 예방진단 시스템의 국산화에 있어 기존의 외국 시스템의 로컬유닛보다 구성이 간단하며, 실시간 신호처리 및 원거리 데이터 전송기능에서 우수한 성능을 보였다. 향후 연구에서는 다양한 분석 알고리즘을 탑재한 DSP를 개발하여 더욱 향상된 실시간 데이터 전송 및 분석기능이 우수한 DSP 로컬유닛을 개발하고자 한다.

  • PDF

Smart Card Operating System for Various Applications (다양한 응용을 위한 스마트카드 운영체제)

  • Kim, Jeung-Seop;Cho, Byoung-Ho;Kim, Hyo-Cheol;Lee, Jong-Kook;Yoo, Ki-Young
    • Journal of KIISE:Computing Practices and Letters
    • /
    • v.8 no.3
    • /
    • pp.277-288
    • /
    • 2002
  • In this paper, we describe a design and implementation method of a smart card operating system for multi applications. A smart card is the independent computing system and is able to be used in multi applications such as the electronic commerce and the electronic cash. Smart card operation system(SCOS) provides a basis of smart card booting, and controls and manages application programs. SCOS can produce and control a file system to support multi applications in EEPROM, communicate commands and messages with outside devices, process a command, produce a reply message, and provide security functions of file security in EEPROM, and communication security. Therefor, in this paper, we design and implement SCOS system that provides the authentication between a card and a terminal, the session authentication for multi applications, the processing of commands, and the maintenance of the security.

Design and characteristics of 10Gbps$\times$64 ch. wavelength multiplexed optical signal amplification unit with 1530~1560 nm and 1570~1600 nm gain band (1530~1560nm와 1570~1600nm의 이득 대역을 갖는 10Gbps$\times$64채널 파장 다중화된 광신호 증폭 유니트의 설계 및 특성 측정)

  • 이정찬;정희상;주무정;김광준;이종현
    • Korean Journal of Optics and Photonics
    • /
    • v.12 no.3
    • /
    • pp.200-204
    • /
    • 2001
  • The structural design and the measured characteristics of optical signal amplification unit for 640 Gbps (10 Gbps$\times$64 ch.) WDM transmission systems are reported. The unit is composed of two sub gain block units for the amplification of C-band (1530-1560 nm) and L-band (1570-1600 nm), respectively. Programmable microprocessors monitor the states of operation and optimize the optical output conditions. Each sub gain block unit can maintain total optical output power of +21 dBm with gain flatness of < 1 dB and noise figure of <7.2 dB for the input power in the dynamic range from-5 to +1 dBm.+1 dBm.

  • PDF

Approximate Reachability Analysis of Large Finite State Machines (대규모 유한 상태 기계의 근사 도달성 분석)

  • Hong, You-Pyo
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.27 no.1C
    • /
    • pp.78-83
    • /
    • 2002
  • Reachability analysis of finite state machines is very useful for many computer-aided design applications such as communication protocol or microprecessor design. We present new techniques to improve approximate reachability analysis. The key idea is to used an iterative approximate reachability analysis technique in which don't care sets derived from previous iterations are used to improve the approximation in subsequent iterations. Experimental results show that the new techniques can improve reachability analysis significantly compared to existing analysis techniques.

Design and Implementation of SDR-based Digital Filter Technique for Multi-Channel Systems (다중채널 시스템을 위한 SDR 기술기반의 디지털 필터 기법 설계 및 구현)

  • Yu, Bong-Guk;Bang, Young-Jo;Ra, Sung-Woong
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.33 no.5A
    • /
    • pp.494-499
    • /
    • 2008
  • In this study, a Software Defined Radio(SDR) technology-based digital filtering technique applicable to a multiple channel processing system such as a wireless mobile communication system using Code Division Multiple Access(CDMA) technology is proposed. The technique includes a micro-processor to redesign Finite Impulse Response(FIR) filter coefficients according to specific system information and to download the filter coefficients to one digital Band Pass Filter(BPF) to reconfigure another system. The feasibility of the algorithm is verified by implementing a multiple channel signal generator that is reconfigurable to other system profiles, including those for a CDMA system and a WCDMA system on identical hardware platform.

Design of Low Cost Controller for 5[kVA] 3-Phase Active Power Filter (5[kVA]급 3상 능동전력필터를 위한 저가형 제어기 설계)

  • 이승요;채영민;최해룡;신우석;최규하
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.4 no.1
    • /
    • pp.26-34
    • /
    • 1999
  • According to increase of nonlinear power electronics equipment, active power filters have been researched and developed for many years to compensate harmonic disturbances and reactive power. However the commercial of active power filter is being proceeded slowly, because the cost of active power filter compared to the passive filter for harmonic and reactive power compensation is expensive. Especially, the use of DSP (Digital Signal Processing) chip, which is frequently used to control 3-phase active power filter, is a factor of increasing the cost of active power filters. On the other hand, the use of only analog controller makes the controller's circuits much more complicate and depreciates the flexibilities of controller. In this paper, a controller with low cost for 5[kVA] 3-phase active power filter system is designed. To reduce the expense of active filter system, the presented controller is composed of digital control part using Intel 80C196KC $\mu$P and analog control part using hysteresis controller for current control. Characteristic analysis of designed controller for active filter system is performed by computer simulation and compensating characteristics of the designed controller are verified by experiment.tegy can apply to the vector control, leading to better output torque capability in the ac motor drive system. This strategy is that in the overmodulation range, the d-axis output current is given a priority to regulate the flux well, instead the q-axis output curent is sacrificed. Therefore, the vector control even in the overmodulation PWM operation can be achieved well. For this purpose, the d-axis output voltage of a current controller to control the flux is conserved. the q-axis output voltage to control the torque is controlled to place the reference voltage vector on the hexagon boundary in case of the overmodulation. The validity of the proposed overall scheme is confirmed by simulation and experiments for a 22[kW] induction motor drive system.

A Study on the 3D Modeling Solution Development for Design Efficiency in Furniture Industry (가구산업의 설계 효율화를 위한 3D Modeling Solution 개발에 관한 연구)

  • 한찬희;이창호
    • Proceedings of the Safety Management and Science Conference
    • /
    • 2003.05a
    • /
    • pp.43-51
    • /
    • 2003
  • 제품 설계 및 디자인의 과정이 고도로 높은 기술력을 바탕으로 이루어지고 있으며, 국내의 기업체도 우수한 기술력과 높은 품질로 경쟁력을 키우며 다양한 고객의 요구에 대응하여 고객만족을 꾀하여야 한다 이의 기반이 되는 제품의 품질과 사양은 설계에서 시작되는데 아직 국내의 많은 기업들은 설계 및 제작 단계에서 많은 시간과 비용을 낭비하고 있다. 3D Modeling Solution은 설계오류가 적으며 시각적인 설계를 할 수 있어 최소의 인력으로 제품을 설계할 수 있는 장점이 있지만 너무 많은 기능으로 인해 사용자가 쉽게 적용하고 사용하기 어려운 단점을 가지고 있다. 본 연구에서는 이러한 산업현장의 어려움을 덜기 위해 3D 전용 Modeling Solution에 사용자가 쉽게 부품을 조림할 수 있는 엔진을 접목시켜 누구나 사용가능하고 신속한 신제품 개발이 이루어지도록 하였다. 본 연구에서는 Autodesk사의 Inventor와 Microsoft Visual Basic으로 Inventor에서 제공하고 있는 API함수를 이용하여 조립자동화를 위한 조립조건 생성, 조립자동화, 부품 재질변경, 수동조립 그리고 부품의 DB화를 구현하였다. 이 프로그램은 조립조건 설정 폼을 이용하여 부품의 조립속성을 생성하고 부품조립 폼을 이용하여 조립자동화를 실행할 수 있도록 하였다. 또한 모든 부품을 Database화 하여 부품을 손쉽게 탐색할 수 있으며, 추후에도 언제든지 재사용이 가능하여 제품설계 효율성을 극대화 할 수 있다. 현장 적용 시 신속한 신제품 개발과 품질의 우수성으로 고객만족을 꾀할 수 있으며, 시간과 비용을 동시에 줄여 경쟁사와의 경쟁우위를 높이는 해결책이 될 수 있다.-110 마이크로프로세서와 21285 주제어기가 장착된 EBSA-285 보드이다. 측정하면서 수행하였다. 검증 결과 random 상태에서는 문헌자료에 부합되는 예측결과를 보여주었으나, intermediate와 constant 상태에서는 문헌보다 다소 낮은 속도를 보여주었다 이러한 속도차는 추후 현장 데이터를 수집하여 보다 실질적인 검증을 통하여 조정되어야 할 것으로 판단된다.지발광(1.26초)보다 구애발광(1.12초)에서 0.88배 감소하였고, 암컷에서 정지발광(2.99초)보다 구애발광(1.06초)에서 0.35배 감소하였다. 발광양상에서 발광주파수는 수짓의 정지발광에서 0.8 Hz, 수컷 구애발광에서 0.9 Hz, 암컷의 정지발광에서 0.3 Hz, 암컷의 구애발광에서 0.9 Hz로 각각 나타났다. H. papariensis의 발광파장영역은 400 nm에서 700 nm에 이르는 모든 영역에서 확인되었으며 가장 높은 첨두치는 600 nm에 있고 500에서 600 nm 사이의 파장대가 가장 두드러지게 나타났다. 발광양상과 어우러진 교미행동은 Hp system과 같은 결과를 얻었다.하는 방법을 제안한다. 즉 채널 액세스 확률을 각 슬롯에서 예약상태에 있는 음성 단말의 수뿐만 아니라 각 슬롯에서 예약을 하려고 하는 단말의 수에 기초하여 산출하는 방법을 제안하고 이의 성능을 분석하였다. 시뮬레이션에 의해 새로 제안된 채널 허용 확률을 산출하는 방식의 성능을 비교한 결과 기존에 제안된 방법들보다 상당한 성능의 향상을 볼 수 있었다., 인삼이 성장될 때 부분적인 영양상태의 불충분이나 기후 등에 따른 영향을 받을 수 있기 때문에 앞으로 이에 대한 많은 연구가 이루어져야할 것으로 판단된다.

  • PDF