• 제목/요약/키워드: 다층 인쇄

검색결과 39건 처리시간 0.025초

스크린인쇄 법을 이용한 Build-up다층인쇄회로기판의 쾌속제조공정 기술개발 (Development of Build up Multilayer Board Rapid Manufacturing Process Using Screen Printing Technology)

  • 조병희;정해도;정해원
    • 마이크로전자및패키징학회지
    • /
    • 제6권4호
    • /
    • pp.15-22
    • /
    • 1999
  • 일반적으로 빌드업 다층 인쇄회로기판은 에칭, 도금등의 습식공정에 의해 제작이 이루어지므로 많은 장비와 많은 시간이 필요하게 된다. 이러한 습식공정은 양산에는 적합하지만 개발단계에서는 그리 적합하지 않은 방법이다. 본 연구에서는 스크린 인쇄기술을 도입하여 빌드업 다층 인쇄회로기판을 제작하여 보았다. 절연성 재료로는 광경화성수지 또는 열경화성수지를 사용하였으며 전도성 재료로는 전도성 페이스트를 사용하였다. 층간의 전기적 연결을 담당하는 비아와 회로를 형성하기 위해 스크린 인쇄공정을 통해 전도성 페이스트를 인쇄 하였다. 이러한 방법을 통해 제품의 개발 단계에서 기존의 빌드업 다층 인쇄회로기판 제작 공정과 비교하여 좀더 효율적인 방법을 제시하였다.

  • PDF

Brush Painting을 이용하여 제작된 ITO Nanoparticle/Ag Nanowire/ITO Nanoparticle 다층 하이브리드 투명전극 특성 연구

  • 정진아;장윤진;김한기
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.595-595
    • /
    • 2013
  • 본 연구에서는 brush painting공법을 이용하여 인쇄형 유기태양전지에 적용이 가능한 ITO nanoparticle/Ag nanowire/ITO nanoparticle (Nano IAI) 다층 하이브리드 투명 전극의 전기적, 광학적, 구조적 특성을 연구하였다. 평균 25 nm 사이즈의 ITO 나노 입자로 구성된 ITO 나노 잉크와 직경 20~25 nm의 Ag nanowire 잉크를 기반으로 Brush painting 기술을 적용해 상온, 상압에서 낮은 면저항과 높은 투과도를 가지는 Nano IAI 하이브리드 투명 전극을 제작하였다. Nano IAI 투명 전극 제작 시 일정한 두께에서 Ag nanowire 코팅을 위한 brush painting 횟수를 변수로 하여 최적화 공정을 진행하였으며, Ag nanowire가 2번 brush painting 된 Nano IAI 다층 하이브리드 투명전극은 $3.4{\times}10^{-3}$ ohm-cm의 비저항과 52.33 ohm/square의 낮은 면저항을 나타내었다. 이를 통해 효과적으로Ag nanowire를 ITO nanoparticle 사이에 삽입할 경우, 고온의 열처리 공정을 통하지 않고 낮은 면저항을 가지는 인쇄형 투명 전극을 구현할 수 있음을 확인할 수 있었다. 특히 Nano IAI 다층 하이브리드 전극은 83.83%의 높은 투과도를 나타내는데 이는 삽입된 Ag Nanowire의 폭과 길이가 나노 사이즈이기 때문에 입사되는 빛이 흡수되기보다 대부분 투과하기 때문으로 사료된다. 또한, XRD 분석과 HRTEM 분석을 통해 Nano IAI 다층 하이브리드 투명전극의 전도 메커니즘을 설명하였다. 이와 같은 우수한 전기적, 광학적 특성은 brush painting 기법으로 제작된 Nano IAI 다층 하이브리드 투명 전극의 인쇄형 유기태양전지 적용 가능성을 나타낸다.

  • PDF

전자소자 인쇄를 위한 레지스터 제어기술

  • 강현규
    • 기계저널
    • /
    • 제49권8호
    • /
    • pp.31-36
    • /
    • 2009
  • 롤투롤(Roll-to-roll) 기술을 이용한 전자 소자의 대량 인쇄기법이 많은 주목을 받으며 활발한 관련 연구가 이뤄지고 있다. 하지만 전자소자 인쇄를 위해서는 기존의 전통적 그래픽 인쇄에서 사용되던 인쇄기술의 도약이 필요하다. 그 중 대표적인 레지스터 제어기술을 통해 다층 구조로 이루어지는 인쇄형 전자소자의 인쇄공정간의 초정밀 위치제어 기술에 대하여 소개한다.

  • PDF

신호 검증을 통한 고속 다층 인쇄회로기판의 설계 (A Design of a High-Speed Multilayer Printed Circuit Board though signal Verification)

  • 최철용
    • 한국정보처리학회논문지
    • /
    • 제5권1호
    • /
    • pp.249-257
    • /
    • 1998
  • 다층 인쇄회로기판에서 고속 신호를 정확하고 신속하게 배선 설계하려면, 물리적 설계 규칙과 신호 잡음을 고려한 전기적 설계 규칙을 정립하고, 적용할 신호 검증 도구를 사용하여 신호의 충실성을 검증하여야 한다. 본 논문은 현재 개발 제작되어 동작 중에 있는 HIPSS(High Performance Storage System)보드에 대한 전기적 설계 규칙과 고속 신호의 배선에 따른 일부 고속 신호의 신호 검증 방법을 설명한다. 또한 전기적 설계 규칙을 적용하여 인쇄회로기판을 설계하는 경우, 발생하는 신호 지연, 반사 그리고 누화 등의 신호 잡음을 검증 도구를 이용하여 시뮬레이션 하고, 분석한 결과를 보이며, 수정된 고속 신호의 배선 설계를 확인한다.

  • PDF

롤투롤 인쇄전자공정에서 중첩정밀도 향상을 위한 정렬패턴과 위치 측정시스템 (Alignment Patterns and Position Measurement System for Precision Alignment of Roll-to-Roll Printing)

  • 서영원;임성진;오동호
    • 대한기계학회논문집A
    • /
    • 제36권12호
    • /
    • pp.1563-1568
    • /
    • 2012
  • 인쇄전자는 RFID 나 유연 디스플레이 등의 전자회로나 소자를 인쇄방식으로 제작하는 공정이다. 특히 롤투롤과 같은 웹 이송방식 프린팅은 얇은 필름형태의 웹(Web)에 그라비아 인쇄나 고속 잉크젯과 같은 방법으로 이송중인 웹 상에 회로를 형성하는 공법이다. 이 공정은 생산단가가 저렴하고 고속생산이 가능하다는 이점이 있다. 다층구조를 가지는 회로나 디바이스를 생산할 때, 층과 층을 얼마나 정확하게 중첩시켜 인쇄하는가 하는 것은 인쇄된 전자회로의 집적도와 성능을 결정짓는 중요한 요소이다. 인쇄전자공법을 상용화하기 위해서 높은 중첩정밀도 구현이 선행되어야 한다. 본 연구에서는 롤투롤 인쇄방식에서 중첩정밀도의 향상을 위한 위치측정 시스템을 제안하고 신뢰성을 확인하였다. 또한 웹이 변형되었을 때의 측정 강인성도 실험적으로 확인하였다.

다층 인쇄회로기판에 집적된 Combline 구조의 2,4GHz 대역통화필터 (2.4GHz BPF Integrated into Multi-layer PCB Using Combline Structures)

  • 김준연;손미현;이성수;김용준
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 추계학술대회 논문집 전기물성,응용부문
    • /
    • pp.35-37
    • /
    • 2001
  • 다층 인쇄 회로 기판에 Combline 구조를 가진 스트립 라인 또는 마이크로 스트립 라인 대역통과 필터를 구현하였다. 저 비용 구현과 이동성과 휴대성을 강조하기 위해 기존의 세라믹 대신 FR4 와 에폭시를 기반으로 하는 다층 회로 기판의 도체 층에 집적화하였다. Combline 각 끝단에 커패시터를 부하 함으로써 전기적 길이를 화장하였고 전체적인 크기를 감소시킴으로서 적당한 필터 특성을 얻을 수 있었다. 구현된 필터는 마이크로파 대역에서 사용 가능하며 특히 Bluetooth나 Wireless LAN 과 같은 ISM 대역을 사용하는 무선통신소자로서 사용 가능하다.

  • PDF

인쇄회로기판의 표면처리 기술동향 (Trend of Surface Treatment for Printed Circuit Board)

  • 김유상
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2011년도 춘계학술대회 및 Fine pattern PCB 표면 처리 기술 워크샵
    • /
    • pp.203-203
    • /
    • 2011
  • 최근 전자, 정보통신기기의 고기능, 고속화, 소형화, 경량화 요구에 따라 반도체 소자인 LSI와 함께 인쇄회로기판도 해가 갈수록 고밀도, 고다층화, 얇고 균일한 도금과 함께 밀착성향상 추세로 급속하게 진행되고 있다. 인쇄회로기판에서 표면처리는 매우 광범위하고 많은 문제점이 있지만 고주파노이즈감소를 위하여 도금두께 균일화 평활면의 접착, 파인패턴 형성과 절연성이 가장 중요하다.

  • PDF