• 제목/요약/키워드: 다중 비트 셀

검색결과 33건 처리시간 0.027초

플래시 메모리 상에서 불량률 개선 및 수명 연장을 위한 효율적인 단일 비트 셀 전환 기법 (An Efficient SLC Transition Method for Improving Defect Rate and Longer Lifetime on Flash Memory)

  • 이현섭
    • 사물인터넷융복합논문지
    • /
    • 제9권3호
    • /
    • pp.81-86
    • /
    • 2023
  • 플래시 메모리 기반 저장장치인 SSD(solid state disk)는 높은 집적도와 빠른 데이터 처리가 가능한 장점을 가지고 있다. 따라서 급격하게 증가하고 있는 빅데이터를 관리하는 고용량 데이터 저장 시스템의 저장장치로 활용되고 있다. 그러나 저장 미디어인 플래시 메모리에 일정 횟수 이상 반복해서 쓰기/지우기 동작을 반복하면 셀이 마모되어 사용하지 못하는 물리적 한계가 있다. 본 논문에서는 플래시 메모리의 불량률을 줄이고 수명을 연장하기 위해 불량이 발생한 다중 비트 셀을 단일 비트 셀로 변환하여 사용하는 방법을 제안한다. 제안하는 아이디어는 물리적 특징이 다르지만 동일하게 불량으로 처리되고 있는 다중 비트 셀과 단일 비트 셀의 불량 및 처리 방법을 구분하였다. 그리고 불량이 예상되는 다중 비트 셀을 단일 비트 셀로 변환하여 불량률을 개선하고 전체적인 수명을 연장하였다. 마지막으로 시뮬레이션을 통해 SSD의 증가한 수명을 측정하여 제안하는 아이디어의 효과를 증명하였다.

플래시 메모리 기반 저장장치에서 프로비저닝을 위한 효율적인 자원 최적화 기법 (An Efficient Resource Optimization Method for Provisioning on Flash Memory-Based Storage)

  • 이현섭
    • 사물인터넷융복합논문지
    • /
    • 제9권4호
    • /
    • pp.9-14
    • /
    • 2023
  • 최근 엔터프라이즈 및 데이터 센터에서는 급격하게 증가하고 있는 빅데이터를 관리하기 위한 자원 최적화 연구가 활발하게 진행되고 있다. 특히 고정 할당된 저장 자원과 비교하여 많은 자원을 할당하는 씬프로비저닝은 초기 비용을 줄이는 효과가 있으나 실제로 사용하는 자원이 증가할수록 비용의 효과는 감소하고 자원을 할당하기 위한 관리 비용이 증가하는 문제가 있다. 본 논문에서는 플래시 메모리의 물리적 블록을 단일 비트 셀과 다중 비트 셀로 구분하여 하이브리드 기법으로 포맷하고, 빈번하게 사용하는 핫 데이터와 사용량이 적은 콜드 데이터를 구분하여 관리하는 기법을 제안한다. 제안하는 기법은 씩프로비저닝과 같이 물리적으로 자원과 할당된 자원이 동일하여 추가적인 비용 증가 없이 사용할 수 있으며, 사용량이 적은 자원을 다중 비트 셀 블록에 관리하여 씬프로비저닝과 같이 일반적인 저장장치보다 더 많은 자원을 할당할 수 있는 장점이 있다. 마지막으로 시뮬레이션을 기반으로 실험을 통해 제안하는 기법의 자원 최적화 효과를 측정하였다.

다중셀 환경에서 MIMO-MC-CDMA시스템의 점근적 성능 (Asymptotic Performance of MIMO-MC-CDMA Systems in Multi-cell Environments)

  • 김경연;함재상;이충용
    • 대한전자공학회논문지TC
    • /
    • 제44권7호통권361호
    • /
    • pp.47-52
    • /
    • 2007
  • 본 논문은 다중 셀 환경에서 MMSE 수신기를 가지는 MIMO MC-CDMA시스템의 출력 SINR을 점근적으로 분석한다. 단일 셀에서의 점근적 성능 분석이 다중셀 환경으로 확장 적용된다. 점근적 분석을 위한 Haar 유니터리 코드의 사용은 다른 셀로부터의 간섭성분이 대각성분들의 값이 다른 대각행렬로 나타나게 한다. 본 논문에서는 다른 셀의 코드 간섭 성분을 mean square측면에서 간섭의 전력으로 수렴함을 보이고, 셀간 간섭 성분이 주어질 때 점근적으로 특정 SINR값을 찾는다. 다중 셀에서의 거리에 따른 느린 페이딩을 로그노말 분포를 가정하여 구한 이론적인 비트오차 확률과 실험을 비교하여 비슷함을 보이고, 점근적 성능에 의한 데이터 전송 수율의 셀 반경에 따른 성능을 보인다.

다중 셀 MIMO 하향채널에서의 UCD를 이용한 블록 대각 분해 (Block Diagonal Decomposition Using Uniform Channel Decomposition for Multicell MIMO Broadcast Channels)

  • 박유한;박대영
    • 한국통신학회논문지
    • /
    • 제40권12호
    • /
    • pp.2331-2342
    • /
    • 2015
  • 본 논문에서는 다중 셀 하향링크에서 셀간 간섭의 영향을 고려하여 균일 채널 분해를 사용하는 비선형 송신기와 선형 수신기를 설계한다. 기존의 다중사용자 MIMO에 적용된 균일 채널 분해 방식을 다중 셀 다중사용자 MIMO환경으로 확장하여 각 셀 안의 모든 부채널에서 같은 SINR을 갖게 된다. 이 방법은 비트 할당을 하지 않기 때문에 변조/코딩 절차에서 큰 편리함을 제공하고 최대 diversity gain을 얻게 된다. 시뮬레이션 결과로부터 기존의 방법에 비하여 더 낮은 BER을 얻는 것을 확인할 수 있다.

다중 비트 소프트 에러 대응 메모리 소자를 위한 스크러빙 방안 (Scrubbing Scheme for Advanced Computer Memories for Multibit Soft Errors)

  • 류상문
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2011년도 추계학술대회
    • /
    • pp.701-704
    • /
    • 2011
  • 컴퓨터 시스템의 신뢰도에 가장 큰 영향을 미치는 것이 메모리 시스템의 신뢰도이며 메모리 시스템에서 발생하는 가장 빈번한 오류는 소자의 물리적 손상 없이 저장 정보가 변경되는 소프트 에러이다. 메모리에서 발생하는 소프트 에러의 영향은 오류 검출 및 정정 회로와 스크러빙 작업을 통하여 극복할 수 있다. 메모리 소자의 집적도가 높아짐에 따라 인접한 메모리 셀에 걸쳐서 발생하는 다중 비트 소프트 에러의 발생 빈도가 증가했으며 이를 해결하기 위한 메모리 구조와 스크러빙 기법이 제안되었다. 본 논문은 다중 비트 소프트 에러 대응 메모리 소자에 대한 이전 연구 결과에 적용할 수 있는 스크러빙 수행 방안을 제안하고, 그에 따른 신뢰도 성능 해석 결과를 보여준다.

  • PDF

다중 간섭신호가 존재하는 레일레이 페이딩 채널에서 이중 홉 복호후재전송 중계시스템의 성능 (Performance of Dual-hop Decode-and-Forward Relaying with Multiple Interferers over Rayleigh Fading Channels)

  • 이동우;이재홍
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2010년도 하계학술대회
    • /
    • pp.96-97
    • /
    • 2010
  • 다중 홉 중계기술은 차세대 무선통신을 위한 핵심 기술로 최근 전 세계적으로 활발히 연구되고 있으며, 셀 용량 증대, 셀영역 확장, 음영지역 축소 등의 장점으로 인하여, IEEE 802.11s, 802.15.4, 802.16j 등의 표준화에의 반영을 위한 논의가 활발히 진행되고 있다. 본 논문에서는 간섭신호가 존재하지 않는 이상적 네트워크 환경을 고려한 기존 연구의 한계를 극복하기 위해, 다중 간섭신호가 존재하는 레일레이(Rayleigh) 페이딩 채널에서 이중 홉(dual-hop) 복호후재전송(DF : decode-and-forward) 중계시스템의 시스템 모델을 제안하고, 모의실험을 통하여 불능확률 및 4진 직교 진폭 변조(4-QAM)를 위한 평균비트오율 (average bit error rate) 성능을 살펴본다.

  • PDF

블록 암호 알고리즘 PRESENT/ARIA/AES를 지원하는 암호 프로세서의 MPW 구현 (MPW Implementation of Crypto-processor Supporting Block Cipher Algorithms of PRESENT/ARIA/AES)

  • 조욱래;김기쁨;배기철;신경욱
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.164-166
    • /
    • 2016
  • PRESENT/ARIA/AES의 3가지 블록 암호 알고리즘을 지원하는 암호 프로세서를 MPW(Multi-Project Wafer)칩으로 구현하였다. 설계된 블록 암호 칩은 PRmo(PRESENT with mode of operation) 코어, AR_AS(ARIA_AES) 코어, AES-16b 코어로 구성된다. PRmo는 80/128-비트 마스터키와, ECB, CBC, OFB, CTR의 4가지 운영모드를 지원한다. 128/256-비트 마스터키를 사용하는 AR_AS 코어는 서로 내부 구조가 유사한 ARIA와 AES를 통합하여 설계하였다. AES-16b는 128-비트 마스터키를 지원하고, 16-비트 datapath를 채택하여 저면적으로 구현하였다. 설계된 암호 프로세서를 FPGA검증을 통하여 정상 동작함을 확인하였고, 0.18um 표준 셀 라이브러리로 논리 합성한 결과, 100 KHz에서 52,000 GE로 구현이 되었으며, 최대 92 MHz에서 동작이 가능하다. 합성된 다중 암호 프로세서는 MPW 칩으로 제작될 예정이다.

  • PDF

디스퍼시브 리시안 다중경로 페이딩 채널에서 동기식 셀룰라 DS-CDMA, 네트워크의 역방향링크 성능 (Reverse-Link Performance of Synchronous Cellular DS-CDMA Networks in Dispersive Rician Multipath Fading Channels)

  • 황승훈
    • 한국통신학회논문지
    • /
    • 제30권9A호
    • /
    • pp.722-728
    • /
    • 2005
  • 본 논문에서는 리시안 다중경로 페이딩 환경에서 동기식 DS-CDMA 셀룰라 네트워크의 역방향링크 성능을 고찰하고자 한다. 시스템 성능은 단일 셀과 다중 셀의 두 가지 네트워크 레이아웃에서 성취 가능한 평균 비트오류율과 사용자 수용용량으로 계산된다. 특히 다중 셀 환경에서는 다른 셀 간섭이 동기식 DS-CDMA 업링크의 성취 가능한 수용용량에 미치는 영향을 살펴본다. 연구 결과를 보면 기존의 비동기식 CDMA 시스템과 비교할 때, 동기식 업링크 전송은 상응하는 비동기식 전송 시나리오보다 BER=$10^{-3}$에서 $25\%$부터 $56\%$까지 성취 가능한 사용자 수용용량 측면의 이득을 보인다.

패킷화된 음성과 저속의 데이터가 혼합된 트래픽을 위한 Layered Cell 프로토콜의 성능해석 (Performance Analysis of Layered Cell Protocol for the Integrated Traffic of Packetized Voice and Low Bit-rate Data)

  • 이영교;박기식;정해원;조성준
    • 한국통신학회논문지
    • /
    • 제24권7A호
    • /
    • pp.964-972
    • /
    • 1999
  • 본 논문에서는 셀룰라 이동 통신시스템에서 BSC와 MSC 사이에 AAL 2를 적용하기 위한 시뮬레이션 모델을 제안하였다. 짧은 길이의 패킷을 처리하기 위해 프레임 구조와 이를 하나 또는 그 이상의 ATM 셀에 다중화 시키는 방식 등을 제시하였으며, 또한, 패킷화된 음성과 저속의 비트율을 갖는 데이터가 혼합된 트래픽을 사용하여 통계적 다중화의 효율 (AR), 전송 지연 특성, 채널전송효율 등을 해석하였다. 시뮬레이션 결과, AAL 2 다중화를 하지 않는 경우, 최대 수용 가능한 가입자 수가 최대 47 가입자이었으나, 다중화를 하는 경우, 최대 가입자 수는 Non-Overlapping 방식에서는 70, Overlapping 방식에서는 110이었다. 그러므로, Overlapping 방식을 적용한 layered 셀 방식이 Non-Overlapping 방식보다 더 효율적임을 알 수 있었다. 그리고, 대역폭이 2 Mbps인 셀룰라 이동 통신시스템의 경우 최적의 전송 버퍼 크기는 4 ATM 셀이 된다는 것을 알았다.

  • PDF

다중 블록 암호 알고리듬을 지원하는 암호 프로세서 (A Crypto-processor Supporting Multiple Block Cipher Algorithms)

  • 조욱래;김기쁨;배기철;신경욱
    • 한국정보통신학회논문지
    • /
    • 제20권11호
    • /
    • pp.2093-2099
    • /
    • 2016
  • PRESENT, ARIA, AES의 3가지 블록 암호 알고리듬을 지원하는 다중 암호 프로세서 설계에 대해 기술한다. 설계된 암호 칩은 PRmo (PRESENT with mode of operation), AR_AS (ARIA_AES) 그리고 AES-16b 코어로 구성된다. 64-비트 블록암호 PRESENT를 구현하는 PRmo 코어는 80-비트, 128-비트 키 길이와 ECB, CBC, OFB, CTR의 4가지 운영모드를 지원한다. 128-비트, 256-비트 키 길이를 지원하는 AR_AS 코어는 128-비트 블록암호 ARIA와 AES를 자원공유 기법을 적용하여 단일 데이터 패스로 통합 구현되었다. 128-비트 키 길이를 지원하는 AES-16b 코어는 저면적 구현을 위해 16-비트의 데이터패스로 설계되었다. 각 암호 코어는 on-the-fly 키 스케줄러를 포함하고 있으며, 평문/암호문 블록의 연속적인 암호/복호화 처리가 가능하다. FPGA 검증을 통해 설계된 다중 블록 암호 프로세서의 정상 동작을 확인하였다. $0.18{\mu}m$ 공정의 CMOS 셀 라이브러리로 합성한 결과, 54,500 GEs (gate equivalents)로 구현이 되었으며, 55 MHz의 클록 주파수로 동작 가능하다.