• Title/Summary/Keyword: 다결정실리콘

Search Result 482, Processing Time 0.036 seconds

Zr/$ZrO_2$ 나노점을 이용한 비휘발성 메모리

  • Hong, Seung-Hwi;Kim, Min-Cheol;Choe, Seok-Ho;Kim, Gyeong-Jung
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.211-211
    • /
    • 2010
  • 지난 수년간 비휘발성 메모리는 휴대용 전자기기 시장의 증가로 인해 많은 주목을 받아왔다. 그러나 현재 주로 쓰이고 있는 다결정 실리콘을 부유게이트층을 이용한 소자는 한계점을 보이고 있다. 이러한 이유로 최근에는 반도체 나노점이나 금속 나노점을 이용하는 비휘발성 메모리가 각광을 받고 있다. 이 메모리들은 빠른 쓰기/지우기 속도, 긴 저장시간, 낮은 구동전압 등의 이점을 지니고 있다. 본 연구에서는 이온빔 스퍼터링 방법을 이용해 $SiO_2$/Zr nanodots (ND)/$SiO_2$ trilayer 구조를 제작하였다. tunnel oxide와 control oxide의 두께는 각각 3nm, 15nm 이며 Zr의 양을 변화시키며 그에 따른 Zr ND과 메모리 효과의 변화를 관찰하였다. 고분해능 전자현미경과 광전자 분광기를 이용해 Zr ND의 형성을 확인하였고 열처리 후 $ZrO_2$ ND로 상이 변화함을 관찰하였다. -10 ~ +10V의 측정 조건 하에서 Zr의 양이 증가함에 따라 메모리 폭은 최대 5.8V까지 증가하였다. 또한 쓰기 상태에서 메모리 폭과 전하 손실비율은 열처리 후가 감소하였고 이는 $SiO_2$와 Zr ND의 계면에서 생성되는 $ZrO_2$의 영향인 것으로 생각된다.

  • PDF

다결정 실리콘 박막을 사용한 비휘발성 메모리 장치의 OSO 적층구조에 따른 전하 저장량의 증가

  • Baek, Il-Ho;Jeong, Seong-Uk;Lee, Won-Baek;Lee, Jun-Sin
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.150-150
    • /
    • 2010
  • 비휘발성 메모리의 구조는 ONO($SiO_2$, $SiN_X$, $SiN_XN_Y$), 혹은 NNO($SiN_X$, $SiN_X$, $SiN_XN_Y$)등으로 구성된 blocking layer, charge storage layer, tunneling layer 등이 일반적이다. 본 연구에서 제작된 OSO구조는charge storage layer를 a-Si을 사용한 것으로, 기존에 사용되던 charge storage layer인 $SiN_x$ 대신에 a-Si:H 를 사용하였다. 최적의 전하 저장층 조건을 알기 위하여 가스비에 따른 raman 및 bandgap 측정, 그리고 C-V 통하여 트랩된 전하 저장량 및 flatband 전압의 shift 값을 측정 및 분석하였다. 실험 결과, bandgap이 작아 band edge 저장 가능하며, SiNx 와 마찬가지로 a-Si:H 내 트랩에 저장이 가능하였다. 또한 $SiO_2$/a-Si:H와 a-Si:H/SiOxNy 계면의 결함 사이트에 전하의 저장되며, bandgap이 작아 트랩 또는 band edge에 위치한 전하들이 높은 bandgap을 가지는 blocking 또는 tunneling layer를 통하여 빠져 나오기 어려운 특성이 있었다. 본 연구에서는 최적의 전하 저장 층 조건을 알기 위하여 가스비에 raman 및 bandgap 측정, 그리고 C-V 통하여 트랩된 flatband 전압의 shift 값을 측정하여 결과를 논의하였다. 또한 OSO 구조의 두께에 있어 MIS 결과와 poly-Si 상에 실제 제작된 NVM 소자의 switching 특성을 논의하였다.

  • PDF

Development of High Efficiency CIGS Thin Film Solar Cells (고효율 CIGS 박막 태양전지 개발)

  • Yun, Jae-Ho;Song, Jin-Sub;Kim, Ki-Hwan;Kim, Min-Sik;Ahn, Byung-Tae;Yoon, Kyung-Hoon
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2006.06a
    • /
    • pp.149-151
    • /
    • 2006
  • Cu계 $I-III-VI_2$화합물은 직접천이형 반도체로 광흡수계수가 매우 높아 박막형 태양전지 제조에 매우 유리하다. 또한 화학적으로 안정하며 Ga, Al 등을 첨가하면 에너지 금지대폭을 조절할 수 있어 Wide Bandgap 태양전지 및 탠덤구조 태양전지를 제조하기에도 용이하다 $CulnSe_2(CIS)$ 물질에서 In을 20-30% 정도 치환한 $Cu(In,Ga)Se_2(CIGS)$ 태양전지의 경우 19.5%의 세계 최고 효율을 보고하고 있으며 이는 다결정 실리콘 태양전지의 효율과 비슷한 수준이다. 본 연구에서는 동시 진공증발법을 이용하여 증착한 CIGS 박막을 이용하여 태양전지를 제조하였다. 공정의 재현성 및 결정립계가 큰 광흡수층 제조를 위하여 실시간 기판온도 모니터링 시스템을 도입하였으며 버퍼충으로는 용액성장한 CdS 박막을 사용하였다. SLG/MO/CIGS(CGS)/CdS/ZnO/Al 구조의 태양전지를 제조하여 면적 $0.5cm^2$에서 각각 17.5%의 효율을 얻었다.

  • PDF

Outdoor Performance Evaluation of Multi-Crystalline Silicon Photovoltaic Module (다결정 실리콘 태양광 모듈의 옥외 성능 평가)

  • Lee, Yuri;Kim, Woo Kyoung;Jung, Jae Hak
    • Current Photovoltaic Research
    • /
    • v.7 no.3
    • /
    • pp.71-75
    • /
    • 2019
  • Solar energy is one of the renewable energy sources. It can respond to expanding energy demand. A solar cell module is designed to have a durability that can be developed over a long period of 25 years to be installed outdoors and perform like a stable power supply. We need Standard Test Condition (STC)-based power output data before and after testing to measure the power output of existing modules. The modules are shown to reduce power output by comparing data before and after outdoor experiments regardless of whether they are indoor or outdoor. It is easy to compare the power output quantities through the module simulator in the indoor. However, it takes a lot of testing time and costs to compare the power output on outdoor in the case of a high number of modules and distance from the module simulator. It can save time and costs if we can check the power output using the data in outdoor. We have used the long-term outdoor test to find the elements out that corresponds to the reductions in power output quantities. We have conducted research that matched the actual and the tests.

Evaluation on Calculation Algorithms for Polycrystalline Silicon PV Module Surface Temperatures by Varying External Factors during the Summer Period (다결정 실리콘 PV모듈의 하절기 표면온도 예측을 위한 알고리즘 검토 및 외부인자별 영향 평가)

  • Jung, Dong-Eun;Yeom, Gyuhwan;Lee, Chanuk;Do, Sung-Lok
    • Journal of the Architectural Institute of Korea Structure & Construction
    • /
    • v.35 no.8
    • /
    • pp.177-184
    • /
    • 2019
  • Recently, electric power usages and peak loads from buildings are increasing due to higher outdoor air temperatures and/or abnormal climate during the summer period. As one of the eco-friendly measures, a renewable energy system has been received much attention. Particularly, interest on a photovoltaic (PV) system using solar energy has been rapidly increasing in a building sector due to its broad applicability. In using the PV system, one of important factors is the PV efficiency. The normal PV efficiency is determined based on the STC(Standard Test Condition) and the NOCT(Nominal Operating Cell Temperature) performance test. However, the actual PV efficiency is affected by the temperature change at the module surface. Especially, higher module temperatures generally reduce the PV efficiency, and it leads to less power generation from the PV system. Therefore, the analysis of the relation between the module temperature and PV efficiency is required to evaluate the PV performance during the summer period. This study investigates existing algorithms for calculating module surface temperatures and analyzes resultant errors with the algorithms by comparing the measured module temperatures.

Thermal Stability Enhancement of Nickel Monosilicides by Addition of Pt and Ir (Pt와 Ir 첨가에 의한 니켈모노실리사이드의 고온 안정화)

  • Yoon, Ki-Jeong;Song, Oh-Sung
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.13 no.4
    • /
    • pp.27-36
    • /
    • 2006
  • We fabricated thermally evaporated 10 nm-Ni/(poly)Si, 10 nm-Ni/l nm-Ir/(poly)Si and 10 nm-Ni/l nm-Pt/(poly)Si films to investigate the thermal stability of nickel monosilicides at the elevated temperatures by rapid annealing them at the temperatures of $300{\sim}1200^{\circ}C$ for 40 seconds. Silicides of 50 nm-thick were formed on top of both the single crystal silicon actives and the polycrystalline silicon gates. A four-point tester was used to examine sheet resistance. A scanning electron microscope and field ion beam were employed for thickness and microstructure evolution characterization. An X-ray diffractometer and an Auger depth profiler were used for phase and composition analysis, respectively. Nickel silicides with platinum have no effect on widening the NiSi stabilization temperature region. Nickel silicides with iridium farmed on single crystal silicon showed a low resistance up to $1200^{\circ}C$ while the ones formed on polycrystalline silicon substrate showed low resistance up to $850^{\circ}C$. The grain boundary diffusion and agglomeration of silicides lowered the NiSi stable temperature with polycrystalline silicon substrates. Our result implies that our newly proposed Ir added NiSi process may widen the thermal process window for nano CMOS process.

  • PDF

Study of Low-K Si-O-C-H Thin Films (Si-O-C-H 저유전율 박막의 특성 연구)

  • 김윤해;이석규;김형준
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1999.07a
    • /
    • pp.106-106
    • /
    • 1999
  • 반도체 소자가 소브마이크론 이하로 집적화 되어감에 따라, RC 신호 지연 및 간섭 현상, 전력 소비의 증가 문제가 심각하게 대두되고 있다. 이러한 문제를 개선하기 위해서는, 현재 층간 절연막으로 상용화되어 있는 SiO2 박막을 대체할 저유전율 박막의 개발이 필수적이며, 많은 연구자들이 여러 가지 새로운 유기물질과 무기물질은 제안하고 있다. 반도체 공정상의 적합성을 고려할 때, 이들 여러물질 중에서 알킬기를 함유한 SiO2 박막(이하 'Si-O-C-H 박막'으로 표기)에 많은 관심이 집중되고 있다. Si-O-C-H 박막은 알킬기에 의해 형성된 나노 스케일의 기공에 의해 작은 유전율을 가지게 된다. 따라서, 박막내의 알킬기의 함유량이 많을수록 보다 작은 유전율을 얻을 수 있다. 그러나 과다한 알킬기의 함유는 Si-O-C-H 박막의 열적 특성을 열화시키는 부정적인 효과도 있다. 본 연구에서는 bis-trimethylsilylmethane(BTMSM, H9C3-Si-CH2-Si-C3H9) precursor를 이용하여 Si-O-C-H 박막을 증착하였다. BTMSM precursor의 중요한 특징중 하나는, 두 실리콘 원자 사이에 Si-CH2 결합이 존재한다는 사실이다. Si-CH2 결합은 양쪽의 Si에 의해 강하게 결합되어 있어서, BTMSM precursor를 사용하여 Si-O-C-H 박막은 유전상수도 작을 뿐 아니라, 열적으로도 안정된 특성이 얻어질 것으로 기대된다. Si-O-C-H 박막의 열적 안정성을 평가하기 위하여, 고온 열처리 전후의 FT-IR 스펙트럼 분석과 C-V(capacitance-voltage) 측정에 의한 유전상수 변화를 살펴보았다. 또한 증착된 박막의 미세구조 및 step coverage 특성 관찰을 위하여 SEM(scanning electron microscopy) 및 TEM(transmission electron micfroscopy) 분석을 하였다. 변화하였으며 이는 포토루미네슨스의 변화의 원인으로 판단된다. 연구하였다. CeO2 와 Si 사이의 계면을 TEM 측정에 의해 분석하였고, Ce와 O의 화학적 조성비를 RBS에 의해 측정하였다. Si(100) 기판위에 증착된 CeO2 는 $600^{\circ}C$ 낮은 증착률에서 seed layer를 하지 않은 조건에서 CeO2 (200) 방향으로 우선 성장하였으며, Si(111) 기판 위의 CeO2 박막은 40$0^{\circ}C$ 높은 증착률에서 seed layer를 2분이상 한 조건에서 CeO2 (111) 방향으로 우선 성장하였다. TEM 분석에서 CeO2 와 Si 기판사이에서 계면에서 얇은 SiO2층이 형성되었으며, TED 분석은 Si(100) 과 Si(111) 위에 증착한 CeO2 박막이 각각 우선 방향성을 가진 다결정임을 보여주었다. C-V 곡선에서 나타난 Hysteresis는 CeO2 박막과 Si 사이의 결함때문이라고 사료된다.phology 관찰결과 Ge 함량이 높은 박막의 입계가 다결정 Si의 입계에 비해 훨씬 큰 것으로 나타났으며 근 값도 증가하는 것으로 나타났다. 포유동물 세포에 유전자 발현벡터로써 사용할 수 있음으로 post-genomics시대에 다양한 종류의 단백질 기능연구에 맡은 도움이 되리라 기대한다.다양한 기능을 가진 신소재 제조에 있다. 또한 경제적인 측면에서도 고부가 가치의 제품 개발에 따른 새로운 수요 창출과 수익률 향상, 기존의 기능성 안료를 나노(nano)화하여 나노 입자를 제조, 기존의 기능성 안료에 대한 비용 절감 효과등을 유도 할 수 있다. 역시 기술적인 측면에서도 특수소재 개발에 있어 최적의 나노 입자 제어기술 개발 및 나노입자를 기능성 소재로 사용하여 새로운 제품의 제조와 고압 기상 분사기술의 최적화에 의한 기능성 나노 입자 제조 기술을 확립하고 2차 오염 발생원인 유기계 항균제를 무기계 항균제로 대

  • PDF

a-SiGe:H 박막의 고상결정화에 따른 주요 결험 스핀밀도의 변화

  • 노옥환;윤원주;이정근
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2000.02a
    • /
    • pp.78-78
    • /
    • 2000
  • 다결정 실리콘-게르마늄 (poly-SiGe)은 태양전지 개발에 있어서 중요한 물질이다. 우리는 소량의 Ge(x=0.05)으로부터 다량의 Ge(x=0.67)을 함유한 수소화된 비정질 실리콘-게르마늄 (a-SiGe:H) 박막의 고상결정화 과정을 ESR (electron spin resonance)방법으로 조사해보았다. 먼저 PECVD 방법으로 Corning 1737 glass 위에 a-Si1-xGex:H 박막을 증착시켰다. 증착가스는 SiH4, GeH4 가스를 썼으며, 기판온도는 20$0^{\circ}C$, r.f. 전력은 3W, 증착시 가스압력은 0.6 Torr 정도이었다. 증착된 a-SiGe:H 박막은 $600^{\circ}C$ N2 분위기에서 다시 가열되어 고상결정화 되었고, 결정화 정도는 XRD (111) peak의 세기로부터 구해졌다. ESR 측정은 상온 x-band 영역에서 수행되었다. 측정된 ESR스팩트럼은 두 개의 Gaussian 함수로써 Si dangling-bond와 Ge dangling-bond 신호로 분리되었다. 가열 초기의 a-SiGe:H 박막 결함들의 스핀밀도의 증가는 수소 이탈에 기인하고, 또 고상결정화 과정에서 결정화된 정도와 Ge-db 스핀밀도의 변화는 서로 깊은 상관관계가 있음을 알 수 있었다. 특히 Ge 함유량이 큰 박막 (x=0.21, 0.67)에서 뿐만 아니라 소량의 Ge이 함유된 박막(x=0.05)에서도 Ge dangling-bond가 Si dangliong-bond 보다 고상결정화 과정에서 더 중요한 역할을 한다는 것을 알수 있었다. 또한 초기 열처리시 Si-H, Ge-H 결합에서 H의 이탈로 인하여 나타나는 Si-dangling bond, Ge-dangling bond 스핀밀도의 최대 증가 시간은 x 값에 의존하였는데 이러한 결과는 x값에 의존하는 Si-H, Ge-H 해리에너리지로 설명되어 질 수 있다. 층의 두께가 500 미만인 커패시터의 경우에 TiN과 Si3N4 의 계면에서 형성되는 슬릿형 공동(slit-like void)에 의해 커패시터의 유전특성이 파괴된다는 사실을 알게 되었으며, 이러한 슬릿형 공동은 제조 공정 중 재료에 따른 열팽창 계수와 탄성 계수 등의 차이에 의해 형성된 잔류응력 상태가 유전막을 기준으로 압축응력에서 인장 응력으로 바뀌는 분포에 기인하였다는 사실을 확인하였다.SiO2 막을 약화시켜 절연막의 두께가 두꺼워졌음에도 기존의 SiO2 절연막의 절연 파괴 전압 및 누설 전류오 비교되는 특성을 가졌다. 이중막을 구성하고 있는 안티퓨즈의 ON-저항이 단일막과 비교해 비슷한 것을 볼 수 잇는데, 그 이유는 TiO2에 포함된 Ti가 필라멘트에 포함되어 있어 필라멘트의 저항을 감소시켰기 때문으로 사료된다. 결국 이중막을 구성시 ON-저항 증가에 의한 속도 저하 요인은 없다고 할 수 있다. 5V의 절연파괴 시간을 측정한느 TDDB 테스트 결과 1.1$\times$103 year로 기대수치인 수십 년보다 높아 제안된 안티퓨즈의 신뢰성을 확보 할 수 있었다. 제안된 안티퓨즈의 이중 절연막의 두께는 250 이고 프로그래밍 전압은 9.0V이고, 약 65$\Omega$의 on 저항을 얻을수 있었다.보았다.다.다양한 기능을 가진 신소재 제조에 있다. 또한 경제적인 측면에서도 고부가 가치의 제품 개발에 따른 새로운 수요 창출과 수익률 향상, 기존의 기능성 안료를 나노(nano)화하여 나노 입자를 제조, 기존의 기능성 안료에 대한 비용 절감 효과등을 유도 할 수 있다. 역시 기술적인 측면에서도 특수소재 개발에 있어 최적의 나노 입자 제어기술 개발 및 나노입자를 기능성 소재로 사용하여 새로운 제품의 제조와 고압 기상 분사기술의 최적화에 의한 기능성 나노 입자 제조 기술을 확립하고 2차 오염 발생원인 유기계 항균제를 무기계 항균제로 대체할 수 있다. 이와 더불

  • PDF

$Al/TiO_2-SiO_2/Mo$ 구조를 가진 Antifuse 의 전기적 특성 분석

  • 홍성훈;배근학;노용한;정동근
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2000.02a
    • /
    • pp.73-73
    • /
    • 2000
  • 안티퓨즈 소자는 프로그램 가능한 절연층의 상하 각각에 금속층이나 다결정 실리콘 등의 전도 가능한 전극으로 구성된다. 프로그램은 상하 전극간에 임계전압을 가했을 때 일어나게 되며 이때 절연층이 파괴되므로 비가역적이어서 재사용은 불가능하게 된다. 안티퓨즈 소자는 이러한 프로그램 특성으로 인하여 메모리 소자를 이용한 스위치 보다 속도나 집적도 면에서 우수하다. FPGAsdp 사용되는 안티퓨즈 소자는 집적도의 향상과 적정 절열파괴전압 구현을 위해 절연막의 두께를 감소시키는 것이 바람직하다. 그러나 두께나 감소될 경우 바닥전극의 hillock에 큰 영향을 받게 되며, 그로 인해 절연막의 두께를 감소시키는 것는 한계가 있는 것으로 보고되어 있다. 본 논문에서는 낮은 구동 전압에서 동작하고 안정된 on/pff 상태를 갖는 Al/TiO2-SiO2/Mo 형태의 안티퓨즈 소자를 제안하였다. 만들어진 antifuse cell은 0.6cm2 크기로 약 300개의 샘플을 제작하여 측정하였다. 비저항이 6-9 $\Omega$-cm인 P형의 실리콘 웨이퍼에 RF 마그네트론 스퍼터링(RF magnetron sputtering) 방법으로 하부전극인 Mo를 3000 증착하였다. SiO2는 안티퓨즈에서 완충막의 역할을 하며 구조적으로 antifuse cell을 완전히 감싸고 있는 형태로 제작되었다. 완충막 구조를 만들기 dln해 일반적인 포토리소그라피(Photo-lithography)작업을 거처 형성하였다. 형성된 hole의 크기는 5$mu extrm{m}$$\times$5$\mu\textrm{m}$ 이었다. 완충막이 형성된 기판위에 안티퓨즈 절연체인 SiO2를 PECVD 방식으로 100 증착하였다. 그 후 이중 절연막을 형성시키기 위해 LPCVD를 이용하여 TiO2를 150 증착시켰다. 상부 전극은 thermal evaporation 방식으로 Al을 250nm 증착하여Tejk. 하부전극으로 사용된 Mo 금속은 표면상태가 부드럽고 녹는점이 높은 매우 안정된 금속으로, 표면위에 제조된 SiO2의 특성을 매우 안정되게 유지시켰다. 제안된 안티푸즈는 이중절연막을 증착함으로서 전체적인 절연막의 두께를 증가시켜 바닥전극의 hillock의 영향을 적게 받아 안정성을 유지할 수 있도록 하였다. 또한, 두 절연막 사이의 계면 반응에 의해 SiO2 막을 약화시켜 절연막의 두께가 두꺼워졌음에도 기존의 SiO2 절연막의 절연 파괴 전압 및 누설 전류오 비교되는 특성을 가졌다. 이중막을 구성하고 있는 안티퓨즈의 ON-저항이 단일막과 비교해 비슷한 것을 볼 수 잇는데, 그 이유는 TiO2에 포함된 Ti가 필라멘트에 포함되어 있어 필라멘트의 저항을 감소시켰기 때문으로 사료된다. 결국 이중막을 구성시 ON-저항 증가에 의한 속도 저하 요인은 없다고 할 수 있다. 5V의 절연파괴 시간을 측정한느 TDDB 테스트 결과 1.1$\times$103 year로 기대수치인 수십 년보다 높아 제안된 안티퓨즈의 신뢰성을 확보 할 수 있었다. 제안된 안티퓨즈의 이중 절연막의 두께는 250 이고 프로그래밍 전압은 9.0V이고, 약 65$\Omega$의 on 저항을 얻을수 있었다.

  • PDF

The Multi-objective Optimal Design of Thermopile Sensor Having Beam or Membrane Structure (빔 혹은 멤버레인 구조를 가지는 써모파일 센서의 다목적 최적설계)

  • Lee, Jun-Bae;Kim, Tae-Yoon
    • Journal of Sensor Science and Technology
    • /
    • v.6 no.1
    • /
    • pp.6-15
    • /
    • 1997
  • This paper presents the multi-objective optimal design of thermopile sensor having beam or membrane structure. The thermopile sensor is composed of $Si_{3}N_{4}/SiO_{2}$ dielectric membrane, Al-polysilicon thermocouples and $RuO_{2}$ thin film for black body. The sensing method is based on the Seebeck effect which is originated from the temperature difference of the two positions, black body and silicon rim. The objective functions of the presented design are sensitivity, detectivity and thermal time constant. The modelling of the sensor is proposed including the package. The multi-objective optimization technique is applied to the design of the sensor not only inspecting the modelling equation but also simulating mathematical programming method. Especially, fuzzy optimization technique is adapted to get the optimal solution which enables the designer to reach the more practical solution. The design constraint of the voltage output originated from the change of the environmental temperature is included for practical use.

  • PDF