• 제목/요약/키워드: 기생성분

검색결과 165건 처리시간 0.024초

무선통신시스템용 송신측 출력 제어를 위한 전력 검출기의 설계 (Design of Power Detector for the Tx Power Control in Wireless Communication System)

  • 황문수;구재진;오성민;박천선;임종식;안달
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2007년도 춘계학술발표논문집
    • /
    • pp.66-68
    • /
    • 2007
  • 본 논문에서는 CDMA 상향 중심주파수인 836.5MHz에서 단말기 송신 전력 제어를 위한 Schottky 다이오드 전력 검출기 기본 회로 구조를 제안한다 일반적인 다이오드의 비선형성에 의한 검파 출력의 선형성 개선과 낮은 입력 레벨의 출력 전압 감도 특성을 개선하기 위해서 낮은 검출기 입력 레벨에서의 임피던스 매칭을 한다 다이오드 패키지의 기생 성분을 고려한 시뮬레이션을 통하여 비교적 정확한 측정 결과를 예측할 수 있다. 본 논문의 전력 검출기의 전압 감도는 최대 0.1V의 비교적 우수한 특성을 보이며, -20dBm에서 +15dBm의 검출기 입력 대역에서 임피던스 매칭의 분석을 통하여 선형성의 뚜렷한 개선 효과를 얻는다. 또한 입력 주파수의 대역폭에 따른 매칭특성과 개선된 검파 출력 특성도 제시된다.

  • PDF

진단 X-선용 40kW 고주파 고압 전원 시스템 (High Frequency High Voltage 40kW Power System for Diagnosis X-ray)

  • 김학성;박영국;오준용;성기봉
    • 전력전자학회논문지
    • /
    • 제8권2호
    • /
    • pp.192-198
    • /
    • 2003
  • 본 논문에서는 의료 진단용 40kw(125kV, 80mA)급 X-선 전원 장치에 대하여 연구하였다. 의료 X-선용 고전압 발생 장치의 구성과 X-선 관전압과 관전류 그리고 피폭량 제어에 대하여 기존 제어 방식과 비교 설명하였고 제어기 설계시 고려할 사항에 대하여 언급하였다. 또한, 본 시스템의 핵심이라 할 수 있는 고주파 고전압 변압기의 등가회로를 통한 기생 성분에 대하여 기술하였으며 본 연구에서 제작된 의료 X-선용 HFG 시스템의 출력특성의 우수성을 X-전관 부하 변동에 따른 X-선 관전류와 관전압 파형을 통하여 입증하였다.

주파수 제어에 의한 무선 충전 최적화 기법 (Optimizing Method for Wireless Charging with Frequency Control)

  • 안태원
    • 전자공학회논문지
    • /
    • 제50권7호
    • /
    • pp.275-280
    • /
    • 2013
  • 본 논문은 무선 충전 시스템의 최적화 기법에 대한 것으로서, 특히 캡슐형 내시경 응용을 위한 회로를 기반으로 한다. 이 논문에서는 저용량 배터리를 내장하는 무선 충전 시스템에서 전자기 유도 원리를 이용한 방식을 적용하여 배터리 용량을 필요 이상으로 증가시키지 않는 상태에서 여러 가지 상황에 대응하여 무선 전력 전송의 효율을 최적화하는 것을 목표로 하였다. 전자기 공진 코일의 무선 전력 전송의 효율을 증가시키기 위하여 전력 전송의 주요 결정 요소를 분석하고 주파수 제어에 의한 효율 최적화를 시도하였다. 모의실험 결과 제안된 최적화 기법은 무선 충전 효율을 안정화시키고 현재 문제가 되고 있는 거리 및 기생 성분에 의한 전송 효율 변이를 효과적으로 개선하는 것을 확인하였다.

공통모드 초크의 간단한 고주파 모델링 기법 (Method for High-Frequency Modeling of Common-Mode Choke)

  • 정현종;윤석;김유선;배석;임영석
    • 한국전자파학회논문지
    • /
    • 제28권12호
    • /
    • pp.964-973
    • /
    • 2017
  • 본 연구는 공통모드 초크의 기생 성분이 공통모드와 차동모드에 미치는 영향을 광대역에서 분석하고, 간단한 고주파 모델링 방법을 제시한다. 공통모드와 차동모드의 2-port 회로망을 각각 구성하여 각 모드에서의 S-parameter를 Network Analyzer로 측정하였다. 측정 결과로부터 등가회로 소자를 추출하여 고주파 등가회로를 모델링하고, 측정치와 시뮬레이션 결과를 비교함으로써 타당성을 검증하였다. 이는 정확하고 예측 가능한 EMI 필터를 설계하는데 적용될 수 있다.

전력증폭기 트랜지스터 파라미터의 능동 주파수 체배기 성능 영향에 대한 분석 (Analysis of Transistor's Circuit Coefficients on the Performance of Active Frequency Multipliers)

  • 박영철
    • 한국전자파학회논문지
    • /
    • 제22권11호
    • /
    • pp.1137-1140
    • /
    • 2011
  • 본 논문은 RF 전력증폭기용 트랜지스터의 주파수 체배기 활용을 위한 최대 효율 조건에 대해 분석하고, 고효율 달성을 위한 출력 정합 회로에서의 고조파 임피던스와 기생 성분에 의한 부정합 영향에 대해 고찰하였다. 이를 바탕으로 능동 주파수 체배기의 설계에 있어 입력 바이어스 제어를 통해 고조파 전류를 발생시키는 경우의 이론적인 고조파 전력을 예상하였으며, class-F 구조를 기반으로 하여 주파수 3체배기를 설계하고, 트랜지스터의 비선형 파라미터로써 정규화된 3차 고조파 전력을 예상하였다. 위의 분석 결과를 바탕으로 2.475 GHz에서 주파수 3체배기를 설계하였으며, 시뮬레이션 효율 약 19.5 % 및 측정 효율 22.9 %, 최대 변환 이득 9.5 dB의 결과를 얻을 수 있었다.

CMRC(Compact Microwave Resonance Circuit) 구조를 적용한 고효율, 고선형성 Class-F 전력증폭기 (A Highly Efficiency, Highly linearity Class-F Power Amplifier Using CMRC Structure)

  • 이종민;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제44권7호통권361호
    • /
    • pp.12-16
    • /
    • 2007
  • 본 논문은 일반적으로 고효율 특성을 가지고 있는 class-F 전력 증폭기의 출력 단에서 기생되는 2차 고조파 성분을 제거함으로 3차 IMD (Intermodulation distortion) 특성을 개선하였다. class-F 전력 증폭기의 경우 과부동 특성으로 인해 고효율을 얻을 수 있으나 선형성 측면에서는 많은 단점을 가지고 있다. 따라서 본 논문은 특별한 선형화 기술을 적용하지 않고 CMRC 구조를 적용하여 2차 고조파를 제거하여 선형성을 나타내는 U 특성을 개선하였다. CMRC 구조의 경우 광대역 저지대역 특성을 가지고 있으며 PBG 구조 보다 작은 크기로 더 좋은 특성을 얻을 수 있다.

Flyback방식을 이용한 on-wafer용 HBM ESD 테스터 구현 (HBM ESD Tester for On-wafer Test using Flyback Method)

  • 박창근;염기수
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 추계종합학술대회
    • /
    • pp.469-472
    • /
    • 2002
  • 반도체 소자의 정전기 내성을 알아보기 위해 필요한 HBM ESD 테스터를 제작하였다. HBM ESD 테스트는 MMIC의 정전기 내성을 측정하는데 가장 많이 사용하는 방식이다. 고전압의 ESD 신호를 얻기 위하여 DC-DC converter의 일종인 flyback 방식을 도입하였다. Flyback 방식으로 제작된 HBM ESD 테스터는 고전압 부분과 저전압 부분을 서로 격리시킬 수 있는 장점이 있다. 스위치로 사용된 relay의 air gap을 이용하여 정전기의 rise time이 국제 규격에 맞도록 설계하였다. 결과적으로, flyback 방식과 relay의 air gap을 이용하여 기생 성분이 최소화된 ESD 테스터를 제작하였다.

  • PDF

소형화와 저전력화를 위해 2M-byte on-chip SRAM과 아날로그 회로를 포함하는 SoC (SoC including 2M-byte on-chip SRAM and analog circuits for Miniaturization and low power consumption)

  • 박성훈;김주언;백준현
    • 전기전자학회논문지
    • /
    • 제21권3호
    • /
    • pp.260-263
    • /
    • 2017
  • 다종의 CPU를 기반으로 ADC와 DC-DC 변환기를 포함하며 2M-byte의 SRAM이 내장된 SoC가 제안되었다. CPU 코어는 12-bit MENSA 코어, 32-bit Symmetric Multi-core 프로세서, 16-bit CDSP로 구성된다. 외부 SDRAM 메모리를 제거하기 위해 내부의 2M-byte SRAM을 설계하였으나 SRAM 블록들이 넓은 영역에 분포하여 기생 성분에 의해 속도가 저하되므로 SRAM을 작게 분할하여 레이아웃 하였다. 설계된 SoC는 55nm 공정으로 개발되었으며 속도는 200MHz이다.

광대역 디커플링 캐패시터 모델을 이용한 정확한 SSN 분석 (Accurate SSN Analysis using Wideband Decoupling Capacitor Model)

  • 손경주;권덕규;이해영;최철승;변정건
    • 한국전자파학회논문지
    • /
    • 제12권7호
    • /
    • pp.1048-1056
    • /
    • 2001
  • 고속 다층 인쇄 회로 기판의 전원 평면과 접지 평면을 통해 전파되는 SSN 잡음의 영향을 감소시키기 위하여 일반적으로 디커플링 캐패시터를 사용한다. 본 논문에서는 디커플링 캐패시터에 대한 간단한 고주파 측정 방법 을 제시하고 고주파 기생 성분들을 고려한 광대역 (50 MHz ~3 GHz) 등가 회로 모델을 제안하였다. 제안된 모델은 SSN의 영향을 분석하기 위한 전원 평면과 접지 평면의 SPICE 모델과 쉽게 결합할 수 있다. 제안된 모델이 연결된 회로 해석 결과는 측정 결과와 잘 일치하며, 제안된 모델을 이용한 회로 해석을 통해 디커플링 캐패시터 값에 따른 잡음 감소 효과를 빠르고 정확하게 분석할 수 있음을 확인하였다.

  • PDF

높은 Q-지수를 갖는 대칭 구조의 CMOS 2 단자 능동 인덕터 (CMOS Symmetric High-Q 2-Port Active Inductor)

  • 구자건;정승호;정용채
    • 한국전자파학회논문지
    • /
    • 제27권10호
    • /
    • pp.877-882
    • /
    • 2016
  • 본 논문에서는 LC 공진회로를 이용한 2 단자 능동 인덕터를 제안한다. 제안된 회로는 기존 자이레이터 구조의 1 단자 능동 인덕터들을 캐스코드 형태로 결합하였으며, 두 자이레이터 사이에 LC 공진회로를 추가시켰다. LC 공진회로는 능동 인덕터를 구성하는 트랜지스터의 기생 성분들을 상쇄시킴으로써 넓은 대역에서 높은 Q-지수를 제공한다. 제안된 회로는 삼성전자 65 nm 공정을 이용하여 시뮬레이션과 제작을 수행하였으며, 1~6 GHz 대역에서 2 nH의 일정한 인덕턴스와 40 이상의 높은 Q-지수를 가진다.