• 제목/요약/키워드: $HfO_2$ 박막

검색결과 136건 처리시간 0.035초

차세대 MOSFET 소자용 고유전율 게이트 절연막 기술

  • 황현상
    • 세라미스트
    • /
    • 제4권1호
    • /
    • pp.46-55
    • /
    • 2001
  • $SiO_2$ 절연막의 우수한 절연특성 및 계면 특성으로 인해 지난 40여년 간 MOSFET 소자에 사용되어 왔으나, 차세대 $0.1{\mu}m$ 소자에서는 direct tunneling에 의한 누설전류가 지나치게 증가하여 더 이상 사용되기가 어렵다. 이에 대한 대안으로 많은 연구 그룹에서 고유전율 박막에 대한 연구를 하고 있으나 아직까지 $SiO_2$와 비교할 만한 탁월한 계면특성을 가진 절연막은 개발되어 있지 않아서, 수년 내에 개발될 $0.1{\mu}m$ MOSFET 소자의 개발에 가장 심각한 기술적 문제로 지적되고 있다. 현재의 연구경향을 종합할 때, $HfO_2$, $ZrO_2$, $HfSiO_x$, $ZrSiO_x$를 이용하여 계면 공정의 최적화를 통해 1-2nm급의 절연막을 구현하고, 1nm급 이하에서는 이보다 더 높은 유전상수를 가지는 재료의 선택과 이를 epitaxy로 성장시키는 방법에 대한 연구가 필수적이다.

  • PDF

Excimer laser annealing에 의한 결정화 및 High-k Gate-dielectric을 사용한 poly-Si TFT의 특성 (Electric characteristics of poly-Si TFT using High-k Gate-dielectric and excimer laser annealing)

  • 이우현;구현모;오순영;안창근;정종완;조원주
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 하계학술대회 논문집 Vol.8
    • /
    • pp.19-19
    • /
    • 2007
  • Excimer laser annealing (ELA) 방법을 이용하여 결정화하고 게이트 절연체로써 high-k 물질을 가지는 다결정 실리콘박막 트랜지스터의 전기적 특성을 평가하였다. 다결정 실리콘 박막 트랜지스터는 비결정질 실리콘 박막 트랜지스터 보다 높은 전계 효과 이동도와 운전 용이한 장점을 가진다. 기존의 결정화 방법으로는 다결정 실리콘 박막 트랜지스터의 높은 열 공급을 피할 수 없기 때문에, 매몰 산화막 위의 비결정질 박막은 저온에서 다결정 실리콘 결정화를 위해 KrF excimer laser (248nm)를 이용하여 가열 냉각 공정을 했다. 게다가 케이트 절연체로써 atomic layer deposition (ALD) 방법에 의해 저온에서 20 nm의 고 유전율을 가지는 $HfO_2$ 박막을 증착하였다. 알루미늄은 n-MOS 박막 트랜지스터의 게이트 전극으로 사용되었다. 금속 케이트 전극을 사용하여 게이트 공핍 효과와 관계되는 케이트 절연막 두께의 증가를 예방할 수 있고, 게이트 저항의 감소에 의해 소자 속도를 증가 시킬 수 있다. 추가적으로, 비결정질 실리콘 박막의 결정화 기술로써 사용된 ELA 방법은 SPC (solid phase crystallization) 방법과 SLS (sequential lateral solidification) 방법에 의해 비교되었다. 결과적으로, ELA 방법에 의해 결정화된 다결정 실리콘 박막의 결정도와 표면 거칠기는 SPC와 SLS 방법에 비해 개선되었다. 또한, 우리는 ELA 결정화 방법에 의한 다결정 실리콘 박막 트랜지스터로부터 우수한 소자 특성을 얻었다.

  • PDF

$BaHfO_3$ 완충층을 사용한 IBAD MgO 기판 위에 제조된 고임계전류밀도의 $GdBa_2Cu_3O_y$ 박막 (High-$J_c$ $GdBa_2Cu_3O_y$ films on $BaHfO_3$ buffered IBAD MgO template)

  • 고경필;이정우;고락길;문승현;오상수;유상임
    • 한국초전도ㆍ저온공학회논문지
    • /
    • 제13권1호
    • /
    • pp.6-11
    • /
    • 2011
  • The $BaHfO_3$ (BHO) buffer layer on the IBAD MgO template was turned to be effective for a successful fabrication of $GdBa_2Cu_3O_{7-{\delta}}$ (GdBCO) films with high critical current density ($J_c$). Both the BHO buffer layers and GdBCO films were prepared by pulsed laser deposition (PLD). The effects of the PLD conditions, including substrate temperature ($T_s$), oxygen partial pressure ($PO_2$), and deposition time on the in-plane texture, surface roughness, and microstructures of the BHO buffer layers on the IBAD MgO template were systematically studied for processing optimization. The c-axis oriented growth of BHO layers was insensitive to the deposition temperature and the film thickness, while the in-plane texture and surface roughness of those were improved with increasing $T_s$ from 700 to $800^{\circ}C$. On the optimally processed BHO buffer layer, the highest $J_c$ value (77 K, self-field) of 3.68 $MA/cm^2$ could be obtained from GdBCO film deposited at $780^{\circ}C$, representing that BHO is a strong candidate for the buffer layer on the IBAD MgO template.

무전해 식각법을 이용한 실리콘 나노와이어 FET 소자

  • 문경주;최지혁;이태일;맹완주;김형준;명재민
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2009년도 춘계학술발표대회
    • /
    • pp.20.2-20.2
    • /
    • 2009
  • 최근 무전해 식각법을 이용한 실리콘 나노와이어 합성이 다양한 각도에서 이루어지고 있다. 무전해 식각법을 통한 나노와이어 합성은, 단결정 실리콘 기판에 촉매를 올려 기판을 식각할 수 있는데, 이 방법을 이용하여 넓은 면적의 수직방향으로 배열된 10 ~ 300nm 지름의 단결정 실리콘 나노와이어를 합성할 수 있다. 본 연구에서는 무전해 식각법으로 boron이 도핑된 p-type실리콘 기판을 식각하여 실리콘 나노와이어를 합성하였고, 단일 나노와이어의 field-effect transistor(FET) 소자가 가지는 전기적 특성에 대하여 분석하였다. 특히 무전해 식각법을 이용하여 나노와이어를 합성할 때, 촉매로 사용되는 Ag particle이 나노와이어에 미치는 영향에 대해서 분석해 보았다. FET 소자의 게이트 절연막은 가장 일반적으로 사용되는 SiO2 (300nm)와 고유전체로 잘 알려진HfO2(80nm)를 사용하여 전기적 특성을 비교하여 보았다. 한편, HfO2 박막은 atomiclayer deposition(ALD)장비를 이용하여 증착하였다. 합성된 실리콘 나노와이어의 경우 X-ray diffraction(XRD)로 결정성을 확인하였으며, high-resolution transmission electron microscopy(HRTEM)으로 결정성 및 나노와이어의 표면 형태를 확인하였다. 전기적 특성은 I-V 측정을 통하여 Ion/Ioff ratio, 이동도, subthreshold swing, subthreshold voltage값을 평가하였다.

  • PDF

DC magnetron sputtering을 이용한 Hf 첨가된 zinc oxide기반의 Thin film transistor의 전기적 특성

  • 신새영;문연건;김웅선;김경택;박종완
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.110-110
    • /
    • 2010
  • 현재 박막 트랜지스터는 비정질 실리콘 기반의 개발이 주를 이루고 있으며, 이 비정질 실리콘은 성막공정이 간단하고 대면적에 용이하지만 전기적인 특성이 우수하지 않기 때문에 디스플레이의 적용에 어려움을 겪고 있다. 이에 따라 poly-Si을 이용한 박막 트랜지스터의 연구가 진행되고 있는데, 이는 공정온도가 높고, 대면적에의 응용이 어렵다. 따라서 앞으로 저온 공정이 가능하며 대면적 응용이 용이한 박막 트랜지스터의 연구가 필수적이다. 한편 최근 박막 트랜지스터의 채널층으로 사용되는 물질에는 oxide 기반의 ZnO, SnO2, In2O3 등이 주로 사용되고 있고, 보다 적합한 채널층을 찾기 위한 연구가 많이 진행되어 왔다. 최근 Hosono 연구팀에서 IGZO를 채널층으로 사용하여 high mobility, 우수한 on/off ratio의 특성을 가진 소자 제작에 성공함으로써 이를 시작으로 IGZO의 연구 또한 세계적으로 활발한 연구가 이루어지고 있다. 특히, ZnO는 wide band gap (3.37eV)을 가지고 있어 적외선 및 가시광선의 투과율이 좋고, 전기 전도성과 플라즈마에 대한 내구성이 우수하며, 낮은 온도에서도 성막이 가능하다는 특징을 가지고 있다. 그러나 intrinsic ZnO 박막은 bias stress 같은 외부 환경이 변했을 경우 전기적인 성질의 변화를 가져올 뿐만 아니라 고온에서의 공정이 불안정하다는 요인을 가지고 있다. ZnO의 전기적인 특성을 개선하기 위해 본 연구에서는 hafnium을 doping한 ZnO을 channel layer로 소자를 제작하고 전기적 특성을 평가하였다. 이를 위해 DC magnetron sputtering을 이용하여 ZnO 기반의 박막 트랜지스터를 제작하였다. Staggered bottom gate 구조로 ITO 물질을 전극으로 사용하였으며, 제작된 소자는 semiconductor analyzer를 이용하여 출력특성과 전이 특성을 평가하였으며, ZnO channel layer 증착시 hafnium이 도핑 되는 양을 조절하여 소자를 제작한 후 intrinsic ZnO의 소자 특성과 비교 분석하였다. 그 결과 hafnium을 doping 시킨 소자의 field effect mobility가 $6.42cm^2/Vs$에서 $3.59cm^2/Vs$로 낮아졌지만, subthreshold swing 측면에서는 1.464V/decade에서 0.581V/decade로 intrinsic ZnO 보다 좋은 특성을 나타냄을 알 수 있었다. 그리고 intrinsic ZnO의 경우 외부환경에 대한 안정성 문제가 대두되고 있는데, hafnium을 도핑한 ZnO의 경우 temperature, bias temperature stability, 경시변화 등의 다양한 조건에서의 안정성이 확보된다면 intrinsic ZnO 박막트랜지스터의 문제점을 해결할 수 있는 물질로 될 것이라고 기대된다.

  • PDF

용액 방법을 사용한 TIZO 박막 트랜지스터 제작 및 전기적 특성 조사

  • 서가;정호용;이세한;김태환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.400-400
    • /
    • 2012
  • 산화물 반도체는 넓은 에너지갭을 가지고 높은 이동성과 높은 투명성을 가지기 때문에 초고 속 박막 트랜지스터(Thin film transistor; TFT)에 많이 응용되고 있다. 그러나 ZnO 및 $In_2O_3$ 산화물 반도체를 박막트랜지스터에 사용할 경우 소자가 불안정하여 전기적 성질이 저하되고 문턱전압의 이동이 일어난다. TFT에 사용되는 산화물 반도체로는 GaInZnO, ZrInZnO, HfInZnO 및 GaSnZnO의 전기적 특성에 관한 연구가 많이 되었다. 그러나 titanium-indium-zinc-oxide (TIZO) TFT에 대한 연구는 비교적 적게 수행 되었다. 본 연구에서는 TFTs의 안정성을 향상하기 위하여 TFT의 채널로 사용되는 TiInZnO를 형성하는데 간단한 제조 공정과 낮은 비용의 용액 증착방법을 사용하였다. 졸-겔 전해액은 Titanium (IV) isopropoxide $[Ti(OCH(CH_3)_2)_4]$, 0.1 M Zinc acetate dihydrate $[Zn(CH_3COO)_2{\cdot}2H_2O]$ 그리고 indium nitrate hydrate $[In(NO_3)_3{\cdot}xH_2O]$을 2-methoxyethanol의 용액에 합성하였다. $70^{\circ}C$에서 한 시간 동안 혼합 하였다. Ti의 몰 비율은 10%, 20% 및 40% 로 각각 달리하여 제작하였다. $SiO_2$층 위에 2,500 rpm 속도로 25초 동안 스핀 코팅하여 TFT를 제작하였다. TIZO 박막에 대한 X-선 광전자 스펙트럼 관측 결과는 Ti 몰 비율이 증가함에 따라 Ti 2p1/2피크의 세기가 증가함을 보여주었다. TiZO 박막에 Ti 원자를 첨가하면 $O^{2-}$ 이온이 감소하기 때문에 전하의 농도가 변화하였다. 전하 농도의 변화는 TiZO 채널을 사용하여 제작한 TFT의 문턱전압을 양 방향으로 이동 하였으며 off-전류를 감소하였다. TiZO 채널을 사용하여 제작한 TFT의 드레인 전류-게이트 전압 특성은 on/off비율이 $0.21{\times}107$ 만큼 크며 이것은 TFT 소자로서 우수한 성능을 보여주고 있다.

  • PDF

용액 공정을 이용한 High-k 게이트 절연막을 갖는 고성능 InGaZnO Thin Film Transistors의 전기적 특성 평가

  • 소준환;박성표;이인규;이기훈;신건조;이세원;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제43회 하계 정기 학술대회 초록집
    • /
    • pp.339-339
    • /
    • 2012
  • 지난 몇 년 동안, 투명 비정질 산화물 반도체는 유기 발광 다이오드, 플렉서블 전자 소자, 솔라 셀, 바이오 센서 등 많은 응용분야에 연구되고 있다. 투명 비정질 산화물 반도체 그룹들 중, 특히 비정질 IGZO 박막 트랜지스터는 비정질 상태임에도 불구하고 높은 이동도와 낮은 동작 전압으로 훌륭한 소자 특성을 보인다. 이러한 고성능의 IGZO 박막 트랜지스터는 RF 마그네트론 스퍼터링이나 pulsed laser deposition과 같은 고진공 장비를 이용하여 이미 여러 그룹에서 제작되고 발표되었다. 하지만 진공 증착 시스템은 제조 비용의 절감이나 디스플레이 패널의 대면적화에 큰 걸림돌이 되고 있고, 이러한 문제점을 극복하기 위해서 용액 공정은 하나의 해결책이 될 수 있다. 용액 공정의 가장 큰 장점으로는 저온 공정이 가능하기 때문에 글라스나 플라스틱 기판에서 대면적으로 제작할 수 있고 진공 장비가 필요없기 때문에 제조 비용을 획기적으로 절감시킬 수 있다. 본 연구에서는 high-k 게이트 절연막과 IGZO 채널 층을 용액 공정을 이용하여 박막 트랜지스터를 제작하고 그에 따른 전기적 특성을 분석하였다. IGZO의 몰 비율은 In, Ga, Zn 순으로 각각 0.2 mol, 0.1 mol, 0.1 mol로 제작하였고, high-k 게이트 절연막으로는 Al2O3, HfO2, ZrO2을 제작하였다. 또한, 용액 공정 IGZO TFT를 제작하기 전, 용액 공정 high-k 게이트 절연막 캐패시터를 제작하여 그 특성을 분석하였다. 다양한 용액 공정 high-k 게이트 절연막 중, 용액공정 HfO2를 이용한 IGZO TFT는 228.3 [mV/dec]의 subthreshold swing, 18.5 [$cm^2/V{\cdot}s$]의 유효 전계 이동도, $4.73{\times}106$의 온/오프 비율을 보여 매우 뛰어난 전기적 특성을 확인하였다.

  • PDF

Ge 기판 위에 HfO2 게이트 산화물의 원자층 증착 중 In Situ 질소 혼입에 의한 전기적 특성 변화 (Improved Electrical Properties by In Situ Nitrogen Incorporation during Atomic Layer Deposition of HfO2 on Ge Substrate)

  • 김우희;김범수;김형준
    • 한국진공학회지
    • /
    • 제19권1호
    • /
    • pp.14-21
    • /
    • 2010
  • Ge은 Si에 비하여 높은 이동도를 갖기 때문에 차세대 고속 metal oxide semiconductor field effect transistors (MOSFETs) 소자를 위한 channel 물질로서 각광받고 있다. 그러나 화학적으로 안정한 게이트 산화막의 부재는 MOS 소자에 Ge channel의 사용에 주요한 장애가 되어왔다. 특히, Ge 기판 위에 고품질의 계면 특성을 갖는 게이트 절연막의 제조는 필수 요구사항이다. 본 연구에서, $HfO_xN_y$ 박막은 Ge 기판 위에 플라즈마 원자층 증착법(plasma-enhanced atomic layer deposition, PEALD)을 이용하여 증착되었다. 플라즈마 원자층 증착공정 동안에 질소는 질소, 산소 혼합 플라즈마를 이용한 in situ 질화법에 의하여 첨가되었다. 산소 플라즈마에 대한 질소 플라즈마의 첨가로 성분비를 조절함으로써 전기적 특성과 계면 성질을 향상시키는데 초점을 맞추어서 연구를 진행하였다. 질소 산소의 비가 1:1이었을 때, EOT의 값의 10% 감소를 갖는 고품질의 소자특성을 보여주었다. X-ray photoemission spectroscopy (XPS)와 high resolution transmission electron microscopy (HR-TEM)를 사용하여 박막의 화학적 결합 구조와 미세구조를 분석하였다.

$Al_2O_3/HfO/Al_2O_3$ 터널장벽 $WSi_2$ 나노 부유게이트 커패시터의 전기적 특성

  • 이효준;이동욱;한동석;김은규;유희욱;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.191-192
    • /
    • 2010
  • 높은 유전상수를 가지는 터널 장벽물질 들은 플래쉬메모리 및 나노 부유게이트 메모리 소자에서 터널의 두께 및 밴드갭 구조의 변형을 통하여 단일층의 $SiO_2$ 터널장벽에 비하여 동작속도를 향상시키고 누설전류를 줄이며 전하보존 특성을 높여줄 수 있다.[1-3] 본 연구에서는 $Al_2O_3/HfO/Al_2O_3$구조의 고 유전체 터널장벽을 사용하여 $WSi_2$ 나노입자를 가지게 되는 metal-oxide-semiconductor(MOS)구조의 커패시터를 제작하여 전기적인 특성을 확인하였다. p형 (100) Si기판 위에 $Al_2O_3/HfO/Al_2O_3$ (AHA)의 터널장벽구조를 원자층 단일 증착법을 이용하여 $350^{\circ}C$에서 각각 2 nm/1 nm/3 nm 두께로 증착시킨 다음, $WSi_2$ 나노입자를 제작하기 위하여 얇은 $WSi_2$ 박막을 마그네트론 스퍼터링법으로 3 - 4 nm의 두께로 증착시켰다. 그 후 $N_2$분위기에서 급속열처리 장치로 $900^{\circ}C$에서 1분간의 열처리과정을 통하여 AHA로 이루어진 터널 장벽위에 $WSi_2$ 나노입자들이 형성할 수 있었다. 그리고 초 고진공 마그네트론 스퍼터링장치로 $SiO_2$ 컨트롤 절연막을 20 nm 증착하고, 마지막으로 열 증기로 200 nm의 알루미늄 게이트 전극을 증착하여 소자를 완성하였다. 그림 1은 AHA 터널장벽을 이용한 $WSi_2$ 나노 부유게이트 커패시터 구조의 1-MHz 전기용량-전압 특성을 보여준다. 여기서, ${\pm}3\;V$에서 ${\pm}9\;V$까지 게이트전압을 점차적으로 증가시켰을 때 메모리창은 최대 4.6 V로 나타났다. 따라서 AHA의 고 유전체 터널층을 가지는 $WSi_2$ 나노입자 커패시터 구조가 차세대 비 휘발성 메모리로서 충분히 사용가능함을 보였다.

  • PDF

산화아연기반 투명 박막 트랜지스터의 히스테리시스 특성 향상 (Improvement of the hysteresis characteristics in ZnO-based Transparent Thin Film Transistors)

  • 장성필;이세한;송용원;주병권;이상렬
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 하계학술대회 논문집 Vol.9
    • /
    • pp.15-15
    • /
    • 2008
  • 산화물 반도체가 실리콘 기반의 기술을 대체할 새로운 기술로써 주목을 받기 시작하면서, 산화아연을 이용한 박막트랜지스터가 많은 주목을 받고 있다. 여기에 기존의 $SiO_2$를 대체할 새로운 High-k Material에 대한 연구 또한 진행되고 있는데, 이들의 가장 큰 문제점중 하나는 Interface Charge Trap이며, 그에 따른 결과로 히스테리시스 특성이 나타나게 되고, 이는 소자의 신뢰성에 큰 걸림돌이 되고 있다. 이번 연구에서는, High-k Material들 중의 하나인, $HfO_2$를 게이트 절연막으로 사용함에 있어서 Interface Charge Trap이 발생하는 문제를 해결하고자 하며, Low-k Material중에서 비교적 높은 유전상수를 갖는 $Al_2O_3$를 Buffer Layer로써 사용하여, 히스테리시스 특성을 향상 시켰다.

  • PDF