DOI QR코드

DOI QR Code

플랫 판넬표시장치용 DC-DC 컨버터 집적회로의 설계

A Integrated Circuit Design of DC-DC Converter for Flat Panel Display

  • 이준성 (인덕대학교 컴퓨터전자과)
  • Lee, Jun-Sung (Department of Computer Engineering and Electronics of Induk University)
  • 투고 : 2013.07.08
  • 발행 : 2013.10.25

초록

본 논문은 플랫판넬 디스플레이 장치에 사용할 DC-DC 변환기의 설계에 관한 것이다. 6~14[V]의 단일 DC 전원전압으로부터 플랫 판넬 백바이어스용 -5[V] DC 전압 발생회로(Negative DC Voltage Generator)와 승압된 15[V], 23[V] DC 전압 발생회로, 그리고 강압된 3.3[V] DC를 얻기 위한 회로를 설계하였다. 또한 기준 전압원으로 사용하기 위한 밴드갭 회로와 발진기, 레벨변환기 회로, 고온보호 회로 등을 설계하였다. 제작공정은 부(-)전압으로 동작하는 회로와 기타 회로를 분리하기 위해서 트리플-웰(Triple-Well)구조가 적용된 공정 내압 30[V], 최소선폭 0.35[${\mu}m$], 2P_2M CMOS 공정을 사용하였다. 설계된 모든 회로는 시뮬레이션으로 검증하여 동작을 확인하였으며 원 칩으로 제작하여 플랫판넬 디스플레이 장치에 응용할 수 있도록 기능을 확보하였다.

This paper describes a DC-DC converter IC for Flat Panel Displays. In case of operate LCD devices various type of DC supply voltage is needed. This device can convert DC voltage from 6~14[V] single supply to -5[V], 15[V], 23[V], and 3.3[V] DC supplies. In order to meet current and voltage specification considered different type of DC-DC converter circuits. In this work a negative charge pump DC-DC converter(-5V), a positive charge pump DC-DC converter(15V), a switching Type Boost DC-DC converter(23V) and a buck DC-DC converter(3.3V). And a oscillator, a thermal shut down circuit, level shift circuits, a bandgap reference circuits are designed. This device has been designed in a 0.35[${\mu}m$] triple-well, double poly, double metal 30[V] CMOS process. The designed circuit is simulated and this one chip product could be applicable for flat panel displays.

키워드

참고문헌

  1. Mark D. Fairchild, David R. Wyble, "Colormetric Characterization of the Apple studio Display Display (Flat panel LCD)," Munsell Color Science laboratory Technical Report, Jan. 2000.
  2. S. H. Lee, S. H. Jang, "Technical trend and Market Survey Report of Driver IC for Flat Panel Display," Journal of The Institute of Electronics Engineers of Korea, Vol. 33, No. 5, 2006. 5.
  3. J. Dcckson, "On chip high-voltage generation in NMOS integrated circuits using an improved voltage multiplier technique", IEEE J. solid state circuit, vol. 11, no. 3, pp. 374-378, June. 1976. https://doi.org/10.1109/JSSC.1976.1050739
  4. Jun-sung. Lee, "A Design of Integrated Circuit for High Efficiency Current mode boost DC-DC Converter," Journal of The Institute of Electronics Engineers of Korea, Vol. 47, IE no. 2, 2010. 6, pp. 13-20
  5. Miaosen Shen, Fang Zheng Peng, and Leon M. Tolbert, "Multilevel DC-DC Power Conversion System With Multiple DC Sources," IEEE TRANSACTIONS ON POWER ELECTRONICS, VOL. 23, NO. 1, JANUARY 2008.
  6. R. Jacob Maker, Harry W. Li, David E. Boyce, "CMOS Circuit Design, Layout, and Simulation," IEEE Press.