DOI QR코드

DOI QR Code

플라즈마 디스플레이 패널에서 공통전극에서의 벽전하를 이용한 기입방전특성의 향상

Improvement of Address Discharge Characteristics Using Wall Charge on Common Electrodes in AC PDP

  • 조병권 (부경대학교 이미지시스템공학과)
  • Cho, Byung-Gwon (Department of Image Science &Engineering, Pukyong National University)
  • 투고 : 2012.10.23
  • 발행 : 2013.03.25

초록

플라즈마 디스플레이 패널에서 기입기간 동안 공통전극에서의 벽전하를 이용하여 기입방전특성을 향상시키기 위하여 수정된 구동 파형을 제시한다. 플라즈마 디스플레이의 구동방식에 있어서 초기화 기간 후에 상판의 두 전극에는 음전하가 쌓이게 되고 하판의 기입전극에는 양전하가 쌓이게 된다. 기입기간 중의 기입방전은 주사펄스와 기입펄스가 동시에 인가될 때 발생되는데 주사전극의 음전하와 기입전극의 양전하가 주로 이용된다. 반면에 공통 전극에서는 기입기간 동안 파형인가 없이 전압만 유지하기 때문에 공통전극의 벽전하는 크게 기여하지 않는다. 본 연구에서는 기입기간 중 주사 및 기입 펄스의 인가시각에 맞춰 공통 전극에서도 펄스를 인가하여 기입방전 특성을 조사하였다. 공통 전극에서의 인가전압의 높이와 펄스의 인가시각에 따른 기입 방전특성을 조사하는 실험을 각각 진행하였으며 그 결과 최적의 전압높이와 인가시각 조건하에서 기입방전의 발생시간을 종래보다 약 200 ns 정도 단축시켰다.

A modified driving waveform is proposed to improve the address discharge characteristics using wall charge on the common electrodes in plasma display panel. In the driving scheme of plasma display, after a reset period, the negative charge are accumulated on two front electrodes and positive wall charge are accumulated on the address electrode. As the address discharge during an address period is produced when the scan and address pulses are applied at the same time, negative charge on the scan electrodes and positive charge on the address electrodes are mainly used. On the other hand, as the voltage are only maintained without applying the waveform during an address period on the common electrodes, the wall charge is not used on the common electrodes. In this paper, the address discharge characteristics are investigated with changing pulse applying time and applied voltage amplitude on the common electrodes and consequently the producing time of an address discharge are shortened about 200 ns compared with the conventional driving waveform.

키워드

참고문헌

  1. L. F. Weber, "The promise of plasma displays for HDTV," Proc. of SID 00, pp. 402-405, Long Beach, USA, May 2000.
  2. M. Uchidoi, "Fourth-generation PDPs: High image quality and low power consumption," Proc. of SID 04, pp. 202-205, Seattle, USA, May 2004.
  3. Y. Sano, T. Nakamura, K. Numomura, T. Konishi, M. Usui, A. Tanaka, T. Yoshida, H. Yamada, O. Oida, and R. Fujimura, "Highcontrast 50-in. color ac plasma display with 1365 x 768 pixels," Proc. of SID 98, pp. 275-278, Anaheim, USA, May 1998.
  4. M. Ishii, T. Aikawa, K. Igarashi, S. Mikoshiba, J. D. Ryeom, K. Y. Park, and C. B. Park, "Reducing the number of scan drivers in AC PDPs by an order of magnitude using gas-discharge AND logic," Proc. of SID 98, pp. 283-286, Anaheim, USA, May 1998.
  5. C. -H. Park, S. -H. Lee, D. -H. Kim, W. -G. Lee, and J. -E. H대, "Improvement of address time and its dispersion in AC plasma display panel," IEEE Trans. Electron Devices, Vol. 48, no. 12, pp. 2260-2265, Dec. 2001. https://doi.org/10.1109/16.954464
  6. J. S. Kim, J. H. Yang, T. J. Kim, and K. -W. Whang, "Comparison of electric field and priming particle effect on address discharge time lag and addressing characteristics of high-Xe content AC PDP," IEEE Trans. Plasma Science, Vol. 31, no. 5, pp. 1083-1090, Oct. 2003. https://doi.org/10.1109/TPS.2003.818763
  7. A. Saito, T. Maeda, M. Tone, T. Shiga, S. Mikoshiba, and G. Oversluizen, "A 121 contiguous-subfiled addressing of high Xe content PDPs," Proc. of SID 04, pp. 210-213, Seattle, USA, May 2004.