Journal of the Microelectronics and Packaging Society (마이크로전자및패키징학회지)
- Volume 15 Issue 2
- /
- Pages.63-67
- /
- 2008
- /
- 1226-9360(pISSN)
- /
- 2287-7525(eISSN)
Effect of Si Wafer Ultra-thinning on the Silicon Surface for 3D Integration
삼차원 집적화를 위한 초박막 실리콘 웨이퍼 연삭 공정이 웨이퍼 표면에 미치는 영향
- Choi, Mi-Kyeung (Seoul Technopark) ;
- Kim, Eun-Kyung (Graduate School of NID Fusion Technology, Seoul National University of Technology)
- Published : 2008.06.30
Abstract
3D integration technology has been a major focus of the next generation of IC industries. In this study Si wafer ultra-thinning has been investigated especially for the effect of ultra-thinning on the silicon surface. Wafers were grinded down to
전자산업의 소형화와 경량화 추세에 맞추어 최근 집적 칩(IC)이나 패키지를 적층시키는 삼차원 집적화(3D integration) 기술 개발은 차세대 핵심기술로 중요시되고 있다. 본 연구에서는 삼차원 집적화 공정 기술 중 하나인 초박막 실리콘 웨이퍼 연삭(grinding)공정이 웨이퍼 표면에 미치는 영향에 대해서 조사하였다. 실리콘 웨이퍼를 약