PHEMT 크기 최적화를 이용한 무선랜용 5 GHz 대역 MMIC 전력증폭기 설계 및 제작

Design and Fabrication of 5 GHz Band MMIC Power Amplifier for Wireless LAN Applications Using Size Optimization of PHEMTs

  • 박훈 (고려대학교 전자 및 정보공학부) ;
  • 황인갑 (전주대학교 전기전자정보통신공학부) ;
  • 윤경식 (고려대학교 전자 및 정보공학부)
  • 발행 : 2006.06.01

초록

본 논문에서는 게이트 길이 $0.5{\mu}m$의 GaAs PHEMT를 이용하여 5 GHz 대역 무선랜에 사용 가능한 MMIC 2단 전력증폭기를 설계 제작하였다. PHEMT 게이트 폭을 MMIC 전력증폭기에 요구되는 선형성과 PAE(전력부가효율)을 동시에 충족시키기 위하여 최적화하였다. 입력 P1dB로부터 3dB back-off전력에서 25dBc이상의 IMD와 공급전압 3.3V에서 22dBm 이상의 출력을 얻기 위하여 $0.5{\mu}m\times600{\mu}m$크기의 구동단 PHEMT와 $0.5{\mu}m\times3000{\mu}m$ 크기의 증폭단 PHEMT를 사용하였다. 2단 MMIC 전력증폭기는 광대역 특성으로 HIPERLAN/2와 IEE802.11a에서 사용할 수 있도록 설계하였다. 제작된 PHEMT MMIC 전력증폭기는 3.3V에서 동작할 때 최대 20.1dB의 선형 이득과 22dBm의 최대 출력전력, 24%의 PAE을 보여주며, 입력과 출력 정합회로를 온 칩으로 설계한 전력증폭기의 칩 크기는 $1400\times1200{\mu}m^2$이다.

In this paper an MMIC 2-stage power amplifier is designed and fabricated for 5GHz wireless LAN applications using $0.5{\mu}m$ gate length PHEMT transistors. The PHEMT gate width is optimized in order to meet the linearity and efficiency of the MMIC power amplifier. The $0.5{\mu}m\times600{\mu}m$ PHEMT for the drive stage and $0.5{\mu}m\times3000{\mu}m$ PHEMT for the amplification stage are the optimized sizes to achieve more than 25dBc of third order IMD at the power level of 3dB back-off from the input P1dB and more than 22dBm output power under a supply voltage of 3.3V. The two-stage MMIC power amplifier is designed to be used for the both of HIPERLAN/2 and IEEE 802.11a because of its broadband characteristics. The fabricated PHEMT MMIC power amplifier exhibits a 20.1dB linear power gain, a maximum 22dBm output power, a 24% power added efficiency under 3.3V supply voltage. The input and output on-chip matching circuits are included on a chip of $1400\times1200{\mu}m^2$.

키워드

참고문헌

  1. U. Lott, 'Low DC Power Monolithic Low Noise Amplifier for Wireless Applications at 5 GHz,' Microwave and Millimeter-Wave Monolithic Circuits Symposium, Digest of Papers., pp. 81-84, June 1996
  2. K.W. Kobayashi, A.K Oki, L.T Tran. and D.C. Streit, 'Ultra-Low DC Power GaAs HBT S- and C-band Low Noise Amplifiers for Portable Wireless Applications,' Microwave Theory and Techniques, IEEE Trans. Vol. 43, pp. 3055, Dec. 1995 https://doi.org/10.1109/22.475674
  3. M. Soyuer, J.-O. Plouchart, H Ainspan and J. Burghartz, 'A 5.8-GHz 1-V Low-Noise Amplifier in SiGe Bipolar Technology,' Radio Frequency Integrated Circuits (RFIC) Symposium, 1997, IEEE 8-11 pp. 19-22, June 1997
  4. S.P. Voinigescuand M.C. Maliepaard, '5.8 GHz and 12.6 GHz Si Bipolar MMICs,' Solid-State Circuits Conference, 1997, Digest of Technical Papers 44th ISSCC, 1997 IEEE International, pp. 372-373, Feb. 1997
  5. S. Chakraborty, C.-H. Lee, S. Yoo, D. Heo and A. Raghavan, 'A GaAs Based High Performance Transceiver Front-End Chipset For 5-6 GHz Wireless Applications,' Radio and Wireless Conference, RAWCON 2001, pp.25-28, Aug. 2001
  6. A. Thomas and U. Lott, 'A Monolithic Integrated, On Chip Matched GaAs Power Amplifier for HIPERLAN with a single 3.3V Supply,' 26th European Microwave Conference, pp. 194-194, 1996
  7. ETRI GaAs MMIC Design Version 3.1, 한국전자정보통신연구원 2003