Design of Digital Codec for EPC RFID Protocols Generation 2 Class 1 Codec

EPC RFID 프로토콜 제너레이션 2 클래스 1 태그 디지털 코덱 설계

  • 이용주 (연세대학교 전기전자공학과 프로세서연구실) ;
  • 조정현 (연세대학교 전기전자공학과 프로세서연구실) ;
  • 김형규 (연세대학교 전기전자공학과 프로세서연구실) ;
  • 김상훈 (연세대학교 전기전자공학과 프로세서연구실) ;
  • 이용석 (연세대학교 전기전자공학과 프로세서연구실)
  • Published : 2006.03.01

Abstract

In this paper, we designed a digital codec of an RFID tag for EPC global generation 2 class 1. There are a large number of studies on RRD standard and anti-collision algorithm but few studies on the design of digital parts of the RFID tag itself. For this reason, we studied and designed the digital codec hardware for EPC global generation 2 class 1 tag. The purpose of this paper is not to improve former studies but to present the hardware architecture, an estimation of hardware size and power consumption of digital part of the RFID tag. Results are synthesized using Synopsys with a 0.35um standard cell library. The hardware size is estimated to be 111640 equivalent inverters and dynamic power is estimated to be 10.4uW. It can be improved through full-custom design, but we designed using a standard cell library because it is faster and more efficient in the verification and the estimation of the design.

본 논문에서는 RFID 표준 중의 하나인 EPC 글로벌 제너레이션 2 클래스 1(EPC global generation 2 class 1) 태그의 설계에 대하여 논하였다. RFID 표준에 관한 연구나 충돌 방지(anti-collision) 알고리즘에 관한 연구는 많이 진행이 되었지만 태그디지털 코덱 아키텍처 하드웨어의 구체적인 설계에 관한 논문은 아직 없는 실정이기 때문에 본 논문에서 연구하게 되었다. 본 논문의 목적은 RFID 태그 블록의 구성 및 기능설계에 관한 연구를 함으로써 대략적인 전력소모, 하드웨어 크기 등에 대한 방향을 제시하고있다. 스탠더드 셀 라이브러리 합성방식을 사용하여 합성한 결과 설계된 디지털 코덱의 크기는 111640.328125개(인버터 개수)였고 소모 전력은 동적 소모 전력을 기준으로 10.3575uW로 추정되었다. 풀커스텀(full-custom)방식을 사용할 경우, 더욱 개선된 효과를 발휘할 것으로 보인다.

Keywords

References

  1. Feng Zhou, Chunhong Chen, Dawei Jin, Chenling Huang, Hao Ming, 'Evaluating and Optimizing Power Consumption of Anti-Collision Protocols for Application of RFID systems.', Proceedings of the 2004 International Symposium, pp 357-362, 2004
  2. 신상철, 김유정, 송석현, 'RFID/USN 국제 표준화 대응 전략 및 보급 활성화 방안', 한국통신학회지 제21권 6호, pp 22-38, 2004
  3. 전성훈, 전호인,, 'IEEE 802.15.4 and ZigBee Protocol : 유비쿼터스 센서 네트워크를 위한 Active RFID 기술', 한국통신학회지 제21권 6호, pp 67-88, 2004
  4. 'Draft protocol specification for a 900 MHz Class 0 Radio Frequency Identification Tag', MIT Auto-ID Center, 2003
  5. 'EPC Radio-Frequency Identity Protocols Generation 2 Identity Tag(Class 1): Protocol for Communications at 860 MHz-960 MHz', EPCglobal, 2003
  6. Donald E. Thomas, Philip Moorby, 'The Verilog Hardware Description Language', KLUWER ACADEMIC PUBLISHERS
  7. Feng Thou, Dawei Jin, Chenling Huang, Min Hao 'Optimize the Power Consumption of Passive Electronic Tags for Anti-collision Schemes', ASIC, 2003. Proceedings. 5th International Conference on Volume 2, 21-24 Oct. 2003 Page(s):1213-1217 Vo1.2