The Design and Implementation of PLDRO(Phase Locked Dielectric Resonator Oscillator) Using Dual Phase Lock Loop Structure

이중 위상고정루프 구조를 갖는 PLDRO 설계 및 제작

  • 김현진 (광운대학교 전파공학과) ;
  • 김용환 (광운대학교 전파공학과) ;
  • 민준기 (광운대학교 전파공학과) ;
  • 유형수 (광운대학교 전파공학과) ;
  • 이형규 (광운대학교 전파공학과) ;
  • 홍의석 (광운대학교 전파공학과)
  • Published : 2004.12.01

Abstract

In this work, A PLDRO (Phase Locked Dielectric Resonator Oscillator) which can be used for the wireless communication systems fur MMC(Microwave Micro Cell) and ITS wireless communication system is designed. A different approach to the PLDRO structure is applied for phase locking by dual phase lock loop structure. The proposed dual loop PLDRO generates the output power of 0 dBm at 18.7 GHz and has the characteristics of a phase noise of -80 dBc/Hz at 1kHz, -83 dBc/Hz at 10 kHz offset frequency from carrier frequency

본 논문에서는 MMC(Microwave Micro Cell)장비와 ITS용 무선장비에 사용될 수 있는 PLDRO를 설계하였다. 일반적인 PLDRO구조에 이중루프구조를 이용해 위상을 고정하였다. 제안된 이중루프구조 PLDRO의 측정결과 주파수 18.7GHz에서 0dBm의 출력레벨과 기준주파수에서 1kHz 떨어진 지점에서 -804Bc/Hz, 10kHz에서 -83dBc/Hz의 위상잡음 특성을 얻었다.

Keywords