저 전력용 논리회로를 이용한 패리티체커 설계

A Design of Parity Checker/Generator Using Logic Gate for Low-Power Consumption

  • 이종진 (안성여자기능대학 반도체디자인과) ;
  • 조태원 (충북대학교 전기전자공학부) ;
  • 배효관 (동원대학 전자과)
  • Lee, Jong-Jin (Dept. of semiconductor design Ansung womens polytechnic college) ;
  • Cho, Tae-Won (Dep. of Electronics Engineering, Chungbuk National University) ;
  • Bae, Hyo-Kwan (Dept. of Electronics Dongwon college)
  • 발행 : 2001.04.30

초록

저 전력을 소모하는 새로운 방식의 논리회로를 설계하여 이의 성능실험을 위해 패리티체커를 구성하여 시뮬레이션 하였다. 기존의 저전력 소모용으로 설계된 논리회로(CPL, DPL, CCPL 등)들은 패스 트랜지스터를 통과하면서 약해진 신호를 풀 스윙 시키기 위해서 인버터를 사용하는데, 이 인버터가 전력소모의 주원인이 되고 있음이 본 논문에서 시뮬레이션 결과 밝혀졌다. 따라서 본 본문에서는 인버터를 사용하지 않고 신호를 풀스윙 시킬 수 있는 회로를 고안하였다. 기존의 CCPL게이트로 구성한 패리티체커에 비해 본 논문에서 제안한 게이트로 구성된 것이 33%의 전력을 적게 소모하는 것으로 시뮬레이션 결과 나타났다.

In this paper, a 8bit parity checker/generator is designed using a new gate which is proposed to implement the exclusive or(XOR) and exclusive-nor(XNOR) functions for low power consumption on transistor level. Conventional XOR/XNOR gate such as CPL, DPL and CCPL designed to reduce the power consumption has an inverter to get the full swing output signals. But this inverter consumes the major part of power and causes the time delay on CMOS circuits. Thus a new technique was adopted not utilizing inverter in the circuits. The results of simulation by Hspice shows 33% of power reduction compared with CCPL gate when A 8 bit parity checker was made with the proposed new gate using $0.8{\mu}mCMOS$ technology.

키워드

참고문헌

  1. Tom Burd 'Low Power CMOS Library Design Methodology' M. S. Report, university of California, Berkeley, 1994; UCB/ERL M94/89
  2. H. J. M. Vcendrick, 'Short-Circuit Dissipation of Static CMOS circuitry and Its Impact on the Design of Buffer Circuits', IEEE Journal of solid state circuits, vol.19, NO. 4, pp. 468-473, August 1984 https://doi.org/10.1109/JSSC.1984.1052168
  3. Jyh-Ming Wang, Sung-Chuan Fang, and Wu-Shiung Feng 'New Efficient Designs for XOR and XNOR Functions on the Transistor Level' IEEE Journal of Solid-State Circuits, vol.29, NO.7, July 1994 https://doi.org/10.1109/4.303715
  4. 최준림 '저 전압 고속 VLSI 설계의 실제적 문제와 해결책' 1995년도 저 전압 저 전력 VLSI Workshop pp. 140-152, 1995
  5. K. Yano, T. Yamanaka, T. Nishida, M. Saito, K. Shimohigashi, and A. Shimizu, 'A 3.8-ns CMOS $16{\times}16$-bit Multiplier Using complementary Pass-transistor Logic' IEEE J. Solid State Circuits, vol. 25, pp.388-395, 1990 https://doi.org/10.1109/4.52161
  6. Abdellatif Bellaouar & Mohamed F. Elmasry, 'LOW POWER DIGITAL VLSI DESIGN circuits and systems' Kluwer Academic Publisher, 1995. pp.1-10, pp.129-138, pp.169-175, pp.202-213
  7. 최준림, 허원준, 장락헌, 'Combinative Complementary Pass Transistor Logic을 이용한 Datapath 산술 연산기의 설계' 1995년도 ASIC DESIGN WORKSHOP pp. I-27-I-40, 1995
  8. Makoto Suzuki, 'A 1.5ns 32 b CMOS ALU in Double Pass-Transistor LOgic' IEEE journal of Solid-State circuits. vol. 28, NO. 11, pp. 1145-1150, November 1993 https://doi.org/10.1109/4.245595
  9. 정항근외 '회로 설계 기술개발에 관한 연구' 1차년도 연차보고서, 통상산업부, 정보통신부, 과학기술처 1996. 6
  10. Gregory Gruber and Sang won son, 'Low Supply Voltage Comparison of XOR/Selector Gate and SOI CMOS CPL Adder Logic', EE2/11 Interim Project Report. Univ of California at Berkeley, Feb 29, 1996