8비트 10MS/s 저전력 아날로그-디지털 변환기 설계

Design of a Low power Analog-to-Digital Converter with 8bit 10MS/s

  • 손주호 (전북대학교 전기전자회로합성연구소) ;
  • 이근호 (전북대학교 전기공학과) ;
  • 설남오 (서남대학교 전자전기공학과) ;
  • 김동용 (전북대학교 전기공학과)
  • 발행 : 1998.10.01

초록

본 논문에서는 고속의 변환속도를 갖는 파이프라인드 방식과 저전력 특성을 갖는 축차 비교 방식 구조를 혼용하여 고속, 저전력 아날로그-디지털 변환기를 설계하였다. 제안 된 구조는 축차 비교 방식의 변환에서 비교기를 파이프라인드 구조로 연결하여 홀드된 주기 에 비교기의 기준 전위를 전 비교기의 출력값에 의해 변환하도록 하여 고속 동작이 가능하 도록 하였다. 제안된 구조에 의해 8비트 아날로그 디지털 변환기를 0.8㎛ CMOS공정으로 HSPICE를 이용하여 시뮬레이션한 결과, INL/DNL은 각각 ±0.5/±1이었으며, 100kHz 사인 입력 신호를 10MS/s로 샘플링 하여 DFT측정 결과 SNR은 41dB를 얻을 수 있었다. 10MS/s의 변환 속도에서 전력 소모는 4.14mW로 측정되었다.

키워드

참고문헌

  1. IEEE J. Solid-State Circuits v.31 no.7 A 175MS/s, 6b, 160mW 3.3V CMOS A/D Converter Raf Roovers;Michiel S. J. Steyaert
  2. IEEE J. Solid-State Circuits v.31 no.12 A 12-b, 10-MHz, 250-mW CMOS A/D Converter Gil-Cho Ahn;Hee-Cheol;Shin-Il Lim;Seung-Hoon Lee;Chul-Dong Lee
  3. IEEE J. Solid-State Circuits v.25 no.3 An 8-b 1.3-MHz Successive-Approximation A/D Converter KH.HADIDI;VINCENT S. TSO;GABOR C. TEMES
  4. IEEE J. Solid-State Circuits v.25 no.1 An 8-bit 20-MS/s CMOS A/D Converter with 50-mW Power Consumption SHIRO HOSOTANI;TAKAHIRO MIKI;ATSUSHI MAEDA;NOBUHARU YAZAWA
  5. IEEE J. Solid-State Circuits v.30 no.5 A CMOS Transistor-Only 8-b 4.5-Ms/s Pipelined Analog-to-Digital Converter Using Fully-Differential Current-Mode Circuit Techniques Chung-Yu;Chih-Cheng Chen;Jyh-Jer Cho
  6. 대한전자공학회논문지 v.34 no.8 스위치드-캐패시터 기술을 이용한 알고리즘 아날로그-디지틀 변환기 설계 하장용;박종태;유종근
  7. IEEE 2nd Analog VLSI Workshop proceedings A Low Power Transistor-Only CMOS Current-Mode A/D Converter Architecture Nasirul CHOWDHURY;Hassan ELWAN;Mohammed ISMAIL
  8. IEEE J. Solid-State Circuits v.28 no.4 A Current-Controlled Latch Sense Amplifier and a Static Power-Saving Input Buffer for Low-Power Architecture Tsuguo Kobayashi;Kazutaka Nogami;Tsukasa Shirotori;Yukihiro Fujimoto