The Journal of Korean Institute of Communications and Information Sciences (한국통신학회논문지)
- Volume 16 Issue 1
- /
- Pages.13-22
- /
- 1991
- /
- 1226-4717(pISSN)
- /
- 2287-3880(eISSN)
A Design of 2-bit Error Checking and Correction Circuit Using Neural Network
신경 회로망을 이용한 2비트 에러 검증 및 수정 회로 설계
Abstract
In this paper we designed 2 bit ECC(Error Checking and Correction) circuit using Single Layer Perceptron type neural networks. We used (11, 6) block codes having 6 data bits and 8 check bits with appling cyclic hamming codes. All of the circuits are layouted by CMOs 2um double metal design rules. In the result of circuit simulation, 2 bit ECC circuit operates at 67MHz of input frequency.
본 논문에서는 단층 구조 퍼셉트론 신경 회로망 모델을 사용하여 입력 데이타에서 발생한 2비트의 에러를 검증 및 수정하는 회로를 설계하였다. 순회 해밍 부호를 응용하여 6비트의 데이타 비트와 8비트의 체크 비트를 갖는(14, 6) 블럭 부호를 사용하였다. 모든 회로들은 이중 배선 CMOS 2
Keywords